ADSP-BF561
目录
概述................................................ 3
便携式低功耗架构............................. 3
Blackfin处理器内核.......................................... 3
内存架构............................................ 4
内部(片)内存................................. 4
外部(片外)存储器................................ 5
I / O存储器空间............................................. 6
引导................................................. .......... 6
事件处理................................................ 6
内核事件控制器( CEC ) ................................ 6
系统中断控制器( SIC ) .......................... 6
事件控制................................................ 7 ...
DMA控制器................................................ 8 ..
看门狗定时器................................................ 8
串行端口(SPORT ) ............................................ 9
串行外设接口( SPI )端口........................ 9
UART端口................................................ .......... 9
可编程标志(的PFx ) .................................... 10
定时器................................................. ............ 10
并行外设接口................................... 10
通用模式说明.................... 10
输入方式................................................ .... 10
ITU -R 656模式说明........................... 10
活动视频Only模式................................... 10
垂直消隐间隔模式.......................... 11
整场模式............................................ 11
动态电源管理................................ 11
全速运行模式 - 最高性能。 11
活动运行模式 - 中等功率节省11 ..
休眠工作模式,最大静态功耗
储蓄................................................. ...... 11
睡眠工作模式 - 高功率节省......... 11
深度睡眠运行模式 - 最大。省电11 ..
省电................................................ 12
电压调节.............................................. 12
时钟信号................................................ ..... 13
引导模式................................................ ... 13
指令集的说明................................... 14
初步的技术数据
开发工具.............................................. 14
设计仿真器兼容
处理器板(目标) ................................... 15
附加信息........................................ 15
引脚说明................................................ .... 16
规格................................................. ....... 20
推荐工作条件...................... 20
电气特性....................................... 20
绝对最大额定值................................... 21
ESD敏感度................................................ ... 21
时序规格........................................... 22
时钟和复位时序..................................... 23
异步存储器读周期时序............ 24
异步存储器写周期时序........... 25
SDRAM接口时序.................................. 26
外部端口总线请求和许可周期时序.. 27
并行外设接口时序..................... 28
串行端口................................................ ..... 29
串行外设接口( SPI ) - 主时序34
串行外设接口( SPI )端口 - 从时序。 36
通用异步收发器( UART )
端口接收和发送时序.................. 38
定时器周期时序.......................................... 39
可编程标志周期时序....................... 40
JTAG测试和仿真端口时序................. 41
功耗............................................... 42
输出驱动电流......................................... 42
测试条件................................................ .. 42
输出使能时间......................................... 43
输出禁止时间......................................... 43
例如系统保持时间计算................... 43
电容负载.............................................. 44
256球MBGA引脚配置............................ 45
297引脚PBGA引脚配置............................. 47
外形尺寸................................................ 50
外形尺寸................................................ 51
订购指南................................................ ..... 51
修订历史
中国修订:
要pinlists和时序规范所做的编辑。
牧师中华人民共和国|
第2页:52 |
2004年4月