ADSP-21161N
目录
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
ADSP- 21161N系列核心架构。 。 。 。 。 。 。 。 。五
SIMD计算引擎。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
独立,并行计算单位。 。 。 。 。 。 。五
数据寄存器文件。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
指令单周期和取
四操作数。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
指令缓存。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
数据地址发生器随着硬件的通知
缓冲区。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
灵活的指令集。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
ADSP- 21161N内存和I / O接口功能。五
双端口的片上存储器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
片外存储器和外设接口。 。 。 。 。 6
SDRAM接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6
目标板JTAG仿真器连接器。 。 。 。 。 。 。 7
DMA控制器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
多。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
链路端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
串行端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 8
串行外围设备(兼容)接口。 。 。 。 。 。 。 。 9
主处理器接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
通用I / O端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
程序启动。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
锁相环和水晶双启动。 。 9
电源供应器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
开发工具。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
设计仿真器兼容
DSP板(目标) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10
附加信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 11
引脚功能描述。 。 。 。 。 。 。 。 。 。 。 。 。 12
引导模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 17
规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 18
绝对最大额定值。 。 。 。 。 。 。 。 。 。 19
静电放电敏感度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 19
时序规范。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 20
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 21
加电排序 - 硅
修订版0.3 , 1.0,1.1 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 22
时钟输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 24
时钟信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 24
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 25
中断。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 25
定时器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 26
标志。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 26
内存读 - 总线主控。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 27
存储器写 - 总线主控。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 28
同步读/写 - 总线主控。 。 。 。 。 。 。 。 29
同步读/写 - 公交车从站。 。 。 。 。 。 。 。 。 。三十
主机总线请求。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
异步读/写 -
主机到ADSP- 21161N 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 33
三态时序 - Bus主站,总线从。 。 。 。 35
DMA握手。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 37
SDRAM接口 - 总线主。 。 。 。 。 。 。 。 。 。 。 。 。 39
链路端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 41
串行端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 43
REV 。一
–3–
SPI接口规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
JTAG测试访问端口和仿真。 。 。 。 。 。 。 。
输出驱动电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
测试条件。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
输出使能时间。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
输出禁止时间。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
例如系统保持时间计算。 。 。 。 。 。 。
电容性负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
环境条件。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
225 - BALL公制MBGA
引脚配置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
外形尺寸。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
订购指南。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
修订历史。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
概述
47
50
51
51
51
51
51
52
52
52
53
55
55
56
在ADSP- 21161N SHARC DSP是第一个低成本的衍生
在ADSP -21160具有ADI公司超哈佛
体系结构。宽松的便携性, ADSP- 21161N是源
代码与ADSP -21160兼容,并与第一代
ADSP- 2106x SHARC处理器在SISD (单指令单
数据)的模式。像其他SHARC系列的DSP ,在ADSP- 21161N是
是高性能的DSP优化的32位处理器
应用程序。在ADSP - 21161N包括一个100 MHz的核心,一个
双端口的片上SRAM ,一个带有集成I / O处理器
多处理支持,以及多个内部总线,以消除
I / O瓶颈。
作为最早在ADSP -21160提供中, ADSP- 21161N
提供了一个单指令多数据( SIMD )架构。
使用两个计算单元( ADSP - 2106x SHARC处理器有
1 ) ,在ADSP- 21161N可以双循环性能与
在一系列DSP算法的ADSP- 2106x 。
制作艺术的状态,高速,低功耗的CMOS
过程中, ADSP- 21161N具有10 ns指令周期时间。
随着在100MHz的SIMD计算硬件上运行,
在ADSP- 21161N可以执行每6亿数学运算
第二个。
表1
显示性能基准的
ADSP-21161N.
表1基准(在100MHz )
基准算法
速度
(在100MHz )
1024点复数FFT
( 4基数,以冲销)
FIR滤波器(每点击)
1
IIR滤波器(每双二阶)
1
矩阵乘法(流水线)
[3
×
3]
×
[3
×
1]
[4
×
4]
×
[4
×
1]
除( Y / X )
平方根的倒数
DMA传输
1
171 s
5纳秒
40纳秒
1
30纳秒
37纳秒
60纳秒
1
40纳秒
1
800兆字节/秒
指定SISD模式。使用SIMD ,相同的基准适用于
两套计算。例如,两组双二阶操作的可
中的时间作为SISD模式的基准相同的量来进行。