添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第752页 > ADSP-21161NKCA-100
a
摘要
高性能32位DSP的应用在音频,
医疗,军事,无线通信,
图形,图像,电机控制,并电话
超级哈佛架构的四个独立总线
对于双数据取,取指令和
无干扰,零开销I / O
代码与所有其他SHARC系列DSP兼容
单指令多数据( SIMD )计算
架构的两个32位IEEE浮点
计算单元,每个单元有一个乘数, ALU ,
移位器和寄存器文件
串行端口提供了我
2
购买认证通过8个可编程和
同时接收或发送引脚,
支持多达16个的发送或接收16通道的
音频
S
微电脑DSP
ADSP-21161N
集成的外设集成的I / O处理器,
1M位片上双端口SRAM , SDRAM
控制器,无缝多处理功能,并
I / O端口(串口,链接,外部总线,SPI和JTAG )
ADSP - 21161N支持32位定点, 32位浮点和
40位浮点格式
主要特点
100兆赫( 10纳秒)核心指令速率
单周期指令执行,包括SIMD
在这两个计算单元操作
600 MFLOPS峰值和400 MFLOPS持续
性能
225球17毫米
×
17毫米MBGA封装
功能框图
核心处理器
指令
缓存
32 48位
双端口SRAM
块0
定时器
处理器端口
ADDR
ADDR
数据
数据
数据
I / O端口
ADDR
1座
两个独立
双端口功能块
JTAG测试
与仿真
GPIO
FL AGS
SDRAM
调节器
6
12
数据
ADDR
8
DAG1
8 4 32
DAG2
8 4 32
节目
SEQUENCER
IOD
64
IOA
18
外部端口
地址总线
MUX
24
32
PM地址总线
DM地址总线
64
公共汽车
CONNECT
( PX )
PM数据总线
DM数据总线
64
32
接口
数据总线
MUX
数据
注册
网络文件
( PEX )
16 40位
数据
注册
网络文件
( PEY )
16 40位
32
主机端口
MULT
MULT
ALU
ALU
IOP
注册
(内存映射)
控制,
状态, &
数据缓冲区
DMA
调节器
串行端口( 4 )
5
16
20
链路端口( 2 )
SPI端口( 1 )
4
I / O处理器
SHARC和SHARC徽标是ADI公司的商标。
REV 。一
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。商标
注册商标是其各自公司的财产。
一个科技路,邮政信箱9106 ,诺伍德,MA 02062-9106 , USA
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
2003 ADI公司保留所有权利。
ADSP-21161N
主要特点(续)
1M的位片上双端口SRAM (0.5M位块0 ,
0.5M的位1座)由核心独立访问
处理器和DMA
200万固定点的MAC持续性能
双数据地址产生器( DAG)的有模和
位反转寻址
零开销的单周期循环设置循环,
提供了高效的程序排序
IEEE 1149.1 JTAG标准测试访问端口和片
仿真
单指令多数据( SIMD )架构
规定:
两个计算处理单元
并发执行,每个处理单元
执行相同的指令,但操作上
不同的数据
代码兼容性,在装配水平,采用
相同的指令集与其他SHARC DSP的
在并行总线和计算单元可以实现:
单周期执行(具有或不具有单指令多数据)的:一
乘法运算,一个ALU操作,双
内存读取或写入,并取指令
转让记忆与铁芯之间在高达四
32位浮点和定点词每周期,
持续1.6千兆字节/秒带宽
通过加快FFT蝶形运算
乘用加减法
DMA控制器支持:
14零开销DMA通道之间的传输
ADSP - 21161N的内部存储器和外部存储器,
外围设备,主机处理器,串行端口,
链路端口或串行外设接口(支持SPI
兼容)
64位背景DMA传输的核心时脉速度,
平行全速处理器执行
在IOP总线800兆字节/ s的传输速率
主处理器接口为8位,16位和32位
微处理器;主机可以直接读/写
ADSP - 21161N IOP寄存器
32位(或48位)宽同步外部端口
规定:
无缝连接到异步, SBSRAM和
SDRAM外部存储器
内存接口,支持可编程等待状态
生成和等待模式的片外存储器
高达50 MHz工作的非SDRAM是否访问
1: 2,1: 3,1: 4,1: 6,1 : 8时钟进入核心时钟频率
乘比率
24位地址, 32位数据总线。 16其他数据
通过复用链路端口数据线引脚允许
对于单周期完成48位宽的数据总线
外部指令执行
直接读取并从主机或写IOP寄存器
其他21161N的DSP
62.7兆字地址范围为片外SRAM和
SBSRAM回忆
32-48 , 16-48 , 8-48执行包装执行
指令直接从32位, 16位或8位
外部存储器
32-48 , 16-48 , 8-48 , 32-32 / 64 ,为16-32 / 64 , 8-32 / 64 ,数据
包装的DMA传输直接从32位,
16位或8位宽度的外部存储器,并从
内部32-, 48- ,和64位内存
可以被配置为具有48位宽的外部数据
巴士,如果连接的端口不使用。链路端口数据
信号线与所述数据线D0至D15
并通过控制位被使能在SYSCON
SDRAM控制器的无缝连接,以低成本
外部存储器
零等待状态, 100 MHz工作的大多数访问是
扩展外部存储器银行( 64男字)
SDRAM是否访问
页面大小可达2048字
一个SDRAM控制器支持SDRAM中的任何和所有
存储银行
支持接口的核心时钟运行和一半
内核时钟频率
支持16 M比特, 64 M比特, 128 M比特和
256 M比特与SDRAM数据总线配置
4,8 ,16,和32个
254兆字地址范围片外SDRAM
内存
多支持提供:
无缝连接的可扩展DSP多重
架构
分布式片上总线仲裁的并行总线
最多的连接6 ADSP- 21161Ns ,全局内存,
和一个主机
两个8 -bit宽链路端口进行点至点
间ADSP- 21161Ns连接
通过并行总线400兆字节/ s的传输速率
200兆字节/秒的传输速度超过干线港口
串行端口提供:
四个50男比特/秒的同步串行端口与
扩硬件
8双向串行数据引脚,可配置为一个
发射器或接收器
2
我的支持下, 8个可编程方向
同时接收和发送通道,或向上
为16发射通道或16个接收
频道
128通道的TDM支持T1和E1接口
在TDM每个通道进行扩选型
模式
串行外设接口(SPI )
通过SPI从机串行启动从主SPI设备
全双工操作
主从模式支持多个
漏极开路输出
可编程的波特率,时钟极性和阶段
12个可编程I / O引脚
1可编程定时器
–2–
REV 。一
ADSP-21161N
目录
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
ADSP- 21161N系列核心架构。 。 。 。 。 。 。 。 。五
SIMD计算引擎。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
独立,并行计算单位。 。 。 。 。 。 。五
数据寄存器文件。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
指令单周期和取
四操作数。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
指令缓存。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
数据地址发生器随着硬件的通知
缓冲区。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
灵活的指令集。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
ADSP- 21161N内存和I / O接口功能。五
双端口的片上存储器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
片外存储器和外设接口。 。 。 。 。 6
SDRAM接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6
目标板JTAG仿真器连接器。 。 。 。 。 。 。 7
DMA控制器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
多。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
链路端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
串行端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 8
串行外围设备(兼容)接口。 。 。 。 。 。 。 。 9
主处理器接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
通用I / O端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
程序启动。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
锁相环和水晶双启动。 。 9
电源供应器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
开发工具。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
设计仿真器兼容
DSP板(目标) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10
附加信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 11
引脚功能描述。 。 。 。 。 。 。 。 。 。 。 。 。 12
引导模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 17
规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 18
绝对最大额定值。 。 。 。 。 。 。 。 。 。 19
静电放电敏感度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 19
时序规范。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 20
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 21
加电排序 - 硅
修订版0.3 , 1.0,1.1 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 22
时钟输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 24
时钟信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 24
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 25
中断。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 25
定时器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 26
标志。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 26
内存读 - 总线主控。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 27
存储器写 - 总线主控。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 28
同步读/写 - 总线主控。 。 。 。 。 。 。 。 29
同步读/写 - 公交车从站。 。 。 。 。 。 。 。 。 。三十
主机总线请求。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
异步读/写 -
主机到ADSP- 21161N 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 33
三态时序 - Bus主站,总线从。 。 。 。 35
DMA握手。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 37
SDRAM接口 - 总线主。 。 。 。 。 。 。 。 。 。 。 。 。 39
链路端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 41
串行端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 43
REV 。一
–3–
SPI接口规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
JTAG测试访问端口和仿真。 。 。 。 。 。 。 。
输出驱动电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
测试条件。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
输出使能时间。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
输出禁止时间。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
例如系统保持时间计算。 。 。 。 。 。 。
电容性负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
环境条件。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
225 - BALL公制MBGA
引脚配置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
外形尺寸。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
订购指南。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
修订历史。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
概述
47
50
51
51
51
51
51
52
52
52
53
55
55
56
在ADSP- 21161N SHARC DSP是第一个低成本的衍生
在ADSP -21160具有ADI公司超哈佛
体系结构。宽松的便携性, ADSP- 21161N是源
代码与ADSP -21160兼容,并与第一代
ADSP- 2106x SHARC处理器在SISD (单指令单
数据)的模式。像其他SHARC系列的DSP ,在ADSP- 21161N是
是高性能的DSP优化的32位处理器
应用程序。在ADSP - 21161N包括一个100 MHz的核心,一个
双端口的片上SRAM ,一个带有集成I / O处理器
多处理支持,以及多个内部总线,以消除
I / O瓶颈。
作为最早在ADSP -21160提供中, ADSP- 21161N
提供了一个单指令多数据( SIMD )架构。
使用两个计算单元( ADSP - 2106x SHARC处理器有
1 ) ,在ADSP- 21161N可以双循环性能与
在一系列DSP算法的ADSP- 2106x 。
制作艺术的状态,高速,低功耗的CMOS
过程中, ADSP- 21161N具有10 ns指令周期时间。
随着在100MHz的SIMD计算硬件上运行,
在ADSP- 21161N可以执行每6亿数学运算
第二个。
表1
显示性能基准的
ADSP-21161N.
表1基准(在100MHz )
基准算法
速度
(在100MHz )
1024点复数FFT
( 4基数,以冲销)
FIR滤波器(每点击)
1
IIR滤波器(每双二阶)
1
矩阵乘法(流水线)
[3
×
3]
×
[3
×
1]
[4
×
4]
×
[4
×
1]
除( Y / X )
平方根的倒数
DMA传输
1
171 s
5纳秒
40纳秒
1
30纳秒
37纳秒
60纳秒
1
40纳秒
1
800兆字节/秒
指定SISD模式。使用SIMD ,相同的基准适用于
两套计算。例如,两组双二阶操作的可
中的时间作为SISD模式的基准相同的量来进行。
ADSP-21161N
在ADSP- 21161N继续SHARC的行业领先
集成的DSP的标准,结合高性能
32位DSP内核集成的片上系统功能。这些
功能还包括一个1兆比特的双端口SRAM存储器,主机
支持14个DMA处理器接口, I / O处理器
通道,四个串行端口,两个连接端口, SDRAM控制器,
SPI接口,外部并行总线,以及无缝多。
在ADSP- 21161N的框图
第1页
说明
下面的建筑特色:
一个ALU, Mul-两个处理元件,每个都由
tiplier ,移位器和数据寄存器文件
数据地址发生器( DAG1 , DAG2 )
程序定序器与指令Cache
PM和DM总线能够支持4个32位数据
内存和核心的每个核心之间传输
处理器周期
间隔定时器
片上SRAM ( 1兆比特)
SDRAM控制器的无缝连接的SDRAM
支持外部端口:
接口与片外存储器外设
六ADSP-无缝多支持
21161N SHARC处理器
主机IOP寄存器端口读/写
DMA控制器
四个串行端口
两个链路端口
SPI兼容接口
JTAG测试访问端口
12个通用I / O引脚
图1
示出了一个典型的单处理器系统。一个multiprocess-
ING系统出现在
图4第8页。
控制
ADSP-21161N
时钟
2
CLKIN
XTAL
CLK_CFG1-0
CLKDBL
EBOOT
LBOOT
IRQ2-0
FLAG11-0
TIMEXP
RPBA
ID2-0
血粉
地址
数据
CS
ADDR
3
12
BRST
数据
ADDR
BOOT
EPROM
(可选)
ADDR23-0
链接
器件
( 2 MAX)
(可选)
串行
设备
(可选)
DATA47-16
RD
WR
LxCLK
确认
LxACK
MS3-0
LXDAT7-0
SCLK0
FS0
D0A
D0B
SCLK1
FS1
D1A
D1B
SCLK2
FS2
D2A
D2B
SCLK3
FS3
D3A
D3B
RAS
CAS
DQM
SDWE
SDCLK1-0
SDCKE
SDA10
内存
数据
OE
外设
WE
(可选)
确认
CS
RAS
SDRAM
DQM (可选)
WE
CLK
CKE
A10
CS
ADDR
CAS
串行
设备
(可选)
串行
设备
(可选)
数据
CLKOUT
DMAR2-1
DMAG2-1
DMA设备
(可选)
数据
串行
设备
(可选)
CS
HBR
HBG
REDY
BR6-1
PA
ADDR
数据
SPI
兼容
设备
(主机或从机)
(可选)
SPICLK
的spid
MOSI
MISO
主持人
处理器
接口
(可选)
SBTS
RESET RSTOUT JTAG
7
图1.系统图
–4–
REV 。一
ADSP-21161N
ADSP - 21161N系列核心架构
在ADSP- 21161N包括以下建筑特色
的ADSP- 2116x系列处理器。在ADSP - 21161N的代码
在与ADSP -21160 , ADSP-装配水平相适应
21060 , ADSP- 21061 , ADSP- 21062和ADSP -21065L 。
SIMD计算引擎
该处理器可以同时提取4个操作数(二过
每个数据总线)和一个指令(从高速缓存),所有在一
单周期。
指令缓存
在ADSP - 21161N包含两个计算处理
那作为一个单指令多数据元素
(SIMD)引擎。的处理元件被称作PEX
和PEY ,每个包含一个ALU,乘法器,移位器和
寄存器文件。 PEX始终是积极的,并PEY可以通过启用
设置在MODE1寄存器中的PEYEN模式位。当此
模式被使能,相同的指令是在两个亲执行
cessing元素,但每个处理元件上操作
不同的数据。这种架构是高效的执行数学
密集型DSP算法。
进入SIMD方式也对使用方法的效果数据是反式
存储器和处理元件之间ferred 。当
SIMD模式下,数据带宽的两倍,需要维持
计算操作中的处理元素。由于
这一要求,进入SIMD模式也将增加一倍
存储器和处理元件之间的带宽。当
使用的DAG以SIMD方式传送数据,两个数据值
转移用的存储器的每个访问或寄存器文件。
SIMD仅支持内部存储和访问不
支持片外访问。
独立,并行计算单位
在ADSP- 21161N包括一个片上指令缓存
使三总线操作的取指令和四
数据值。缓存是有选择性的,只有他的指令
获取与PM总线的数据访问冲突被缓存。这个缓存
实现全速执行核心,环形等操作
数字滤波器的乘法累加和FFT蝶形处理。
数据地址发生器随着硬件的通知
缓冲器
在ADSP- 21161N的两个数据地址发生器(DAG )是
用于间接寻址和实施循环数据
缓冲区硬件。循环缓冲区允许高效的编程
在数字信号所需的延时线和其他数据结构
处理,并在数字滤波器和傅立叶常用
变换。在ADSP- 21161N两个的DAG包含suffi-
cient寄存器以允许创建多达32个循环缓冲区的
(小学16寄存器组, 16个二级) 。使用DAG automati-
拉手美云地址指针回绕,减少开销,
提高性能,并简化实施。通告
缓冲器可以开始和结束处的任何存储器位置。
灵活的指令集
内的每个处理单元的一组计算单元。
所述计算单元包括一个算术/逻辑单元的
( ALU ) ,乘法器和移位器。这些单元的执行单周期
指令。每个处理单元内的三个单元是
平行排列,从而最大限度地计算吞吐量。
单一的多功能指令执行的并行ALU和mul-
tiplier操作。在SIMD模式下,并行ALU和
发生在两个处理单元乘数操作。这些
计算单元支持IEEE 32位单精度浮点
点, 40位扩展精度浮点数,和32位
定点数据格式。
数据寄存器文件
48位指令字容纳了各种并行
操作,简洁的编程。例如, ADSP-
21161N可以有条件地执行一个乘法,一个插件,和
减去在这两个处理元件,而分支,所有在一
单指令。
ADSP- 21161N内存和I / O接口特写
在ADSP- 21161N添加了以下建筑特色
在ADSP- 2116x系列处理器:
双端口的片上存储器
通用数据寄存器文件包含在每个流程 -
荷兰国际集团的元素。之间的寄存器文件的数据传输
运算单元和数据总线,并存储中间
结果。这10个端口, 32个寄存器(16小学, 16所中学)
寄存器文件,结合ADSP- 2116x增强型哈佛
体系结构,允许computa-之间无约束的数据流
化单元和内部存储器。 PEX中的寄存器被称为
为R0
R15和PEY为S0
S15.
指令和四操作数的单周期取
在ADSP- 21161N采用了增强的哈佛结构
其中,所述数据存储器(DM)的总线传输的数据和所述
程序存储器(PM)的总线传送指令和数据
(见
图1第4页) 。
与ADSP- 21161N的独立
程序和数据存储器总线和片上指令缓存,
在ADSP- 21161N包含片上SRAM 1兆,
组织为0.5兆比特两个街区。每块能配置
置的用于代码和数据的存储不同的组合。每
存储器块是双端口用于单周期的,独立的
由核心处理器和I / O处理器访问。该双
端口存储器结合三个独立的片上总线
允许从芯2的数据传输,一个来自I / O的
处理器,在一个周期。在ADSP- 21161N ,内存
可以配置为最多32位数据32K字,
64K字的16位数据, 48位指令21K字(或
40位数据) ,或不同的字的组合的尺寸高达1
兆。所有的存储器的可被访问的16位, 32位,
48位,或64位的字。一个16位浮点存储格式为
支持这一有效地加倍的数据量是可
被存储在芯片上。 32位浮点之间的转换
和16位浮点格式是在单个指令中完成的。
而每个存储块可以存储的代码的组合和
数据,在使用一个块存储数据的访问是最有效的
在DM总线传输,而另一个块存储指令
和使用PM总线传输数据。使用DM总线和
REV 。一
–5–
a
摘要
高性能32位DSP的应用在音频,
医疗,军事,无线通信,
图形,图像,电机控制,并电话
超级哈佛架构的四个独立总线
对于双数据取,取指令和
无干扰,零开销I / O
代码与所有其他SHARC系列DSP兼容
单指令多数据( SIMD )计算
架构的两个32位IEEE浮点
计算单元,每个单元有一个乘数, ALU ,
移位器和寄存器文件
串行端口提供了我
2
购买认证通过8个可编程和
同时接收或发送引脚,
支持多达16个的发送或接收16通道的
音频
S
微电脑DSP
ADSP-21161N
集成的外设集成的I / O处理器,
1M位片上双端口SRAM , SDRAM
控制器,无缝多处理功能,并
I / O端口(串口,链接,外部总线,SPI和JTAG )
ADSP - 21161N支持32位定点, 32位浮点和
40位浮点格式
主要特点
100兆赫( 10纳秒)核心指令速率
单周期指令执行,包括SIMD
在这两个计算单元操作
600 MFLOPS峰值和400 MFLOPS持续
性能
225球17毫米
×
17毫米MBGA封装
功能框图
核心处理器
指令
缓存
32 48位
双端口SRAM
块0
定时器
处理器端口
ADDR
ADDR
数据
数据
数据
I / O端口
ADDR
1座
两个独立
双端口功能块
JTAG测试
与仿真
GPIO
FL AGS
SDRAM
调节器
6
12
数据
ADDR
8
DAG1
8 4 32
DAG2
8 4 32
节目
SEQUENCER
IOD
64
IOA
18
外部端口
地址总线
MUX
24
32
PM地址总线
DM地址总线
64
公共汽车
CONNECT
( PX )
PM数据总线
DM数据总线
64
32
接口
数据总线
MUX
数据
注册
网络文件
( PEX )
16 40位
数据
注册
网络文件
( PEY )
16 40位
32
主机端口
MULT
MULT
ALU
ALU
IOP
注册
(内存映射)
控制,
状态, &
数据缓冲区
DMA
调节器
串行端口( 4 )
5
16
20
链路端口( 2 )
SPI端口( 1 )
4
I / O处理器
SHARC和SHARC徽标是ADI公司的商标。
REV 。一
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。商标
注册商标是其各自公司的财产。
一个科技路,邮政信箱9106 ,诺伍德,MA 02062-9106 , USA
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
2003 ADI公司保留所有权利。
ADSP-21161N
主要特点(续)
1M的位片上双端口SRAM (0.5M位块0 ,
0.5M的位1座)由核心独立访问
处理器和DMA
200万固定点的MAC持续性能
双数据地址产生器( DAG)的有模和
位反转寻址
零开销的单周期循环设置循环,
提供了高效的程序排序
IEEE 1149.1 JTAG标准测试访问端口和片
仿真
单指令多数据( SIMD )架构
规定:
两个计算处理单元
并发执行,每个处理单元
执行相同的指令,但操作上
不同的数据
代码兼容性,在装配水平,采用
相同的指令集与其他SHARC DSP的
在并行总线和计算单元可以实现:
单周期执行(具有或不具有单指令多数据)的:一
乘法运算,一个ALU操作,双
内存读取或写入,并取指令
转让记忆与铁芯之间在高达四
32位浮点和定点词每周期,
持续1.6千兆字节/秒带宽
通过加快FFT蝶形运算
乘用加减法
DMA控制器支持:
14零开销DMA通道之间的传输
ADSP - 21161N的内部存储器和外部存储器,
外围设备,主机处理器,串行端口,
链路端口或串行外设接口(支持SPI
兼容)
64位背景DMA传输的核心时脉速度,
平行全速处理器执行
在IOP总线800兆字节/ s的传输速率
主处理器接口为8位,16位和32位
微处理器;主机可以直接读/写
ADSP - 21161N IOP寄存器
32位(或48位)宽同步外部端口
规定:
无缝连接到异步, SBSRAM和
SDRAM外部存储器
内存接口,支持可编程等待状态
生成和等待模式的片外存储器
高达50 MHz工作的非SDRAM是否访问
1: 2,1: 3,1: 4,1: 6,1 : 8时钟进入核心时钟频率
乘比率
24位地址, 32位数据总线。 16其他数据
通过复用链路端口数据线引脚允许
对于单周期完成48位宽的数据总线
外部指令执行
直接读取并从主机或写IOP寄存器
其他21161N的DSP
62.7兆字地址范围为片外SRAM和
SBSRAM回忆
32-48 , 16-48 , 8-48执行包装执行
指令直接从32位, 16位或8位
外部存储器
32-48 , 16-48 , 8-48 , 32-32 / 64 ,为16-32 / 64 , 8-32 / 64 ,数据
包装的DMA传输直接从32位,
16位或8位宽度的外部存储器,并从
内部32-, 48- ,和64位内存
可以被配置为具有48位宽的外部数据
巴士,如果连接的端口不使用。链路端口数据
信号线与所述数据线D0至D15
并通过控制位被使能在SYSCON
SDRAM控制器的无缝连接,以低成本
外部存储器
零等待状态, 100 MHz工作的大多数访问是
扩展外部存储器银行( 64男字)
SDRAM是否访问
页面大小可达2048字
一个SDRAM控制器支持SDRAM中的任何和所有
存储银行
支持接口的核心时钟运行和一半
内核时钟频率
支持16 M比特, 64 M比特, 128 M比特和
256 M比特与SDRAM数据总线配置
4,8 ,16,和32个
254兆字地址范围片外SDRAM
内存
多支持提供:
无缝连接的可扩展DSP多重
架构
分布式片上总线仲裁的并行总线
最多的连接6 ADSP- 21161Ns ,全局内存,
和一个主机
两个8 -bit宽链路端口进行点至点
间ADSP- 21161Ns连接
通过并行总线400兆字节/ s的传输速率
200兆字节/秒的传输速度超过干线港口
串行端口提供:
四个50男比特/秒的同步串行端口与
扩硬件
8双向串行数据引脚,可配置为一个
发射器或接收器
2
我的支持下, 8个可编程方向
同时接收和发送通道,或向上
为16发射通道或16个接收
频道
128通道的TDM支持T1和E1接口
在TDM每个通道进行扩选型
模式
串行外设接口(SPI )
通过SPI从机串行启动从主SPI设备
全双工操作
主从模式支持多个
漏极开路输出
可编程的波特率,时钟极性和阶段
12个可编程I / O引脚
1可编程定时器
–2–
REV 。一
ADSP-21161N
目录
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
ADSP- 21161N系列核心架构。 。 。 。 。 。 。 。 。五
SIMD计算引擎。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
独立,并行计算单位。 。 。 。 。 。 。五
数据寄存器文件。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
指令单周期和取
四操作数。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
指令缓存。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
数据地址发生器随着硬件的通知
缓冲区。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
灵活的指令集。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
ADSP- 21161N内存和I / O接口功能。五
双端口的片上存储器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
片外存储器和外设接口。 。 。 。 。 6
SDRAM接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6
目标板JTAG仿真器连接器。 。 。 。 。 。 。 7
DMA控制器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
多。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
链路端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7
串行端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 8
串行外围设备(兼容)接口。 。 。 。 。 。 。 。 9
主处理器接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
通用I / O端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
程序启动。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
锁相环和水晶双启动。 。 9
电源供应器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
开发工具。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 9
设计仿真器兼容
DSP板(目标) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10
附加信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 11
引脚功能描述。 。 。 。 。 。 。 。 。 。 。 。 。 12
引导模式。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 17
规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 18
绝对最大额定值。 。 。 。 。 。 。 。 。 。 19
静电放电敏感度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 19
时序规范。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 20
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 21
加电排序 - 硅
修订版0.3 , 1.0,1.1 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 22
时钟输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 24
时钟信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 24
复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 25
中断。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 25
定时器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 26
标志。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 26
内存读 - 总线主控。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 27
存储器写 - 总线主控。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 28
同步读/写 - 总线主控。 。 。 。 。 。 。 。 29
同步读/写 - 公交车从站。 。 。 。 。 。 。 。 。 。三十
主机总线请求。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
异步读/写 -
主机到ADSP- 21161N 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 33
三态时序 - Bus主站,总线从。 。 。 。 35
DMA握手。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 37
SDRAM接口 - 总线主。 。 。 。 。 。 。 。 。 。 。 。 。 39
链路端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 41
串行端口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 43
REV 。一
–3–
SPI接口规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
JTAG测试访问端口和仿真。 。 。 。 。 。 。 。
输出驱动电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
测试条件。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
输出使能时间。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
输出禁止时间。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
例如系统保持时间计算。 。 。 。 。 。 。
电容性负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
环境条件。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
225 - BALL公制MBGA
引脚配置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
外形尺寸。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
订购指南。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
修订历史。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
概述
47
50
51
51
51
51
51
52
52
52
53
55
55
56
在ADSP- 21161N SHARC DSP是第一个低成本的衍生
在ADSP -21160具有ADI公司超哈佛
体系结构。宽松的便携性, ADSP- 21161N是源
代码与ADSP -21160兼容,并与第一代
ADSP- 2106x SHARC处理器在SISD (单指令单
数据)的模式。像其他SHARC系列的DSP ,在ADSP- 21161N是
是高性能的DSP优化的32位处理器
应用程序。在ADSP - 21161N包括一个100 MHz的核心,一个
双端口的片上SRAM ,一个带有集成I / O处理器
多处理支持,以及多个内部总线,以消除
I / O瓶颈。
作为最早在ADSP -21160提供中, ADSP- 21161N
提供了一个单指令多数据( SIMD )架构。
使用两个计算单元( ADSP - 2106x SHARC处理器有
1 ) ,在ADSP- 21161N可以双循环性能与
在一系列DSP算法的ADSP- 2106x 。
制作艺术的状态,高速,低功耗的CMOS
过程中, ADSP- 21161N具有10 ns指令周期时间。
随着在100MHz的SIMD计算硬件上运行,
在ADSP- 21161N可以执行每6亿数学运算
第二个。
表1
显示性能基准的
ADSP-21161N.
表1基准(在100MHz )
基准算法
速度
(在100MHz )
1024点复数FFT
( 4基数,以冲销)
FIR滤波器(每点击)
1
IIR滤波器(每双二阶)
1
矩阵乘法(流水线)
[3
×
3]
×
[3
×
1]
[4
×
4]
×
[4
×
1]
除( Y / X )
平方根的倒数
DMA传输
1
171 s
5纳秒
40纳秒
1
30纳秒
37纳秒
60纳秒
1
40纳秒
1
800兆字节/秒
指定SISD模式。使用SIMD ,相同的基准适用于
两套计算。例如,两组双二阶操作的可
中的时间作为SISD模式的基准相同的量来进行。
ADSP-21161N
在ADSP- 21161N继续SHARC的行业领先
集成的DSP的标准,结合高性能
32位DSP内核集成的片上系统功能。这些
功能还包括一个1兆比特的双端口SRAM存储器,主机
支持14个DMA处理器接口, I / O处理器
通道,四个串行端口,两个连接端口, SDRAM控制器,
SPI接口,外部并行总线,以及无缝多。
在ADSP- 21161N的框图
第1页
说明
下面的建筑特色:
一个ALU, Mul-两个处理元件,每个都由
tiplier ,移位器和数据寄存器文件
数据地址发生器( DAG1 , DAG2 )
程序定序器与指令Cache
PM和DM总线能够支持4个32位数据
内存和核心的每个核心之间传输
处理器周期
间隔定时器
片上SRAM ( 1兆比特)
SDRAM控制器的无缝连接的SDRAM
支持外部端口:
接口与片外存储器外设
六ADSP-无缝多支持
21161N SHARC处理器
主机IOP寄存器端口读/写
DMA控制器
四个串行端口
两个链路端口
SPI兼容接口
JTAG测试访问端口
12个通用I / O引脚
图1
示出了一个典型的单处理器系统。一个multiprocess-
ING系统出现在
图4第8页。
控制
ADSP-21161N
时钟
2
CLKIN
XTAL
CLK_CFG1-0
CLKDBL
EBOOT
LBOOT
IRQ2-0
FLAG11-0
TIMEXP
RPBA
ID2-0
血粉
地址
数据
CS
ADDR
3
12
BRST
数据
ADDR
BOOT
EPROM
(可选)
ADDR23-0
链接
器件
( 2 MAX)
(可选)
串行
设备
(可选)
DATA47-16
RD
WR
LxCLK
确认
LxACK
MS3-0
LXDAT7-0
SCLK0
FS0
D0A
D0B
SCLK1
FS1
D1A
D1B
SCLK2
FS2
D2A
D2B
SCLK3
FS3
D3A
D3B
RAS
CAS
DQM
SDWE
SDCLK1-0
SDCKE
SDA10
内存
数据
OE
外设
WE
(可选)
确认
CS
RAS
SDRAM
DQM (可选)
WE
CLK
CKE
A10
CS
ADDR
CAS
串行
设备
(可选)
串行
设备
(可选)
数据
CLKOUT
DMAR2-1
DMAG2-1
DMA设备
(可选)
数据
串行
设备
(可选)
CS
HBR
HBG
REDY
BR6-1
PA
ADDR
数据
SPI
兼容
设备
(主机或从机)
(可选)
SPICLK
的spid
MOSI
MISO
主持人
处理器
接口
(可选)
SBTS
RESET RSTOUT JTAG
7
图1.系统图
–4–
REV 。一
ADSP-21161N
ADSP - 21161N系列核心架构
在ADSP- 21161N包括以下建筑特色
的ADSP- 2116x系列处理器。在ADSP - 21161N的代码
在与ADSP -21160 , ADSP-装配水平相适应
21060 , ADSP- 21061 , ADSP- 21062和ADSP -21065L 。
SIMD计算引擎
该处理器可以同时提取4个操作数(二过
每个数据总线)和一个指令(从高速缓存),所有在一
单周期。
指令缓存
在ADSP - 21161N包含两个计算处理
那作为一个单指令多数据元素
(SIMD)引擎。的处理元件被称作PEX
和PEY ,每个包含一个ALU,乘法器,移位器和
寄存器文件。 PEX始终是积极的,并PEY可以通过启用
设置在MODE1寄存器中的PEYEN模式位。当此
模式被使能,相同的指令是在两个亲执行
cessing元素,但每个处理元件上操作
不同的数据。这种架构是高效的执行数学
密集型DSP算法。
进入SIMD方式也对使用方法的效果数据是反式
存储器和处理元件之间ferred 。当
SIMD模式下,数据带宽的两倍,需要维持
计算操作中的处理元素。由于
这一要求,进入SIMD模式也将增加一倍
存储器和处理元件之间的带宽。当
使用的DAG以SIMD方式传送数据,两个数据值
转移用的存储器的每个访问或寄存器文件。
SIMD仅支持内部存储和访问不
支持片外访问。
独立,并行计算单位
在ADSP- 21161N包括一个片上指令缓存
使三总线操作的取指令和四
数据值。缓存是有选择性的,只有他的指令
获取与PM总线的数据访问冲突被缓存。这个缓存
实现全速执行核心,环形等操作
数字滤波器的乘法累加和FFT蝶形处理。
数据地址发生器随着硬件的通知
缓冲器
在ADSP- 21161N的两个数据地址发生器(DAG )是
用于间接寻址和实施循环数据
缓冲区硬件。循环缓冲区允许高效的编程
在数字信号所需的延时线和其他数据结构
处理,并在数字滤波器和傅立叶常用
变换。在ADSP- 21161N两个的DAG包含suffi-
cient寄存器以允许创建多达32个循环缓冲区的
(小学16寄存器组, 16个二级) 。使用DAG automati-
拉手美云地址指针回绕,减少开销,
提高性能,并简化实施。通告
缓冲器可以开始和结束处的任何存储器位置。
灵活的指令集
内的每个处理单元的一组计算单元。
所述计算单元包括一个算术/逻辑单元的
( ALU ) ,乘法器和移位器。这些单元的执行单周期
指令。每个处理单元内的三个单元是
平行排列,从而最大限度地计算吞吐量。
单一的多功能指令执行的并行ALU和mul-
tiplier操作。在SIMD模式下,并行ALU和
发生在两个处理单元乘数操作。这些
计算单元支持IEEE 32位单精度浮点
点, 40位扩展精度浮点数,和32位
定点数据格式。
数据寄存器文件
48位指令字容纳了各种并行
操作,简洁的编程。例如, ADSP-
21161N可以有条件地执行一个乘法,一个插件,和
减去在这两个处理元件,而分支,所有在一
单指令。
ADSP- 21161N内存和I / O接口特写
在ADSP- 21161N添加了以下建筑特色
在ADSP- 2116x系列处理器:
双端口的片上存储器
通用数据寄存器文件包含在每个流程 -
荷兰国际集团的元素。之间的寄存器文件的数据传输
运算单元和数据总线,并存储中间
结果。这10个端口, 32个寄存器(16小学, 16所中学)
寄存器文件,结合ADSP- 2116x增强型哈佛
体系结构,允许computa-之间无约束的数据流
化单元和内部存储器。 PEX中的寄存器被称为
为R0
R15和PEY为S0
S15.
指令和四操作数的单周期取
在ADSP- 21161N采用了增强的哈佛结构
其中,所述数据存储器(DM)的总线传输的数据和所述
程序存储器(PM)的总线传送指令和数据
(见
图1第4页) 。
与ADSP- 21161N的独立
程序和数据存储器总线和片上指令缓存,
在ADSP- 21161N包含片上SRAM 1兆,
组织为0.5兆比特两个街区。每块能配置
置的用于代码和数据的存储不同的组合。每
存储器块是双端口用于单周期的,独立的
由核心处理器和I / O处理器访问。该双
端口存储器结合三个独立的片上总线
允许从芯2的数据传输,一个来自I / O的
处理器,在一个周期。在ADSP- 21161N ,内存
可以配置为最多32位数据32K字,
64K字的16位数据, 48位指令21K字(或
40位数据) ,或不同的字的组合的尺寸高达1
兆。所有的存储器的可被访问的16位, 32位,
48位,或64位的字。一个16位浮点存储格式为
支持这一有效地加倍的数据量是可
被存储在芯片上。 32位浮点之间的转换
和16位浮点格式是在单个指令中完成的。
而每个存储块可以存储的代码的组合和
数据,在使用一个块存储数据的访问是最有效的
在DM总线传输,而另一个块存储指令
和使用PM总线传输数据。使用DM总线和
REV 。一
–5–
查看更多ADSP-21161NKCA-100PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2881677436 复制 点击这里给我发消息 QQ:2881620402 复制

    电话:18922805453
    联系人:连
    地址:福田区华强北路1019号华强广场D座23楼

    ADSP-21161NKCA-100
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ADSP-21161NKCA-100
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1002316308 复制 点击这里给我发消息 QQ:515102657 复制
电话:0755-83777708/83777607/82799993
联系人:朱咸华
地址:美驻深办公室:深圳市福田区华强北上步工业区201栋4楼A18室/ 分公司:深圳华强北深纺大厦C座西7楼/ 市场部:华强北新亚洲电子市场3B047展销柜
ADSP-21161NKCA-100
AD
25+23+
53000
BGA
绝对进口原装原包原盘!深圳优势现货渠道商!
QQ: 点击这里给我发消息 QQ:1139848500 复制

电话:0755-83798683
联系人:许先生
地址:深圳市前海深港合作区前湾一路 1 号 A 栋 201 室
ADSP-21161NKCA-100
AD
22+
8000
BGA
终端免费提供样品 可开13%增值税发票
QQ: 点击这里给我发消息 QQ:2881495423 复制 点击这里给我发消息 QQ:2881495422 复制 点击这里给我发消息 QQ:2881495424 复制

电话:0755-82704952/28227524/89202071/82704952/13528737027
联系人:李小姐/陈先生/李先生【只售原装假一罚百】豪迈兴你值得信赖的供应商!
地址:深圳市福田区中航路新亚洲二期N1B166,深圳市福田区华强北都会大厦B座17i 香港九龙湾临兴街21号美罗中心二期1908室
ADSP-21161NKCA-100
ADI/亚德诺
2346+
23600
BGA
假一罚十!原装现货!强势库存!特价!
QQ: 点击这里给我发消息 QQ:2885134554 复制 点击这里给我发消息 QQ:2885134398 复制

电话:0755-22669259 83214703
联系人:李先生,夏小姐
地址:深圳市福田区华强北街道华强北路上步工业区102栋618室
ADSP-21161NKCA-100
ADI
2116+
50000
QFP
全新原装
QQ: 点击这里给我发消息 QQ:2885393495 复制

电话:0755-82865294/82517859
联系人:吴小姐
地址:深圳市福田区深南中路电子科技大厦A座36楼C09室
ADSP-21161NKCA-100
ADI/亚德诺
24+
6850
BGA225
原装进口正品现货热卖,假一罚十
QQ: 点击这里给我发消息 QQ:421123133 复制

电话:13410941925
联系人:李先生【原装正品,可开发票】
地址:深圳市福田区福田街道岗厦社区彩田路3069号星河世纪A栋1511A12
ADSP-21161NKCA-100
ADI
24+
6000
BGA
原装正品现货,可开增值税专用发票
QQ: 点击这里给我发消息 QQ:1807086236 复制 点击这里给我发消息 QQ:2322757237 复制

电话:0755-82533156 82710336
联系人:朱经理、张小姐
地址:深圳市福田区华强北上步工业区501栋11楼1109-1110室
ADSP-21161NKCA-100
AD
19+
5000
BGA
十年专营,供应原装正品!热卖现货!
QQ: 点击这里给我发消息 QQ:1248156793 复制 点击这里给我发消息 QQ:519794981 复制

电话:0755-83242658
联系人:廖先生
地址:广东深圳市福田区华强北路赛格科技园4栋西3楼3A31-32室★十佳优质供应商★
ADSP-21161NKCA-100
ADI
24+
5000
BGA
100%原装正品,只做原装正品
QQ: 点击这里给我发消息 QQ:1294342618 复制 点击这里给我发消息 QQ:2765319833 复制 点击这里给我发消息 QQ:1363272801 复制

电话:13528893675
联系人:朱先生
地址:广东省深圳市福田区上步工业区201栋5楼B01室。 香港特別行政區中环皇后大道中5號衡怡大厦2432室
ADSP-21161NKCA-100
ADI
22+
5000
QFP
样品可出,优势库存欢迎实单
QQ: 点击这里给我发消息 QQ:1871955283 复制 点击这里给我发消息 QQ:2942939487 复制

电话:0755-83226745/82584980
联系人:马小姐
地址:福田区振华路深纺大厦A座1708室
ADSP-21161NKCA-100
ADI
21+
200
QFP
只做原装正品,提供一站式BOM配单服务
查询更多ADSP-21161NKCA-100供应信息

深圳市碧威特网络技术有限公司
 复制成功!