ADC12DC080 / ADC12DC105双通道,12位,一百〇五分之八十MSPS A / D转换器,CMOS输出
超前信息
2007年9月
ADC12DC080/ADC12DC105
双12位,一百〇五分之八十零MSPS A / D转换器,带有CMOS
输出
概述
注:这是产品的高级信息电流 -
LY发展。所有规格的设计目标
并有可能发生变化。
该ADC12DC080和ADC12DC105是高性能
CMOS模拟 - 数字能够将两个转换器
模拟输入信号转换成12位数字字速率高达
一百〇五分之八十兆每秒采样( MSPS )分别。
这些转换器采用差分流水线架构
数字误差校正和片上采样和保持
电路,以减少电力消耗和外部的COM
分量计算,同时提供出色的动态perfor-
曼斯。一个独特的采样和保持阶段产生一个全功率
带宽为1GHz 。该ADC12DC080 / 105可被操作
从+ 3.3V单电源供电。电源关断功能,再
duces消耗电力非常低的水平,同时仍
允许快速唤醒时间来全面运作。微分
输入提供2V满量程差分输入摆幅。稳定
1.2V内部基准电压源提供,或AD-
C12DC080 / 105可以与外部1.2V为参考进行操作
ENCE 。输出数据格式(偏移二进制与2的补
MENT)和占空比稳定器引脚可选。税
循环稳定性能保持在一个很宽的范围内
时钟占空比。
该ADC12DC080 / 105可在一个60引脚的LLP封装
,工作在-40°C的工业温度范围
至+ 85°C 。
特点
■
■
■
■
■
■
■
■
1 GHz的全功率带宽
内部采样和保持电路和精度参考
低功耗
时钟占空比稳定器
+ 3.3V单电源供电
掉电模式
偏移二进制或二进制补码输出数据格式
60引脚的LLP封装( 9x9x0.8mm , 0.5毫米引脚间距)
关键的特定连接的阳离子
■
■
■
■
■
■
■
对于ADC12DC105
决议
转化率
SNR (F
IN
= 240兆赫)
SFDR (F
IN
= 240兆赫)
全功率带宽
耗电量
12位
105 MSPS
67 dBFS的(典型值)
83 dBFS的(典型值)
1千兆赫(典型值)
800毫瓦(典型值)
应用
■
■
■
■
■
高IF采样接收器
无线基站的接收器
测试和测量设备
通信仪器仪表
便携式仪表
接线图
30015401
2007美国国家半导体公司
300154
www.national.com
ADC12DC080/ADC12DC105
引脚说明和等效电路
PIN号
模拟量I / O
3
13
V
IN
A+
V
IN
B+
差分模拟输入引脚。差分满量程输入信号
等级为2V
P-P
与围绕一个共同的每个输入引脚的信号
模式电压V
CM
.
符号
等效电路
描述
2
14
V
IN
A-
V
IN
B-
5
11
7
9
V
RP
A
V
RP
B
V
CMO
A
V
CMO
B
V
RN
A
V
RN
B
6
10
这些引脚应各自旁路AGND与低ESL
(等效串联电感) 0.1 μF的电容放在非常接近
该引脚以减少杂散电感。 0201尺寸0.1 μF
电容应放置V之间
RP
和V
RN
尽量靠近
销地和一个1μF电容应放置在平行。
V
RP
和V
RN
不应该被加载。 V
CMO
可加载至1mA
用作温度稳定的1.5V参考。
它建议使用V
CMO
以提供共模
电压,V
CM
,对于差分模拟输入。
参考电压。该器件提供了一个内部开发
参考电压为1.2V 。当使用内部基准,V
REF
应
耦至AGND与0.1 μF和一个1μF的低等效串联
电感(ESL)电容器。
该引脚可以驱动一个外部1.2V参考电压。
该引脚不应该被用来源出或吸入电流。
59
V
REF
数字I / O
这是一个四态端子控制输入时钟模式和输出
数据格式。
作者/ DCS = V
A
,输出数据格式是2的补码,而不税
循环稳定施加到所述输入时钟
作者/ DCS = AGND ,输出数据格式为偏移二进制,无税
循环稳定施加到所述输入时钟。
作者/ DCS = ( 2/3) * V
A
,输出数据为2的补码与占空比
稳定施加到所述输入时钟
作者/ DCS = ( 1/3) * V
A
,输出数据为偏移二进制占空比
稳定施加到所述输入时钟。
时钟输入引脚。
所述模拟输入进行采样,在时钟输入的上升沿。
这是一种双态输入控制关机。
PD = V
A
,掉电启用和功耗的降低。
PD = AGND ,正常运行。
19
作者/ DCS
18
CLK
57
20
PD_A
PD_B
3
www.national.com
ADC12DC080/ADC12DC105
PIN号
42-49,
52-55
23-24,
27-36
符号
DA0-DA7,
DA8-DA11
DB0-DB1,
DB3-DB11
等效电路
描述
数字数据输出管脚组成的12位转换结果
通道A. DA0 (引脚42 )是LSB ,而DA11 (引脚55 )是
MSB输出字。输出电平为CMOS兼容。
数字数据输出管脚组成的12位转换结果
通道B DB0 (引脚23 )是LSB ,而DB11 (引脚36 )是
MSB输出字。输出电平为CMOS兼容。
数据就绪选通。该数据输出跃迁与同步
此信号的下降沿。该信号切换的同时
频率为CLK输入。
正模拟电源引脚。这些引脚应连接到
安静的源极和旁路到AGND与0.1 μF电容
靠近电源引脚。
接地回路的模拟电源。
39
模拟电源
8, 16, 17, 58,
60
1, 4, 12, 15,
裸露焊盘
数字电源
26, 38,50
DRDY
V
A
AGND
V
DR
正驱动电源引脚的输出驱动器。该引脚应
连接到一个安静的电压源和旁路至DRGND
使用0.1 μF的电容靠近电源引脚。
接地回路的数字输出驱动器电源。这个引脚
应连接至系统数字地,但并不
连接在靠近ADC的AGND引脚。
25, 37, 51
DRGND
www.national.com
4
ADC12DC080/ADC12DC105
绝对最大额定值
(注1,3)
如果是用于军事/航空航天特定网络版设备是必需的,
请向美国国家半导体销售办事处/
经销商咨询具体可用性和规格。
电源电压(V
A
, V
DR
)
任何引脚电压
(不超过4.2V)
输入电流在任何其他引脚
比电源引脚(注4 )
包装输入电流(注4 )
最高结温(T
J
)
-0.3V至4.2V
-0.3V到(V
A
+0.3V)
± 5毫安
-50毫安
+150°C
30°C/W
工作额定值
工作温度
电源电压(V
A
)
输出驱动器电源(V
DR
)
时钟占空比
( DCS启用)
( DCS禁用)
V
CM
| AGND - DRGND |
(注1,3)
40°C
≤
T
A
≤
+85°C
+ 2.7V至+ 3.6V
+ 2.4V至V
A
30/70 %
45/55 %
1.4V至1.6V
≤
100mV
热阻( θ
JA
)
ESD额定值
人体模型(注6 )
2500V
机器模型(注6 )
250V
储存温度
-65 ° C至+ 150°C
焊接过程中必须遵守国家
安森美半导体的回流温度曲线
规格。请参阅www.national.com/packaging 。
(注7 )
ADC12DC080转换器电气特性
目前这款产品正在开发中。因此,指定的参数仅供设计参考。该规范
系统蒸发散,不能保证到器件特性已经发生。
除非另有说明,下列规格: AGND = DRGND = 0V ,V
A
= +3.0V, V
DR
= + 2.5V ,内部V
REF
=
+ 1.2V ,女
CLK
= 80 MHz时, V
CM
= V
CMO
, C
L
= 5 pF的/针。典型的值是对于T
A
= 25°C.
黑体字限额适用于对于T
民
≤
T
A
≤
T
最大
.
所有其他限制适用对于T
A
= 25°C (注8,9)
符号
参数
条件
典型
(注10 )
范围
单位
(限量)
位(分钟)
LSB (最大值)
的LSB (最小)
LSB (最大值)
的LSB (最小)
0
4095
1.45
1.55
1.4
1.6
V(分钟)
V(最大值)
V(分钟)
V(最大值)
pF
pF
1.176
1.224
V(分钟)
V(最大值)
静态转换器特性
分辨率,无失码
INL
DNL
积分非线性度(注11 )
差分非线性度
根据量程输出代码
超量程输出代码
基准电压与模拟输入特性
V
CMO
V
CM
C
IN
V
REF
共模输出电压
模拟输入共模电压
V
IN
输入电容(每个引脚
GND ) (注12 )
外部参考电压
V
IN
= 1.5 VDC
± 0.5 V
( CLK为低电平)
( CLK高)
1.5
1.5
8.5
3.5
1.20
±0.5
±0.4
0
4095
12
5
www.national.com