a
特点
2个12位/ 14位DAC,带有输出放大器
AD7242 : 12位分辨率
AD7244 : 14位分辨率
片上电压参考
快速建立时间
AD7242 : 3秒至1/2 LSB
AD7244 : 4秒至1/2 LSB
高速串行接口
从5 V电源供电
规定在-40°C至+ 85°C的塑料封装
低功耗 - 130 mW的典型值
LC双MOS ,完整,
12位/ 14位串行数模转换器
AD7242/AD7244
功能框图
2
概述
在AD7242 / AD7244是一款快速,完整,双12位/ 14位
电压输出D / A转换器。它由一个12位/ 14位的
DAC , 3 V嵌入式齐纳参考, DAC输出放大器和
高速串行接口逻辑。
接口为两个DAC的串行,最大限度地减少引脚数量和
允许采用小尺寸封装。标准控制信号,使
接口大多数DSP处理器和微控制器。
两个DAC的异步控制DAC更新由
可能有一个单独的
LDAC
输入每个DAC 。
在AD7242 / AD7244的工作
±
5 V电源供电,
提供的模拟输出范围
±
3 V的REF OUT / REF
IN功能允许的DAC可以从芯片上的3伏驱动
引用或外部参考源。
在AD7242 / AD7244的制作线性兼容
CMOS ( LC
2
MOS ) ,先进的混合工艺技术
结合了低功耗CMOS精密的双极性电路
逻辑。这两款器件均采用24引脚,0.3英寸宽,塑料可
或密封双列直插式封装( DIP )和28引脚塑料
小外形( SOIC )封装。在AD7242和AD7244是
在相同的引脚可用来允许轻松升级,从12位
14位的性能。
产品亮点
1.完整的双通道12位/ 14位DAC
在AD7242 / AD7244提供了完整的功能
产生的电压为12位/ 14位分辨率。部分
拥有一个片内基准,输出缓冲放大器和
2个12位/ 14位D / A转换器。
2.高速串行接口
的AD7242 / AD7244提供一个高速,易于使用,
串行接口可直接连接到DSP处理器
和微控制器。被设置为一个单独的串行端口
每个DAC 。
3.小尺寸封装
在AD7242 / AD7244采用24引脚DIP和28-可用
引脚SOIC封装提供节省相当大的空间了
可比的解决方案。
REV 。一
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 617 / 329-4700
万维网网站: http://www.analog.com
传真: 617 / 326-8703
ADI公司, 1996年
AD7242/AD7244–SPECIFICATIONS
所有特定网络阳离子牛逼
民
给T
最大
除非另有说明)。
参数
DC精度
决议
积分非线性
微分非线性
双极性零误差
正满量程误差
2
负满量程误差
2
参考输出
3
REF OUT @ + 25°C
T
民
给T
最大
REF OUT温度系数
参考负载变化
( ΔREF OUT主场迎战
I)
参考输入
REF INA , INB REF输入范围
输入电流
逻辑输入
( LDACA ,
LDACB , TFSA , TFSB ,
TCLKA , TCLKB , DTA , DTB )
输入高电压,V
INH
输入低电压,V
INL
输入电流I
IN
输入电容,C
IN4
模拟输出
(V
OUTA
, V
OUTB
)
输出电压范围
直流输出阻抗
短路电流
AC特性
4
输出电压建立时间
正满量程变化
负满量程变化
数模转换毛刺脉冲
数字馈通
通道到通道隔离
电源要求
V
DD
V
SS
I
DD
I
SS
总功耗
AD7242
,A版本
1
K,B版本
1
12
±
1
±
1
±
5
±
5
±
5
2.99/3.01
2.98/3.02
35
–1
2.85/3.15
1
12
±
1/2
±
1
±
5
±
5
±
5
2.99/3.01
2.98/3.02
35
–1
2.85/3.15
1
(V
DD
= +5 V 5% V
SS
= -5V 5 % , AGND = DGND = 0 V ,楼盘INA =
REF INB = 3 V. V
OUTA
, V
OUTB
加载到AGND ,R
L
= 2 K,C
L
= 100 pF的。
单位
位
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
V MIN / V最大
V MIN / V最大
PPM /°C的典型值
毫伏最大
V MIN / V最大
A
最大
测试条件/评论
保证单调性
参考负载电流变化( 0
A–500 A)
3 V
±
5%
2.4
0.8
±
10
10
2.4
0.8
±
10
10
V分钟
V最大
A
最大
pF的最大
V
DD
= 5 V
±
5%
V
DD
= 5 V
±
5%
V
IN
= 0 V到V
DD
±
3
0.1
20
±
3
0.1
20
V NOM
典型值
毫安(典型值)
建立时间之内
±
1/2 LSB终值
通常2
s
通常2
s
DAC码换全1到全0
V
OUT
= 10kHz的正弦波
±
对于指定的性能5 %
±
对于指定的性能5 %
从两个V累积电流
DD
引脚
从两个V累积电流
SS
引脚
通常情况下130毫瓦
3
3
10
2
110
+5
–5
27
15
195
3
3
10
2
110
+5
–5
27
15
195
s
最大
s
最大
纳伏秒(典型值)
纳伏秒(典型值)
dB典型值
V NOM
V NOM
最大mA
最大mA
毫瓦MAX
笔记
1
温度范围如下: J,K版本: -40 ° C至+ 85°C ; A,B版本: -40 ° C至+ 85°C 。
2
测量相对于REF IN ,包括双极失调误差。
3
对于容性负载大于50 pF的,一个串联电阻是必需的(参见内部参考一节) 。
4
样品测试@ + 25°C ,以确保合规性。
特定网络阳离子如有更改,恕不另行通知。
AD7242订购指南
模型
AD7242JN
AD7242KN
AD7242JR
AD7242KR
AD7242AQ
AD7242BQ
温度
范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
积分
非线性
±
1 LSB(最大值)
±
1/2 LSB(最大值)
±
1 LSB(最大值)
±
1/2 LSB(最大值)
±
1 LSB(最大值)
±
1/2 LSB(最大值)
包
选项*
N-24
N-24
R-28
R-28
Q-24
Q-24
* N =塑料DIP ; Q = CERDIP ; R =小外形集成电路( SOIC ) 。
–2–
REV 。一
AD7242/AD7244
参数
DC精度
决议
积分非线性
微分非线性
双极性零误差
正满量程误差
2
负满量程误差
2
参考输出
3
REF OUT @ + 25°C
T
民
给T
最大
REF OUT温度系数
参考负载变化
( ΔREF OUT主场迎战
I)
参考输入
REF INA , INB REF输入范围
输入电流
逻辑输入
( LDACA ,
LDACB , TFSA , TFSB ,
TCLKA , TCLKB , DTA , DTB )
输入高电压,V
INH
输入低电压,V
INL
输入电流I
IN
输入电容,C
IN4
模拟输出
(V
OUTA
, V
OUTB
)
输出电压范围
直流输出阻抗
短路电流
AC特性
4
输出电压建立时间
正满量程变化
负满量程变化
数模转换毛刺脉冲
数字馈通
通道到通道隔离
电源要求
V
DD
V
SS
I
DD
I
SS
总功耗
AD7244
,A版本
1
S版
1
14
±
2
±
1
±
10
±
10
±
10
2.99/3.01
2.98/3.02
35
–1
2.85/3.15
1
14
±
2
±
1
±
10
±
10
±
10
2.99/3.01
2.98/3.02
35
–1
2.85/3.15
1
单位
位
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
V MIN / V最大
V MIN / V最大
PPM /°C的典型值
毫伏最大
V MIN / V最大
A
最大
参考负载电流变化( 0
A–500 A)
3 V
±
5%
测试条件/评论
保证单调性
2.4
0.8
±
10
10
2.4
0.8
±
10
10
V分钟
V最大
A
最大
pF的最大
V
DD
= 5 V
±
5%
V
DD
= 5 V
±
5%
V
IN
= 0 V到V
DD
±
3
0.1
20
±
3
0.1
20
V NOM
典型值
毫安(典型值)
建立时间之内
±
1/2 LSB终值
通常2.5
s
通常2.5
s
DAC码换全1到全0
V
OUT
= 10kHz的正弦波
±
对于指定的性能5 %
±
对于指定的性能5 %
从两个V累积电流
DD
引脚
从两个V累积电流
SS
引脚
通常情况下130毫瓦
4
4
10
2
110
+5
–5
27
15
195
4
4
10
2
110
+5
–5
28
15
205
s
最大
s
最大
纳伏秒(典型值)
纳伏秒(典型值)
dB典型值
V NOM
V NOM
最大mA
最大mA
毫瓦MAX
笔记
1
温度范围如下:J-版本: 0℃至+ 70 ℃; A版本: -40 ° C至+ 85°C ; S版: -55 ° C至+ 125°C 。
2
测量相对于REF IN ,包括双极失调误差。
3
对于容性负载大于50 pF的,一个串联电阻是必需的(参见内部参考一节) 。
4
样品测试@ + 25°C ,以确保合规性。
特定网络阳离子如有更改,恕不另行通知。
AD7244订购指南
模型
1
温度
范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-55 ° C至+ 125°C
积分
非线性
±
2 LSB(最大值)
±
2 LSB(最大值)
±
2 LSB(最大值)
±
2 LSB(最大值)
包
选项
2
N-24
R-28
Q-24
Q-24
AD7244JN
AD7244JR
AD7244AQ
AD7244SQ
3
笔记
1
如需订购MIL -STD - 883 , B类,加工零件,添加/ 883B部件号。
请联系当地的销售办事处为军事数据表和可用性。
2
N =塑料DIP ; Q = CERDIP ; R =小外形集成电路( SOIC ) 。
3
这个成绩将提供给只/ 883B处理。
REV 。一
–3–
AD7242/AD7244
时序特性
1, 2
(V
参数
t
1
t
2
t
3 3
t
4
t
5
t
6
在T限制
民
, T
最大
( J,K , A,B版本)
50
75
150
30
75
40
DD
= +5 V
5%, V
SS
= –5 V
5 % , AGND = DGND = 0V)
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
条件/评论
TFS
到TCLK下降沿
TCLK下降沿到
TFS
TCLK周期时间
数据有效到TCLK建立时间
数据有效到TCLK保持时间
LDAC
脉冲宽度
在T限制
民
, T
最大
(S版)
50
100
200
40
100
40
笔记
1
在+ 25°C时序规范样本测试,以确保合规性。所有输入信号均指定与指定tR = tF = 5纳秒(10%至90%的5伏),并从一个电压定时
1.6 V.年龄层次
2
参见图6 。
3
TCLK马克/空间比是40/60至60/40 。
绝对最大额定值*
(T
A
= + 25 ° C除非另有说明)
V
DD
到AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
V
SS
到AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 +0.3 V至-7 V
AGND至DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
V
OUT
到AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 V
SS
到V
DD
REF OUT到AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
REF INA , INB REF至AGND 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
数字输入到DGND 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
工作温度范围
J,K版本
AD7244 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 ° C至+ 70°C
AD7242 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
A,B版本。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
S版。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55 ° C至+ 125°C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
引线温度(焊接, 10秒) 。 。 。 。 。 。 。 。 。 。 。 。 + 300℃
功率耗散(任何套餐)到+ 75°C 。 。 。 。 。 。 。 550毫瓦
减额高于+ 75 ℃下。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6毫瓦/°C的
*条件超过上述“绝对最大额定值”,可能会导致
永久损坏设备。这仅仅是一个压力等级,功能操作
该设备在这些或以上的任何其他条件,在上市运作的
本规范的部分将得不到保证。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD7242 / AD7244配备了专用ESD保护电路,造成永久性损坏
可能会发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
销刀豆网络gurations
DIP
警告!
ESD敏感器件
SOIC
–4–
REV 。一
AD7242/AD7244
AD7242 / AD7244引脚功能说明
DIP
PIN号
1
助记符
LDACA
描述
加载DAC ,逻辑输入。一个新词是从输入锁存一个转移到DAC锁存一个在下降沿继续
荷兰国际集团这个信号的边沿。如果
LDACA
被硬连线低,数据从输入锁存器传送到一个DAC
锁存器对TCLKA后第十六下降沿
TFSA
变低。
发送帧同步,逻辑输入。这是为DACA一帧或同步信号
数据与该信号的下降沿之后预期的串行数据。
传输数据,逻辑输入。这是数据输入端,用于与
TFSA
和
TCLKA传输串行数据输入锁存器A.
发送时钟,逻辑输入。串行数据位为DACA被锁止在TCLKA的下降沿
当
TFSA
是低的。
数字地。这两个DGND引脚的器件必须在设备连接在一起。
测试引脚1.测试设备时使用。不要以任何方式连接到该引脚。
正电源, 5 V
±
5%。双方V
DD
器件引脚必须在设备连接在一起。
模拟地。这两个AGND引脚的器件必须在设备连接在一起。
模拟输出电压DACB 。这个输出来自一个缓冲放大器。的范围是双极性的,
±
3 V与REF INB = 3 V.
负电源, -5 V
±
5%。双方V
SS
器件引脚必须在设备连接在一起。
测试引脚2,测试设备时使用。不要以任何方式连接到该引脚。
DACB参考电压输入。对于DACB的参考电压被施加到该引脚。这是内部
被应用到DACB前缓冲。标称基准电压的正确操作
AD7242 / AD7244是3 V.
加载DAC ,逻辑输入。一个新词是从输入锁存器B的下降沿继续转移到DAC锁存器B
荷兰国际集团这个信号的边沿。如果
LDACB
是硬连线的低时,数据从输入锁存器B被输送到数模转换器
锁存器B的TCLKB后第十六下降沿
TFSB
变低。
发送帧同步,逻辑输入。这是为DACB一帧或同步信号
数据与该信号的下降沿之后预期的串行数据。
传输数据,逻辑输入。这是一起使用的数据输入
TFSB
和TCLKB到
串行数据传送到输入锁存器B.
发送时钟,逻辑输入。串行数据位为DACB被锁止在TCLKB的下降沿
当
TFSB
是低的。
数字地。这两个DGND引脚的器件必须在设备连接在一起。
测试引脚3,测试设备时使用。不要以任何方式连接到该引脚。
正电源, 5 V
±
5%。双方V
DD
器件引脚必须在设备连接在一起。
模拟地。这两个AGND引脚的器件必须在设备连接在一起。
模拟输出电压DACA 。这个输出来自一个缓冲放大器。的范围是双极性的,
±
3 V与REF INA = 3 V.
负电源, -5 V
±
5%。双方V
SS
器件引脚必须在设备连接在一起。
参考电压输出。要操作这个内部参考的DAC , REF OUT应该是
同时连接到REF INA和REF INB 。参考的外部负载能力为500
A.
DACA参考电压输入。为DACA的参考电压被施加到该引脚。这是内部
被应用到DACA前缓冲。标称基准电压的正确操作
AD7242 / AD7244是3 V.
2
3
4
5
6
7
8
9
10
11
12
TFSA
DTA
TCLKA
DGND
TP1
V
DD
AGND
V
OUTB
V
SS
TP2
REF INB
13
LDACB
14
15
16
17
18
19
20
21
22
23
24
TFSB
DTB
TCLKB
DGND
TP3
V
DD
AGND
V
OUTA
V
SS
REF OUT
REF INA
REV 。一
–5–