a
特点
完整的双通道12位DAC包括:
两个12位DAC的CMOS
片上电压参考
输出放大器器
基准缓冲放大器
提高AD7237 / AD7247 :
12 V至15 V工作
更快的接口-30 ns的典型数据建立时间
并行加载结构: AD7247A
( 8 + 4 )加载结构: AD7237A
单或双电源供电
在单电源低功耗165毫瓦(典型值)
LC MOS
双12位DACPORTs
AD7237A/AD7247A
功能方框图
2
概述
该AD7237A / AD7247A是业界的增强版
标准的AD7237 / AD7247 。这些改进包括操作
从12 V至15 V电源供电,接口时间更快,更好的
基准的变化与V
DD
。其他功能还包括更快
稳定时间。
该AD7237A / AD7247A是一个完整的,双通道,12位,电压
输出的数字 - 模拟转换器与输出放大器和
单片CMOS芯片上的齐纳电压基准。无克斯特
最终用户调整便可实现全部额定性能。
两款器件均与微处理器兼容,高速数据
锁存器和接口逻辑。该AD7247A接受12位paral-
这是载入相应的DAC锁存器使用LEL数据
WR
输入和一个独立片选输入每个DAC 。该
AD7237A具有一个双缓冲接口结构和一个8位的
加载到相应的输入数据宽度的数据总线在锁存器
两次写操作。异步
LDAC
上的信号
AD7237A更新DAC锁存和模拟输出。
一个REF OUT / REF IN功能提供一种允许使用
芯片上的5伏参考或外部参考以用作
一个参考电压部分。对于单电源供电,双
0 V至+5 V和0 V至+10 V的输出范围为,
而这两个范围,另外
±
5 V范围内都可用
可以采用双电源供电。输出放大器能够DE-的
展中跨2 k负载到GND + 10V 。
该AD7237A / AD7247A采用制作线性兼容
CMOS ( LC
2
MOS ) ,一个先进混合工艺技术
它结合了低功耗CMOS精密的双极性电路
逻辑。这两款器件均采用24引脚,宽0.3"塑料
密封双列直插式封装(DIP)和也被封装在一个
24引脚小外形封装( SOIC )封装。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
产品亮点
1. AD7237A / AD7247A是一款双通道12位DACPORT
上一个
单个芯片中。此单芯片设计和小尺寸封装
提供了相当大的空间节省和更高的可靠性比
多芯片设计。
2.零件的改进的接口次允许容易地,直接
接口到最现代的微处理器,它们是否
有8位或16位的数据总线结构。
3. AD7237A / AD7247A具有宽电源
允许的范围从12 V电源操作。
DACPORT是ADI公司的注册商标。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 617 / 329-4700
传真: 617 / 326-8703
AD7237A/AD7247A–SPECIFICATIONS
R = 2 kΩ的,C = 100 pF的。所有规格牛逼到T除非另有说明。 )
L
L
民
最大
(V
DD
= +12 V至+15 V,
1
V
SS
= 0 V或-12 V至-15 V,
1
AGND =
DGND = 0 V [ AD7237A ] , GND = 0 V [ AD7247A ] , REF IN = 5 V,
测试条件/评论
参数
静态性能
决议
相对精度
3
微分非线性
3
单极性偏移误差
3
双极性零误差
3
满量程误差
3, 5
满量程不匹配
5
参考输出
REF OUT
参考温度
系数
参考负载变化
( ΔREF OUT主场迎战
I)
参考输入
基准电压输入范围
输入电流
6
数字输入
输入高电压,V
INH
输入低电压,V
INL
输入电流
I
IN
(数据输入)
输入电容
6
模拟输出
输出范围电阻
输出电压范围
7
输出电压范围
7
直流输出阻抗
A
2
12
±
1
±
0.9
±
3
±
6
±
5
±
1
4.97/5.03
±
25
–1
4.75/5.25
±
5
2.4
0.8
±
10
8
15/30
+5, +10
+5, +10,
±
5
0.5
B
2
12
±
1/2
±
0.9
±
3
±
4
±
5
±
1
4.97/5.03
±
25
–1
4.75/5.25
±
5
2.4
0.8
±
10
8
T
2
12
±
1/2
±
0.9
±
4
±
6
±
6
±
1
4.95/5.05
±
25
–1
4.75/5.25
±
5
2.4
0.8
±
10
8
单位
位
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB(最大值)
LSB (典型值)
V最小/最大
PPM /°C的典型值
毫伏最大
V最小/最大
A
最大
V分钟
V最大
A
最大
pF的最大
保证单调性
V
SS
= 0 V或-12 V至-15 V
4
。 DAC锁存器的内容全部为0
V
SS
= -12 V至-15 V
4
。 DAC锁存器的内容
1000 0000 0000
参考负载电流变化( 0-100
A)
5 V
±
5%
V
IN
= 0 V到V
DD
15/30
15/30
+5, +10
+5, +10,
±
5 +5, +10,
±
5
0.5
0.5
kΩ的最小/最大
V
单电源; (V
SS
= 0 V)
双电源; (V
SS
= -12 V至-15 V
4
)
典型值
建立时间之内
±
1/2 LSB终值
DAC锁存器全0至全1 。通常情况下5
s
DAC锁存器全1到全0 。通常情况下5
s
V
SS
= -12 V至-15 V
4
.
AC特性
6
输出电压建立时间
正满量程变化8
负满量程变化8
数模转换毛刺
冲动
3
数字馈通
3
数字串扰
3
电源要求
V
DD
V
SS
I
DD
I
SS
(双电源)
30
10
30
+10.8/+16.5
–10.8/–16.5
15
5
8
8
30
10
30
10
10
30
10
30
s
最大
s
最大
纳伏秒(典型值)切换全0和全1间DAC锁存器的内容
纳伏秒(典型值)
纳伏秒(典型值)
V最小/最大
V最小/最大
最大mA
最大mA
对于特定的性能,除非另有说明
对于特定的性能,除非另有说明
输出卸载。典型值为10mA
输出卸载。通常情况下3毫安
+11.4/+15.75 +11.4/+15.75
–11.4/–15.75 –11.4/–15.75
15
15
5
5
笔记
1
电源容差
±
对于A版本和10 %
±
对于B和T版本的5 % 。
2
温度范围如下: A,B版本, -40 ° C至+ 85°C ; T版, -55 ° C至+ 125°C 。
3
参见术语。
4
有了合适的电源容限。
5
测量相对于REF IN ,包括单极/双极性失调误差。
6
样品测试@ + 25°C ,以确保合规性。
7
0 V至+10 V范围仅适用于V
DD
≥
14.25 V.
特定网络阳离子如有更改,恕不另行通知。
–2–
第0版
AD7237A/AD7247A
时序特性
参数
t
1
t
2
t
3
t
4
t
5 4
t
6
t
7
t
8 5
0
0
80
80
10
0
0
80
3
3
1, 2
(V
DD
= +12 V至+15 V ,V
SS
= 0 V或-12 V至-15 V, AGND = DGND = 0 V [ AD7237A ]
GND = 0 V [ AD7247A ] )
在T限制
民
, T
最大
( A,B版本)
在T限制
民
, T
最大
(T版)
0
0
100
80
10
0
0
100
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
条件/评论
CS
to
WR
建立时间
CS
to
WR
保持时间
WR
脉冲宽度
数据有效到
WR
建立时间
数据有效到
WR
保持时间
地址
WR
建立时间
地址
WR
保持时间
LDAC
脉冲宽度
笔记
1
在+ 25 ° C样品测试,以确保合规性。所有的输入信号是从1.6V的电压电平中指定与指定tR = tF = 5纳秒(10%至90%的5伏),并定时
2
参见图5和7 。
3
电源容差
±
对于A版本和10 %
±
对于B和T版本的5 % 。
4
如果为0纳秒<吨
2
< 10纳秒,增加T
2
给T
5
。如果T
2
≥
10纳秒,加10 ns至吨
5
.
5
AD7237A而已。
绝对最大额定值
1
(T
A
= + 25 ° C除非另有说明)
订购指南
V
DD
到GND ( AD7247A ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+17 V
V
DD
到AGND , DGND ( AD7237A ) 。 。 。 。 。 。 。 。 -0.3 V至+17 V
V
DD
到V
SS
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+34 V
AGND至DGND ( AD7237A ) 。 。 。 。 。 。 。 。 。 0.3 V ,V
DD
+0.3 V
V
OUTA
,
2
V
OUTB2
到AGND ( GND) 。 。 V
SS
0.3 V到V
DD
+0.3 V
REF OUT到AGND ( GND) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 V至V
DD
REF IN至AGND ( GND) 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+0.3 V
数字输入到DGND ( GND) 。 。 。 。 。 。 0.3 V到V
DD
+0.3 V
工作温度范围
工业( A,B版本) 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
扩展(T版) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55 ° C至+ 125°C
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
引线温度(焊接, 10秒) 。 。 。 。 。 。 。 。 。 。 。 。 + 300℃
功率耗散(任何套餐)到+ 75°C 。 。 。 。 。 。 。 1000毫瓦
减额高于+ 75 ℃下。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10毫瓦/°C的
笔记
1
条件超过上述“绝对最大额定值”,可能会导致
永久损坏设备。这是一个额定值只和功能
该设备在这些或以上的任何其他条件,在上市运作
本规范的业务部门是不是暗示。暴露在绝对
最大额定值条件下工作会影响器件的可靠性。
2
短路电流通常为80毫安。该输出可以被短路到电压
在该范围内提供的封装的功耗不超过。
模型
1
AD7237AAN
AD7237ABN
AD7237AAR
AD7237ABR
AD7237ATQ
AD7247AAN
AD7247ABN
AD7247AAR
AD7247ABR
AD7247ATQ
温度
范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-55 ° C至+ 125°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-55 ° C至+ 125°C
相对的
准确性
( LSB )
±
1 MAX
±
1/2最大
±
1 MAX
±
1/2最大
±
1/2最大
±
1 MAX
±
1/2最大
±
1 MAX
±
1/2最大
±
1/2最大
包
选项
2
N-24
N-24
R-24
R-24
Q-24
N-24
N-24
R-24
R-24
Q-24
笔记
1
如需订购MIL -STD - 883 , B类加工零件,添加/ 883B部件号。
请联系当地的销售办事处为军事数据表和可用性。
2
N =塑料DIP ; Q = CERDIP ; R =小外形封装( SOIC ) 。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD7237A / AD7247A具有专用ESD保护电路,永久
损害可发生在遇到高能量静电放电设备。因此,适当的
ESD预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
第0版
–3–
AD7237A/AD7247A
AD7237A引脚功能说明( DIP引脚号)
针
1
助记符
REF INA
描述
参考电压输入DAC A的参考电压DAC A被应用到该引脚。这是内部
被施加到DAC之前缓冲。标称基准电压的正确操作
AD7237A为5 V.
参考电压输出。内部5 V模拟参考此引脚提供。要操作的一部分
内部参考, REF OUT应该连接到REF INA ,楼盘INB 。
参考电压输入DAC B的参考电压DAC B被应用到该引脚。这是内部
被施加到DAC之前缓冲。标称基准电压的正确操作
AD7237A为5 V.
输出偏置电阻DAC B.此输入配置它连接到输出范围的DAC B.
V
OUTB
为+5 V范围内,以AGND为+10 V范围和REF INB为
±
5 V范围内。
DAC B的模拟输出电压,这是缓冲放大器的输出电压。三种不同的输出
电压范围可以选择: 0 V至+5 V , 0 V至+10 V和
±
5五,放大器能够发展的
在一个2 kΩ电阻到GND + 10V 。
模拟地。对DAC的,参考和输出缓冲放大器的参考地。
数据的第7位。
数据位6数据位4 。
数据位3 /数据位11 ( MSB ) 。
数字地。数字电路的接地参考。
数据位2 /数据位10 。
数据位1 /数据位9 。
数据位0 ( LSB ) /数据位8 。
地址输入。最显著的地址输入,输入锁存器。 A0和A1选择四个输入的
锁存的数据被写入到(见表Ⅱ) 。
地址输入。最显著的地址输入,输入锁存器。
片选。低电平有效逻辑输入。该器件被选中时,该输入有效。
写输入。
WR
是用于结合活性低逻辑输入
CS ,
A0和A1中写入数据
到输入锁存器。
加载DAC 。逻辑输入。一个新的字被加载到DAC锁存器从相应的输入锁存器上的
落入此信号的边沿。
正电源( +12 V至+15 V) 。
来自DAC A.模拟输出电压,这是缓冲放大器的输出电压。三种不同的输出
电压范围可以选择: 0 V至+5 V , 0 V至+10 V和
±
5五,放大器能够发展的
在一个2 kΩ电阻到GND + 10V 。
负电源( 0 V或-12 V至-15 V) 。
输出偏置电阻DAC A.该输入配置为DAC A.它是连接到输出范围
V
OUTA
为+5 V范围内,以AGND为+10 V范围和REF INA为
±
5 V范围内。
2
3
REF OUT
REF INB
4
5
R
OFSB
V
OUTB
6
7
8-10
11
12
13
14
15
16
17
18
19
20
21
22
AGND
DB7
DB6-DB4
DB3
DGND
DB2
DB1
DB0
A0
A1
CS
WR
LDAC
V
DD
V
OUTA
23
24
V
SS
R
OFSA
–4–
第0版
AD7237A/AD7247A
AD7247A引脚功能说明( DIP引脚号)
针
1
2
3
助记符
REF OUT
R
OFSB
V
OUTB
描述
参考电压输出。内部5 V模拟参考此引脚提供。以操作部
与内部参考, REF OUT应该连接到REF IN 。
输出偏置电阻DAC B.此输入配置它连接到输出范围的DAC B.
V
OUTB
为+5 V范围内,以GND为+ 10V范围和REF IN的
±
5 V范围内。
DAC B的模拟输出电压,这是缓冲放大器的输出电压。三种不同的输出
电压范围可以选择: 0 V至+5 V , 0 V至+10 V和
±
5五,放大器能够发展的
在一个2 kΩ电阻到GND + 10V 。
数据位11 ( MSB ) 。
数据位10 。
地面上。所有片内电路的参考地。
数据位9到数据位1 。
数据位0 (LSB)。
片选输入DAC B.低电平有效逻辑输入。 DAC B被选中当此输入激活。
片选输入DAC A.低电平有效逻辑输入。 DAC A时选择该输入有效。
写输入。
WR
是用于结合活性低逻辑输入
CSA
和
CSB
写入数据
到DAC锁存器中。
正电源( +12 V至+15 V) 。
来自DAC A.模拟输出电压,这是缓冲放大器的输出电压。三种不同的输出
电压范围可以选择: 0 V至+5 V , 0 V至+10 V和
±
5五,放大器能够发展的
在一个2 kΩ电阻到GND + 10V 。
负电源( 0 V或-12 V至-15 V) 。
输出偏置电阻DAC A.该输入配置为DAC A.它是连接到输出范围
V
OUTA
为+5 V范围内,以GND为+ 10V范围和REF IN的
±
5 V范围内。
参考电压输入。公共基准电压为两个DAC被施加到该引脚。这是内部
被应用到两个DAC之前缓冲。标称基准电压的正确操作
AD7247A为5 V.
AD7247A引脚配置
DIP和SOIC
4
5
6
7–15
16
17
18
19
20
21
DB11
DB10
GND
DB9-DB1
DB0
CSB
CSA
WR
V
DD
V
OUTA
22
23
24
V
SS
R
OFSA
在REF
AD7237A引脚配置
DIP和SOIC
第0版
–5–