数据表
26185.112B
A6821
DABiC - 5 8位串行输入锁存灌电流驱动器
双极和MOS技术的合并组合使这些
设备接口的灵活性超出标准逻辑的范围
缓冲器和功率驱动器阵列。典型的应用包括驾驶
多路LED显示或白炽灯。
的A6821具有一个8位CMOS移位寄存器和CMOS控制
电路8的CMOS数据锁存和8的双极电流吸收
达林顿输出驱动器。
CMOS输入与标准CMOS逻辑电平兼容。
TTL电路可能需要使用适当的上拉电阻。通过
利用串行数据输出端,所述驱动器可级联接口
应用程序需要附加驱动线路。
包装LW
16引脚宽体SOIC
该A6821SA被布置在一个标准的16引脚塑料DIP封装。该
A6821EA是一个16引脚塑料DIP ,能够运行温度范围为-40 ° C至
+ 85°C 。该A6821SLW是16引脚宽体SOIC ,为surface-
安装应用程序。这些器件无铅(Pb )免费,采用100%雾
锡电镀引脚框。
套餐A
16引脚DIP
特点
3.3 V至5 V逻辑电源电压范围
绝对最大额定值
输出电压V
OUT
.........................................50
V
逻辑电源电压,V
DD
...................................7
V
输入电压范围,V
IN
..............–0.3
V到V
DD
+0.3 V
连续输出电流(每路输出) ,我
OUT
...
500毫安
封装功耗,P
D
A6821SA/A6821EA..................................2.1
W
A6821SLW...............................................
1.5 W
工作温度范围
环境温度,T
A
............–20°C
至+ 85°C
贮藏温度,T
S
..........–55°C
至+ 150°C
注意: CMOS器件具有输入静态保护,
但是当暴露于容易受到损伤
极高的静电电荷。
上电复位( POR )
到10 MHz的数据输入速率
CMOS , TTL兼容
-40°C的操作可
施密特触发器输入,提高了
噪声抗扰度
低功耗CMOS逻辑电路和锁存
高压电流吸收输出
内部上拉/下拉电阻
应用
多路LED显示屏
白炽灯
使用订货时以下完整型号:
产品型号
A6821SA-T
A6821EA-T
A6821SLW-T
包
16引脚DIP
16引脚DIP
16引脚宽体SOIC
环境
-20 ° C至+ 85°C
-40 ° C至+ 85°C
-20 ° C至+ 85°C
数据表
26185.112B
A6821
DABiC - 5 8位串行输入锁存灌电流驱动器
功能框图
LOC
性S E IAL
DAT一个在
登录IC
摹 OUND
V
DD
登录IC
s提高P LY
性S E IAL
DAT A OUT
S T OB ê
性S E IAL -P AR ALLE L S HIF牛逼 E G IS T E
LAT 何S
OUT P UT ê NAB LE
( AC牛逼IV E LOW )
MOS
B IP OLAR
P OWE
摹 OUND
S UB
OUT
1
OUT
2
OUT
3
OUT
4
OUT
5
OUT
6
OUT
7
OUT
8
典型输入电路
V
DD
典型的输出驱动器
OUT
频闪
产量
启用
7.2 k
Ω
3 k
Ω
子
V
DD
时钟
串行
DATA IN
www.allegromicro.com
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
2
数据表
26185.112B
A6821
DABiC - 5 8位串行输入锁存灌电流驱动器
电气特性
1
除非另有说明:T已
A
= 25 ° C,逻辑电源工作电压V
dd
= 3.0 V至5.5 V
V
dd
= 3.3 V
特征
输出漏电流
集电极 - 发射极饱和
电压
输入电压
输入阻抗
串行数据输出电压
最大时钟频率
2
逻辑电源电流
V
dd
= 5 V
典型值。
–
–
–
–
–
–
–
4.75
0.15
–
–
–
–
–
–
–
–
–
50
符号
I
CEX
V
CE ( SAT )
V
IN(1)
V
IN(0)
R
IN
V
OUT(1)
V
OUT(0)
f
c
I
DD(1)
I
DD(0)
t
DIS ( BQ )
t
EN( BQ )
t
P( STH- QL )
t
P( STH- QH )
t
f
t
r
t
ρ( CH- SQX )
测试条件
V
OUT
= 50 V
I
OUT
= 100毫安
I
OUT
= 200毫安
I
OUT
= 350毫安
分钟。
–
–
–
–
2.2
–
50
典型值。
–
–
–
–
–
–
–
3.05
0.15
–
–
–
–
–
–
–
–
–
50
MAX 。 MIN 。
10
1.1
1.3
1.6
–
1.1
–
–
0.3
–
2.0
100
1.0
1.0
1.0
1.0
1.0
1.0
–
–
–
–
–
3.3
–
50
4.5
–
10
–
–
–
–
–
–
–
–
–
马克斯。
10
1.1
1.3
1.6
–
1.7
–
–
0.3
–
2.0
100
1.0
1.0
1.0
1.0
1.0
1.0
–
单位
μA
V
V
V
V
V
kΩ
V
V
兆赫
mA
μA
μs
μs
μs
μs
μs
μs
ns
I
OUT
= –200
μA
I
OUT
= 200
μA
一个输出上, OE = 1, ST = H
所有输出关闭, OE = H , ST = H ,
通过P8 = L P1
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
V
CC
= 50 V ,R 1 = 500
Ω,
C1
≤
30 pF的
I
OUT
= ±200
μA
2.8
–
10
–
–
–
–
–
–
–
–
–
输出使能到输出延迟
选通到输出延迟
输出下降时间
输出上升时间
时钟 - 串行数据输出延时
1
积极
2
手术
(负)目前是德网络定义为传统的电流进入(出来的)的特定网络版器件的引脚。
在一个时钟频率大于所述特定网络连接编最小值是可能的,但不warran
开球。
真值表
串行
数据时钟
INPUT输入
H
L
X
移位寄存器的内容
I
1
H
L
I
2
I
3
...
I
8
R
7
R
7
R
8
X
P
8
串行
数据
产量
R
7
R
7
R
8
X
P
8
L
H
R
1
R
2
R
3
...
P
1
P
2
P
3
...
X
L =低逻辑电平
H =高逻辑电平
X =无关
P =现状
R =以前的状态
OE - 输出使能
ST =频闪
锁存器的内容
频闪
输入
I
1
I
2
I
3
...
I
8
产量
启用
输入
输出内容
I
1
I
2
I
3
... I
8
R
1
R
2
...
R
1
R
2
...
X
X
...
R
1
R
2
R
3
...
X
P
1
P
2
P
3
...
R
8
P
8
X
L
H
P
1
P
2
P
3
... P
8
H
H H ... H
X
X
...
www.allegromicro.com
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
3
数据表
26185.112B
A6821
DABiC - 5 8位串行输入锁存灌电流驱动器
时序要求和特异性阳离子
(逻辑电平V
DD
和地面)
C
时钟
A
串行
DATA IN
数据
50%
B
50%
t
ρ( CH- SQX )
串行
数据输出
D
频闪
50%
50%
数据
E
OUTPUT ENABLE
LOW = ALL OUTP UTS ê NABLE
t
P( STH- QH )
t
P( STH- QL )
90%
OUT
N
数据
10%
HIGH = ALL OUTP UTS布兰克D( DIS ABLE D)
OUTPUT ENABLE
50%
t
EN( BQ )
t
r
t
DIS ( BQ )
OUT
N
10%
t
f
90%
50%
数据
关键
A
B
C
D
E
描述
数据活动时间时钟脉冲之前(数据建立时间)
数据活动时间时钟脉冲后(数据保持时间)
时钟脉冲宽度
之间的时钟激活和选通时间
选通脉冲宽度
符号
t
SU( D)
t
H( D)
t
瓦特(CH)
t
SU( C)
t
W( STH )
时间(纳秒)
25
25
50
100
50
注:时间是代表一个10 MHz的时钟。更高的速度可能
实现的;工作在高温下会降低特定网络版马克西
妈妈的时钟频率。
加电与处于低状态的输入保证了寄存器和
锁存电在低状态(POR) 。
S
erial数据出现在输入端传送到移位寄存器的逻辑
0到时钟输入脉冲的逻辑1的转换。在以后的时钟
脉冲,寄存器转向串行数据的数据信息OUT-
PUT 。串行数据之前必须的上升沿出现在输入
时钟输入波形。
信息中存在的任何寄存器被转移到相应的锁存器
当STROBE为高电平(串行到并行转换)。锁存器将
继续,只要选通高举接受新的数据。应用
系统蒸发散在那里锁存器被旁路(频闪拉高)将需要
输出使能输入是串行数据输入过程中的高。
当输出使能输入为高电平时,所有的输出缓冲器是
禁用(OFF)状态。存储在锁存器或移位寄存器中的信息是不
受OUTPUT ENABLE输入。随着输出使能
输入为低电平时,输出由它们各自的锁存器的状态进行控制。
www.allegromicro.com
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
4
数据表
26185.112B
A6821
DABiC - 5 8位串行输入锁存灌电流驱动器
最大允许占空比,我
OUT
= 200毫安, V
DD
= 5 V
数
在输出
A6821SA/A6821EA
25
°
C
90%
100%
100%
100%
100%
100%
100%
100%
67%
77%
90%
100%
100%
100%
100%
100%
一个mbient牛逼emperature
40
°
C
50
°
C
60
°
C
79%
90%
100%
100%
100%
100%
100%
100%
59%
68%
79%
95%
100%
100%
100%
100%
72%
82%
96%
100%
100%
100%
100%
100%
54%
62%
72%
86%
100%
100%
100%
100%
65%
74%
86%
100%
100%
100%
100%
100%
49%
56%
65%
78%
98%
100%
100%
100%
70
°
C
57%
65%
76%
91%
100%
100%
100%
100%
43%
49%
57%
68%
86%
100%
100%
100%
8
7
6
5
4
3
2
1
A6821SLW
8
7
6
5
4
3
2
1
终端列表表
名字
CLK
描述
时钟
在串行数据
逻辑地*
VDD
ST
OE
子
OUT
8
OUT
7
OUT
6
OUT
5
OUT
4
OUT
3
OUT
2
OUT
1
逻辑电源
串行数据输出
频闪
输出使能(低电平有效)
电源接地*
串行数据输出
串行数据输出
串行数据输出
串行数据输出
串行数据输出
串行数据输出
串行数据输出
串行数据输出
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
*有逻辑地与电源地之间的不确定性。
为了正常工作,这些终端必须在外部连接在一起。
www.allegromicro.com
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
5