78Q2120
10/100BASE-TX
以太网收发器
2000年4月
描述
该78Q2120是10BASE -T / 100BASE -TX快速
以太网收发器。它包括集成的MII ,
ENDECs ,加扰/解扰器,双速时钟
恢复,
和
全功能
自动协商
功能。该发射机包括一个片上脉冲 -
整形器和一个低功率线路驱动器。接收机具有
自适应均衡器和一个基线恢复
所需的精确时钟和数据恢复电路。
该收发器接口, 5类非屏蔽
双绞线( 5类双绞线)电缆,并且连接到
1隔离变压器:通过1线媒体。没有
外部过滤器是必需的。接口的MAC地址是
通过IEEE - 802.3标准完成
媒体无关接口(MII ) 。该产品是
制作一个BiCMOS工艺高
高性能和低功耗运行,并且能
从单一3.3 V或5 V单电源供电。
特点
10BASE -T / 100BASE - TX IEEE- 802.3标准的TX
和RX功能需要双1 : 1的隔离
变压器接口到线路
集成的MII , 10BASE -T / 100BASE - TX ENDEC ,
100BASE -TX的扰码器/解扰器,以及全
特色的自动协商功能
全双工操作能力
PCS旁路支持5位符号接口
双速时钟恢复
自动在自动极性校正
谈判和10BASE-T信号接收
省电和掉电模式,包括
发送器禁用
BiCMOS工艺,采用单3.3V或
5V电源
LED指示灯: LINK , TX , RX , COL , 100,10 , FDX
用户可编程中断引脚
通用I / O接口( 80引脚封装
只)
64和80引脚TQFP封装( JEDEC LQFP ) ,
64引脚QFP封装
框图
100M
4B / 5B编码器,
加扰器,
并行/串行
NRZ / NRZI ,
MTL3编码器
脉冲整形
&过滤器
TX时钟
发电机
UTP
DRIVERS
TXOP
TXON
发送
MII
注册
&放大器;
MII系列
管理
&放大器;控制
接口
逻辑
10M
并行/串行,
曼彻斯特编码器
载波侦听,
冲突检测
AUTO
议付
曼彻斯特解码器,
串行/并行
时钟
恢复
10M
自适应均衡器,
基线漂移校正,
MLT3解码器,
NRZI / NRZ
UTP
接收器
100M
LED灯
链接
TX
RX
COL
100BT
10BT
FDX
RXIP
RXIN
接受
串行/并行,
解扰器,
5B / 4B解码器
时钟
参考
CKIN
VCC
地
78Q2120
10/100BASE-TX
以太网收发器
功能说明
一般
电源电压
该78Q2120可以从一个单一的3.3V工作
( ± 0.3V )或5.0V ( 0.5V )供电。该芯片
±
自动适应所使用的电源电压。没有
是必需的引脚配置。
电源管理
该78Q2120有三种省电模式:
芯片掉电
接收电源管理
传输高阻抗模式
25MHz的时钟可以连接到CKIN销。该
芯片检测的CKIN销活动,并且将
自动配置为使用外部时钟。
在这种操作模式下,则不需要一个晶体和
在XTLP和XTLN引脚应连接在一起。
发送时钟GENERATION
发射机使用一个片上频率
合成器来产生发送时钟。在
100BASE- TX操作,合成乘以
5参考时钟,以获得内部125MHz的
串行传输时钟。在10BASE-T模式下,它会产生
通过乘以一个内部20MHz的传输时钟
25MHz的参考时钟的4/5 。合成
引用在本地25 MHz晶体振荡器,
或外部施加的时钟,视
操作的选择的模式。
接收信号资质
集成的信号预选赛有独立的静噪
和未静噪阈值,并包括一个内置的
计时器,以确保快速和准确的信号检测和
接收噪声抑制。在检测到两个或
更有效的10BASE- T或100BASE -TX的脉冲上
线接收端口,在
通
指示,指示所述
的有效存在接收信号或数据,将
断言。当
通
后,可将信号检测
阈值是由大约60%的降低,并且所有的自适应
电路被从它们的静态工作释放
的条件下,允许它们锁定到输入的
数据。在100BASE - TX操作,
通
将被去
当没有信号出现一段断言
约1.2us 。在10BASE -T操作,
通
将被去
宣称只要没有接收到曼彻斯特的数据。
在任一情况下,信号检测阈值将返回到
在压制时的水平了
通
指示是
去断言。该
通
信号在内部使用
控制接收时钟的恢复操作。
接收时钟恢复
在100BASE - TX模式下, 125MHz的接收时钟
使用窄带锁相环萃取。当没有收到
信号时, PLL被引导到锁定到
发送125 MHz的时钟。当
通
被置位时,PLL
将使用接收NRZI信号作为时钟参考。
所恢复的时钟被用于重新时间的数据信号和
转换数据到NRZ格式。
在10BASE -T模式下, 10MHz的时钟恢复
使用PLL 。对于快速采集,接收PLL是
在空闲锁定到发射的参考时钟
接收周期。当曼彻斯特编码的前导码
是检测到的,在PLL调节其相位和重新
同步与输入曼彻斯特的数据。
2
芯片掉电通过设置PWRDN激活
在MII寄存器位( MR0.11 )或拉动高
PWRDN引脚。当芯片在掉电模式下,所有
片内电路被切断,并且该设备所消耗
最小功率。而在掉电状态下,
78Q2120仍然响应管理的事务。
接收电源管理( RXCC模式)
通过设置MII寄存器中的RXCC位激活
( MR16.0 ) 。在这种操作模式中,自适应
均衡器,所述时钟恢复锁相环( PLL)
和所有其他的接收电路将被关闭
当没有有效的信号是出现在双绞线接收
线接口。只要一个有效的信号被检测到,
所有电路将自动接通电源到
恢复正常运作。
在这种模式
操作中, RX_CLK将处于无效状态时不存在
正在接收数据。注意, RXCC模式是
10BASE-T操作过程中不被支持。
发送高阻抗模式通过激活
设置在MII寄存器( MR16.12 )的TXHIM位。在
这种操作模式下,发送双绞线驱动程序是在
高阻抗状态, TXCLK为三态。一
内部弱上拉电路上TXCLK启用。该
接收电路保持全面运作。默认
MR16.12的状态是逻辑低为禁用
传输高阻抗模式。只有复位条件
会自动清除MR16.12 。该变送器
全功能时MR16.12被清除。
模拟偏置
该78Q2120使用参考时钟和外部
电阻器,以产生精确的偏置电压为芯片。
时钟选择
该78Q2120将默认使用片上晶振
振荡器。在这种模式下, 25MHz的晶振连接
之间的XTLP和XTLN引脚。该CKIN引脚应
绑低。可替换地,外部产生的
78Q2120
10/100BASE-TX
以太网收发器
100BASE-TX操作
100BASE-TX发送
该78Q2120包含所有必需的电路
到发送MII信号从MAC转换为
一个IEEE - 802.3兼容的数据流驱动的Cat- 5
UTP电缆。内部PCS接口映射4位
定义从信息产业部到5位码组半字节
表IEEE- 802.3 24-1 。这5位码组
然后,加扰,并转换成串行流
发送到MLT- 3脉冲整形前
电路和线路驱动器。
脉冲整形器的用途
电流调制,以产生所需要的输出
波形。中的MLT -3信号,控制上升/下降时间
通过精确控制C的实现/我筛选。
线路驱动器需要一个外部1 : 1的隔离
变压器接口与管路介质。该
中心抽头的变压器的初级侧的
应连接至Vcc 。
100BASE- TX接收
该78Q2120收到125MBaud MLT- 3信号
通过以1:1的变压器。信号然后通过进入
自适应的组合偏移调整(基准
漂移校正)和自适应均衡。该
这些电路的作用是将感测的量
分散体和由电缆引起的衰减和
变压器,并恢复所接收的脉冲的逻辑
的水平。加到增益和均衡的量
脉冲随检测到的衰减和
分散液,因此,与电缆的长度。
该78Q2120最多可以恢复到在信号损失10dB的
幅度为16 MHz。这一损失表示为测试 -
陈5在ANSI X3.263的AnnexA : 199X
说明书和对应于约140米
五类UTP电缆。均衡后的MLT -3数据信号是
切片,将所得的位流被提供给
时钟恢复PLL和一个串行到并行转换。
来自转换器的并行数据,然后解密
并调整为5位码组。接收PCS
接口这些代码组映射到4比特的数据为
MII如表24-1列出IEEE- 802.3的24条
PCS BYPASS MODE
在PCS旁路模式由拉PCSBP进入
高或通过设置寄存器位MR 16.1 。在此模式下
在78Q2120接受炒5位代码到
销TX_ER和TXD [3:0 ] 。 TX_ER是MSB数据
输入。的5位码组被转换为
MLT - 3信号。接收到的MLT - 3信号
转换为5位NRZ码组输出
该RX_ER和RXD [3: 0]引脚。该RX_ER引脚
的MSB的数据输出。在RX_DV和TX_EN引脚
未使用的个人电脑旁路模式。
3
10BASE -T操作
10Base-T传输
该78Q2120需要通过4位并行数据NRZ
MII接口,并将其传递通过一个平行于
串口转换器。该数据然后通过传递
曼彻斯特编码器,然后到双绞
脉冲整形电路和双绞线驱动
电路。先进的脉冲整形器采用GM-
C滤波器预失真的输出波形,以满足
输出电压模板,频谱内容
要求在IEEE- 802.3的第14详细说明。
接口双绞线介质是通过两个
外部50欧姆的电阻和一个中心抽头的1:1的
变压器;无需外部滤波器是必需的。中
自动协商,并在10BASE-T的空闲时间,
链路脉冲被发送。
该78Q2120采用一个内置定时器,以防止
陆委会从通过捕捉网络
过长的传输。当此计时器
突破芯片进入Jabber的国家,而
传功能。 Jabber的状态退出
经过信息产业部进入空闲状态500毫秒
±
250ms.
10BASE -T接收
该78Q2120接收曼彻斯特编码
通过双绞线输入10BASE -T的数据,并
通过用一个限幅器将重新建立的逻辑电平
智能静噪功能。切片机自动
用适当的有效数据后调整其水平
水平被检测。数据被传递到
10BASE-T的PLL ,其中所述时钟恢复时,数据是
重新定时的通过曼彻斯特解码器和通过。
从这里的数据进入串行到并行转换
用于通过媒体传输到MAC
独立的接口。接口的双绞线
媒体是通过一个外部100欧姆的电阻器和一
1 : 1中心抽头的变压器;没有外部滤波
所需。
检测极性信息和
在内部电路校正。
极性校正
该78Q2120能够自动或
手动极性反转的10BASE-T和自动
谈判。
这些功能是由控制
寄存器位MR16.5和MR16.4 。默认值是
自动模式,其中MR16.5低, MR16.4
指示是否检测电路已反转的
输入信号。进入手动模式, MR16.5设置
高MR16.4然后将控制信号的极性。
78Q2120
10/100BASE-TX
以太网收发器
SQE测试
该78Q2120支持信号质量的错误
( SQE )函数中的IEEE- 802.3详述。
在一个
之后,各负的过渡区间为1μs
TXEN引脚在10BASE -T模式下,该引脚COL会
高一段时间为1μs 。此功能可
通过寄存器位MR16.11禁止。
天然的环回
当78Q2120正在传输和不接收
在双绞线介质,在TXD引脚上的数据是
环回上的RXD引脚。在发生碰撞时,
从RXI销数据被路由到RXD引脚。
天然的环回功能,可以启用
通过寄存器位MR16.10 。
中继模式
当RPTR引脚为高电平或寄存器位MR 16.15
被设置的78Q2120置于转发器模式。在
这种模式下,全双工操作被禁止, CRS
只响应接收活动,并在10BASE -T
模式下, SQE测试功能被禁用。
自动协商
该
78Q2120
支持
该
自动协商
IEEE- 802.3第28条的功能。此功能
可以通过销背带启用的设备或
通过寄存器。如果ANEGA引脚接高电平时,
自动协商功能默认并位
MR0.12 , ANEGEN ,复位后高。软件
通过写位禁用自动协商功能
MR0.12如果ANEGA引脚连接到低电平的功能
默认为关闭,位MR0.12设置复位后低
并且不能被写入。
寄存器MR4的内容被发送到
在自动协商78Q2120的链接伙伴,
在编码快速链路脉冲。位MR4.8 : 5反映
引脚复位后:的科技[ 0 2 ]的状态。如果科技[2:0 ]
= 111 ,那么所有的4位是高的。如果科技[2:0 ] = 001 ,
那么只有第5位为高。复位后,软件可以
改变这些位从1变为0 ;但不
从0到1,因此,在技术允许的情况
的TECH引脚的设置可以禁用,但
1不允许无法启用。
如果启用了自动协商时, 78Q2120会
开始,链路丢失发送快速链路脉冲电源
或命令重新启动。同时它会
寻找或者10BASE-T空闲, 100BASE -TX或闲置
快速链路脉冲从它的链接伙伴。如果任一空闲
模式被检测时, 78Q2120配置自身在
半双工模式下以适当的速度。如果
快速检测链路脉冲,其解码并分析
通过连接对方发送的链接代码。当
4
三个相同的链接代码字被接收(忽略
应答位)的链接代码字存储在
注册5.在收到三个相同的链接
码字,一个应答位设置时,
78Q2120自身配置为最高优先级
技术常见的两个链接伙伴。该
技术优先级,按降序排列:
100BASE -TX全双工
100BASE -TX ,半双工
10BASE -T ,全双工
10BASE -T ,半双工
当自动协商完成后,寄存器位
MR18.11 : 10将反映实际速度和双工
被选中。
如果自动协商失败,以建立一个链接,任何
因此,寄存器位MR18.12将反映这一点,并自动
谈判将重新开始。写
1比特MR0.9 , RANEG ,也将导致自动
谈判重新启动。
媒体独立接口
MII发送和接收操作
在78Q2120 MII接口提供
独立的发送和接收两个路径
为10Mb / s和100Mb / s的数据传输速率中的描述
的IEEE- 802.3标准的第22条。
发送时钟, TX_CLK ,提供了时机
为TX_EN , TXD的传送参考文献[3 :0] ,并
从MAC到78Q2120 TX_ER信号。
TXD [3:0 ]被捕获在TX_CLK的T E上升沿
h
当TX_EN断言。 TX_ER也被抓获
上TX_CLK的上升沿和被认定在
MAC地址来请求一个错误代码组是
传输。 TX_ER的说法有没有影响
当78Q2120工作在10BASE -T模式。
接收时钟RX_CLK ,提供了时机
参考传送RX_DV , RXD [ 3:0] ,和RX_ER
从78Q2120到MAC信号。 RX_DV
转变同步地相对于RX_CLK和
当78Q2120被呈递的有效数据被置
在RXD [ 3:0] 。 RX_ER是断言,当码组
违规在目前已经接受检测
分组,并且还同步到RX_CLK 。
站管理界面
该站的管理界面包括
电路,该电路实现了串行通信协议作为
在IEEE- 802.3的第22.2.4.4描述。 16位
移位寄存器接收施加到所述串行数据
78Q2120
10/100BASE-TX
以太网收发器
MDIO销在MDC时钟信号的上升沿。
一旦前置码被接收时,该站
管理控制逻辑查找启动OF-
帧序列和一个读或写操作码,
接着PHYAD和REGAD字段。对于
读操作时, MDIO接口变为启用
的输出和寄存器的数据加载到移位
寄存器用于传输。该78Q2120可工作
用1位前同步码,而不是32位
通过IEEE - 802.3禁制。这允许更快的
的寄存器进行编程。如果寄存器不
在由REGAD字段所表示的地址存在或
如果PHYAD字段不匹配78Q2120
PHYAD由PHYAD销指出的,所述的读
MDIO端口将返回所有的人。对于写操作,
将数据移入和装入相应的
注册后的第十六位的数据已经
收到。写入到不支持的寄存器
78Q2120被忽略。
当PHYAD场是全零,则站
管理实体( STA )被请求的广播
数据事务。
所有的PHY共享相同的
管理接口必须对此作出回应
广播请求。所有78Q2120将向回应
广播数据交易。
附加功能
LED指示灯
有七个LED管脚可用于
指示78Q2120的动作的各种状态。
有一个LED引脚,用于指示链接已启用
( LEDL ) ,其他人表示78Q2120要么是
发射(
LEDTX )
或接收(
LEDRX )
一个
信号a碰撞事件( LEDCOL ),两个更多的
反映数据速率(
LEDBTX
和
LEDBT )
一
反映经营全双工模式
( LEDFDX ) 。
通用I / O接口
( 80 - TQFP ONLY)
该78Q2120 80引脚TQFP有两针,双
有方向性的,通用的接口,可以是
用于外部控制或者监视外部
信号。这些引脚的方向和数据是
无论是从这些引脚驱动或读取配置
通过位MR16.9 : 6的详细的供应商特定
注册MR16的描述。
中断引脚
该78Q2120具有中断引脚( INTR )即
断言的,每当有八大中断的位
MR17.7 :0被设定。这些中断标志位,可以禁用
通过MR17.15 : 8中断允许位。有效电平
INTR引脚是由中断优先级位控制,
MR16.14 。当INTR引脚不被认定,该引脚
在高阻抗状态被保持。
5
78Q2120
10/100BASE-TX
以太网收发器
2000年4月
描述
该78Q2120是10BASE -T / 100BASE -TX快速
以太网收发器。它包括集成的MII ,
ENDECs ,加扰/解扰器,双速时钟
恢复,
和
全功能
自动协商
功能。该发射机包括一个片上脉冲 -
整形器和一个低功率线路驱动器。接收机具有
自适应均衡器和一个基线恢复
所需的精确时钟和数据恢复电路。
该收发器接口, 5类非屏蔽
双绞线( 5类双绞线)电缆,并且连接到
1隔离变压器:通过1线媒体。没有
外部过滤器是必需的。接口的MAC地址是
通过IEEE - 802.3标准完成
媒体无关接口(MII ) 。该产品是
制作一个BiCMOS工艺高
高性能和低功耗运行,并且能
从单一3.3 V或5 V单电源供电。
特点
10BASE -T / 100BASE - TX IEEE- 802.3标准的TX
和RX功能需要双1 : 1的隔离
变压器接口到线路
集成的MII , 10BASE -T / 100BASE - TX ENDEC ,
100BASE -TX的扰码器/解扰器,以及全
特色的自动协商功能
全双工操作能力
PCS旁路支持5位符号接口
双速时钟恢复
自动在自动极性校正
谈判和10BASE-T信号接收
省电和掉电模式,包括
发送器禁用
BiCMOS工艺,采用单3.3V或
5V电源
LED指示灯: LINK , TX , RX , COL , 100,10 , FDX
用户可编程中断引脚
通用I / O接口( 80引脚封装
只)
64和80引脚TQFP封装( JEDEC LQFP ) ,
64引脚QFP封装
框图
100M
4B / 5B编码器,
加扰器,
并行/串行
NRZ / NRZI ,
MTL3编码器
脉冲整形
&过滤器
TX时钟
发电机
UTP
DRIVERS
TXOP
TXON
发送
MII
注册
&放大器;
MII系列
管理
&放大器;控制
接口
逻辑
10M
并行/串行,
曼彻斯特编码器
载波侦听,
冲突检测
AUTO
议付
曼彻斯特解码器,
串行/并行
时钟
恢复
10M
自适应均衡器,
基线漂移校正,
MLT3解码器,
NRZI / NRZ
UTP
接收器
100M
LED灯
链接
TX
RX
COL
100BT
10BT
FDX
RXIP
RXIN
接受
串行/并行,
解扰器,
5B / 4B解码器
时钟
参考
CKIN
VCC
地
78Q2120
10/100BASE-TX
以太网收发器
功能说明
一般
电源电压
该78Q2120可以从一个单一的3.3V工作
( ± 0.3V )或5.0V ( 0.5V )供电。该芯片
±
自动适应所使用的电源电压。没有
是必需的引脚配置。
电源管理
该78Q2120有三种省电模式:
芯片掉电
接收电源管理
传输高阻抗模式
25MHz的时钟可以连接到CKIN销。该
芯片检测的CKIN销活动,并且将
自动配置为使用外部时钟。
在这种操作模式下,则不需要一个晶体和
在XTLP和XTLN引脚应连接在一起。
发送时钟GENERATION
发射机使用一个片上频率
合成器来产生发送时钟。在
100BASE- TX操作,合成乘以
5参考时钟,以获得内部125MHz的
串行传输时钟。在10BASE-T模式下,它会产生
通过乘以一个内部20MHz的传输时钟
25MHz的参考时钟的4/5 。合成
引用在本地25 MHz晶体振荡器,
或外部施加的时钟,视
操作的选择的模式。
接收信号资质
集成的信号预选赛有独立的静噪
和未静噪阈值,并包括一个内置的
计时器,以确保快速和准确的信号检测和
接收噪声抑制。在检测到两个或
更有效的10BASE- T或100BASE -TX的脉冲上
线接收端口,在
通
指示,指示所述
的有效存在接收信号或数据,将
断言。当
通
后,可将信号检测
阈值是由大约60%的降低,并且所有的自适应
电路被从它们的静态工作释放
的条件下,允许它们锁定到输入的
数据。在100BASE - TX操作,
通
将被去
当没有信号出现一段断言
约1.2us 。在10BASE -T操作,
通
将被去
宣称只要没有接收到曼彻斯特的数据。
在任一情况下,信号检测阈值将返回到
在压制时的水平了
通
指示是
去断言。该
通
信号在内部使用
控制接收时钟的恢复操作。
接收时钟恢复
在100BASE - TX模式下, 125MHz的接收时钟
使用窄带锁相环萃取。当没有收到
信号时, PLL被引导到锁定到
发送125 MHz的时钟。当
通
被置位时,PLL
将使用接收NRZI信号作为时钟参考。
所恢复的时钟被用于重新时间的数据信号和
转换数据到NRZ格式。
在10BASE -T模式下, 10MHz的时钟恢复
使用PLL 。对于快速采集,接收PLL是
在空闲锁定到发射的参考时钟
接收周期。当曼彻斯特编码的前导码
是检测到的,在PLL调节其相位和重新
同步与输入曼彻斯特的数据。
2
芯片掉电通过设置PWRDN激活
在MII寄存器位( MR0.11 )或拉动高
PWRDN引脚。当芯片在掉电模式下,所有
片内电路被切断,并且该设备所消耗
最小功率。而在掉电状态下,
78Q2120仍然响应管理的事务。
接收电源管理( RXCC模式)
通过设置MII寄存器中的RXCC位激活
( MR16.0 ) 。在这种操作模式中,自适应
均衡器,所述时钟恢复锁相环( PLL)
和所有其他的接收电路将被关闭
当没有有效的信号是出现在双绞线接收
线接口。只要一个有效的信号被检测到,
所有电路将自动接通电源到
恢复正常运作。
在这种模式
操作中, RX_CLK将处于无效状态时不存在
正在接收数据。注意, RXCC模式是
10BASE-T操作过程中不被支持。
发送高阻抗模式通过激活
设置在MII寄存器( MR16.12 )的TXHIM位。在
这种操作模式下,发送双绞线驱动程序是在
高阻抗状态, TXCLK为三态。一
内部弱上拉电路上TXCLK启用。该
接收电路保持全面运作。默认
MR16.12的状态是逻辑低为禁用
传输高阻抗模式。只有复位条件
会自动清除MR16.12 。该变送器
全功能时MR16.12被清除。
模拟偏置
该78Q2120使用参考时钟和外部
电阻器,以产生精确的偏置电压为芯片。
时钟选择
该78Q2120将默认使用片上晶振
振荡器。在这种模式下, 25MHz的晶振连接
之间的XTLP和XTLN引脚。该CKIN引脚应
绑低。可替换地,外部产生的
78Q2120
10/100BASE-TX
以太网收发器
100BASE-TX操作
100BASE-TX发送
该78Q2120包含所有必需的电路
到发送MII信号从MAC转换为
一个IEEE - 802.3兼容的数据流驱动的Cat- 5
UTP电缆。内部PCS接口映射4位
定义从信息产业部到5位码组半字节
表IEEE- 802.3 24-1 。这5位码组
然后,加扰,并转换成串行流
发送到MLT- 3脉冲整形前
电路和线路驱动器。
脉冲整形器的用途
电流调制,以产生所需要的输出
波形。中的MLT -3信号,控制上升/下降时间
通过精确控制C的实现/我筛选。
线路驱动器需要一个外部1 : 1的隔离
变压器接口与管路介质。该
中心抽头的变压器的初级侧的
应连接至Vcc 。
100BASE- TX接收
该78Q2120收到125MBaud MLT- 3信号
通过以1:1的变压器。信号然后通过进入
自适应的组合偏移调整(基准
漂移校正)和自适应均衡。该
这些电路的作用是将感测的量
分散体和由电缆引起的衰减和
变压器,并恢复所接收的脉冲的逻辑
的水平。加到增益和均衡的量
脉冲随检测到的衰减和
分散液,因此,与电缆的长度。
该78Q2120最多可以恢复到在信号损失10dB的
幅度为16 MHz。这一损失表示为测试 -
陈5在ANSI X3.263的AnnexA : 199X
说明书和对应于约140米
五类UTP电缆。均衡后的MLT -3数据信号是
切片,将所得的位流被提供给
时钟恢复PLL和一个串行到并行转换。
来自转换器的并行数据,然后解密
并调整为5位码组。接收PCS
接口这些代码组映射到4比特的数据为
MII如表24-1列出IEEE- 802.3的24条
PCS BYPASS MODE
在PCS旁路模式由拉PCSBP进入
高或通过设置寄存器位MR 16.1 。在此模式下
在78Q2120接受炒5位代码到
销TX_ER和TXD [3:0 ] 。 TX_ER是MSB数据
输入。的5位码组被转换为
MLT - 3信号。接收到的MLT - 3信号
转换为5位NRZ码组输出
该RX_ER和RXD [3: 0]引脚。该RX_ER引脚
的MSB的数据输出。在RX_DV和TX_EN引脚
未使用的个人电脑旁路模式。
3
10BASE -T操作
10Base-T传输
该78Q2120需要通过4位并行数据NRZ
MII接口,并将其传递通过一个平行于
串口转换器。该数据然后通过传递
曼彻斯特编码器,然后到双绞
脉冲整形电路和双绞线驱动
电路。先进的脉冲整形器采用GM-
C滤波器预失真的输出波形,以满足
输出电压模板,频谱内容
要求在IEEE- 802.3的第14详细说明。
接口双绞线介质是通过两个
外部50欧姆的电阻和一个中心抽头的1:1的
变压器;无需外部滤波器是必需的。中
自动协商,并在10BASE-T的空闲时间,
链路脉冲被发送。
该78Q2120采用一个内置定时器,以防止
陆委会从通过捕捉网络
过长的传输。当此计时器
突破芯片进入Jabber的国家,而
传功能。 Jabber的状态退出
经过信息产业部进入空闲状态500毫秒
±
250ms.
10BASE -T接收
该78Q2120接收曼彻斯特编码
通过双绞线输入10BASE -T的数据,并
通过用一个限幅器将重新建立的逻辑电平
智能静噪功能。切片机自动
用适当的有效数据后调整其水平
水平被检测。数据被传递到
10BASE-T的PLL ,其中所述时钟恢复时,数据是
重新定时的通过曼彻斯特解码器和通过。
从这里的数据进入串行到并行转换
用于通过媒体传输到MAC
独立的接口。接口的双绞线
媒体是通过一个外部100欧姆的电阻器和一
1 : 1中心抽头的变压器;没有外部滤波
所需。
检测极性信息和
在内部电路校正。
极性校正
该78Q2120能够自动或
手动极性反转的10BASE-T和自动
谈判。
这些功能是由控制
寄存器位MR16.5和MR16.4 。默认值是
自动模式,其中MR16.5低, MR16.4
指示是否检测电路已反转的
输入信号。进入手动模式, MR16.5设置
高MR16.4然后将控制信号的极性。
78Q2120
10/100BASE-TX
以太网收发器
SQE测试
该78Q2120支持信号质量的错误
( SQE )函数中的IEEE- 802.3详述。
在一个
之后,各负的过渡区间为1μs
TXEN引脚在10BASE -T模式下,该引脚COL会
高一段时间为1μs 。此功能可
通过寄存器位MR16.11禁止。
天然的环回
当78Q2120正在传输和不接收
在双绞线介质,在TXD引脚上的数据是
环回上的RXD引脚。在发生碰撞时,
从RXI销数据被路由到RXD引脚。
天然的环回功能,可以启用
通过寄存器位MR16.10 。
中继模式
当RPTR引脚为高电平或寄存器位MR 16.15
被设置的78Q2120置于转发器模式。在
这种模式下,全双工操作被禁止, CRS
只响应接收活动,并在10BASE -T
模式下, SQE测试功能被禁用。
自动协商
该
78Q2120
支持
该
自动协商
IEEE- 802.3第28条的功能。此功能
可以通过销背带启用的设备或
通过寄存器。如果ANEGA引脚接高电平时,
自动协商功能默认并位
MR0.12 , ANEGEN ,复位后高。软件
通过写位禁用自动协商功能
MR0.12如果ANEGA引脚连接到低电平的功能
默认为关闭,位MR0.12设置复位后低
并且不能被写入。
寄存器MR4的内容被发送到
在自动协商78Q2120的链接伙伴,
在编码快速链路脉冲。位MR4.8 : 5反映
引脚复位后:的科技[ 0 2 ]的状态。如果科技[2:0 ]
= 111 ,那么所有的4位是高的。如果科技[2:0 ] = 001 ,
那么只有第5位为高。复位后,软件可以
改变这些位从1变为0 ;但不
从0到1,因此,在技术允许的情况
的TECH引脚的设置可以禁用,但
1不允许无法启用。
如果启用了自动协商时, 78Q2120会
开始,链路丢失发送快速链路脉冲电源
或命令重新启动。同时它会
寻找或者10BASE-T空闲, 100BASE -TX或闲置
快速链路脉冲从它的链接伙伴。如果任一空闲
模式被检测时, 78Q2120配置自身在
半双工模式下以适当的速度。如果
快速检测链路脉冲,其解码并分析
通过连接对方发送的链接代码。当
4
三个相同的链接代码字被接收(忽略
应答位)的链接代码字存储在
注册5.在收到三个相同的链接
码字,一个应答位设置时,
78Q2120自身配置为最高优先级
技术常见的两个链接伙伴。该
技术优先级,按降序排列:
100BASE -TX全双工
100BASE -TX ,半双工
10BASE -T ,全双工
10BASE -T ,半双工
当自动协商完成后,寄存器位
MR18.11 : 10将反映实际速度和双工
被选中。
如果自动协商失败,以建立一个链接,任何
因此,寄存器位MR18.12将反映这一点,并自动
谈判将重新开始。写
1比特MR0.9 , RANEG ,也将导致自动
谈判重新启动。
媒体独立接口
MII发送和接收操作
在78Q2120 MII接口提供
独立的发送和接收两个路径
为10Mb / s和100Mb / s的数据传输速率中的描述
的IEEE- 802.3标准的第22条。
发送时钟, TX_CLK ,提供了时机
为TX_EN , TXD的传送参考文献[3 :0] ,并
从MAC到78Q2120 TX_ER信号。
TXD [3:0 ]被捕获在TX_CLK的T E上升沿
h
当TX_EN断言。 TX_ER也被抓获
上TX_CLK的上升沿和被认定在
MAC地址来请求一个错误代码组是
传输。 TX_ER的说法有没有影响
当78Q2120工作在10BASE -T模式。
接收时钟RX_CLK ,提供了时机
参考传送RX_DV , RXD [ 3:0] ,和RX_ER
从78Q2120到MAC信号。 RX_DV
转变同步地相对于RX_CLK和
当78Q2120被呈递的有效数据被置
在RXD [ 3:0] 。 RX_ER是断言,当码组
违规在目前已经接受检测
分组,并且还同步到RX_CLK 。
站管理界面
该站的管理界面包括
电路,该电路实现了串行通信协议作为
在IEEE- 802.3的第22.2.4.4描述。 16位
移位寄存器接收施加到所述串行数据
78Q2120
10/100BASE-TX
以太网收发器
MDIO销在MDC时钟信号的上升沿。
一旦前置码被接收时,该站
管理控制逻辑查找启动OF-
帧序列和一个读或写操作码,
接着PHYAD和REGAD字段。对于
读操作时, MDIO接口变为启用
的输出和寄存器的数据加载到移位
寄存器用于传输。该78Q2120可工作
用1位前同步码,而不是32位
通过IEEE - 802.3禁制。这允许更快的
的寄存器进行编程。如果寄存器不
在由REGAD字段所表示的地址存在或
如果PHYAD字段不匹配78Q2120
PHYAD由PHYAD销指出的,所述的读
MDIO端口将返回所有的人。对于写操作,
将数据移入和装入相应的
注册后的第十六位的数据已经
收到。写入到不支持的寄存器
78Q2120被忽略。
当PHYAD场是全零,则站
管理实体( STA )被请求的广播
数据事务。
所有的PHY共享相同的
管理接口必须对此作出回应
广播请求。所有78Q2120将向回应
广播数据交易。
附加功能
LED指示灯
有七个LED管脚可用于
指示78Q2120的动作的各种状态。
有一个LED引脚,用于指示链接已启用
( LEDL ) ,其他人表示78Q2120要么是
发射(
LEDTX )
或接收(
LEDRX )
一个
信号a碰撞事件( LEDCOL ),两个更多的
反映数据速率(
LEDBTX
和
LEDBT )
一
反映经营全双工模式
( LEDFDX ) 。
通用I / O接口
( 80 - TQFP ONLY)
该78Q2120 80引脚TQFP有两针,双
有方向性的,通用的接口,可以是
用于外部控制或者监视外部
信号。这些引脚的方向和数据是
无论是从这些引脚驱动或读取配置
通过位MR16.9 : 6的详细的供应商特定
注册MR16的描述。
中断引脚
该78Q2120具有中断引脚( INTR )即
断言的,每当有八大中断的位
MR17.7 :0被设定。这些中断标志位,可以禁用
通过MR17.15 : 8中断允许位。有效电平
INTR引脚是由中断优先级位控制,
MR16.14 。当INTR引脚不被认定,该引脚
在高阻抗状态被保持。
5