74VCX162244低电压16位缓冲器/线路驱动器,具有3.6V容限输入和输出以及26 :系列
电阻输出
1997年8月
修订后的2005年6月
74VCX162244
低电压16位缓冲器/线路驱动器
与承受3.6V电压的输入和输出
26 :串联电阻输出
概述
该VCX162244包含了16个非反相缓冲器
与三态输出被用作内存和
解决驱动程序,时钟驱动器,或面向总线发送器/
接收器。该装置是半字节(4位)控制。每个半字节
具有可单独短路3态控制输入
共同为16位操作。
该74VCX162244是专为低电压( 1.2V至
3.6V) V
CC
与我的应用程序/ O能力可达3.6V 。该
74VCX162244还设计有26
:
串联电阻在
的输出。这种设计减少了在应用线路噪声
如存储器地址驱动器,时钟驱动器和总线
收发器/发射器。
该74VCX162244被制造与先进的CMOS
技术来实现,而可维护性高速运转
荷兰国际集团CMOS低功耗。
特点
s
1.2V至3.6V V
CC
电源供电
s
承受3.6V电压的输入和输出
s
26
:
系列电阻的输出
s
t
PD
3.3 ns(最大值)为3.0V至3.6V V
CC
s
断电高阻抗输入和输出
s
支持实时插入和拔出
s
静态驱动(我
OH
/I
OL
)
r
12毫安@ 3.0V V
CC
s
采用专利的噪声/ EMI抑制电路
s
闭锁性能超过300毫安
s
ESD性能:
人体模型
!
2000V
机器型号
!
200V
s
也封装在一个塑料细间距球栅阵列
( FBGA )
注1 :
为了确保上电或断电高阻抗状态
下来, OE应当连接到V
CC
通过一个上拉电阻;最低
电阻器的值是由所述的电流源能力决定
驱动程序。
订购代码:
订单号
74VCX162244G
(注2) (注3)
74VCX162244MTD
(注3)
包装数
BGA54A
MTD48
包装说明
54球细间距球栅阵列( FBGA ) , JEDEC MO- 205 , 5.5毫米宽
48引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 6.1毫米宽
注2 :
订货代码“G ”表示纸盘。
注3 :
在磁带和卷轴可用的设备也。通过附加后缀字母“X”的订货代码指定。
逻辑符号
2005仙童半导体公司
DS500040
www.fairchildsemi.com
74VCX162244
功能说明
该74VCX162244包含了16个非反相缓冲器
与三态输出。该装置是半字节(4位) CON-
受控与低四位的功能相同,但indepen-
削弱对方。控制引脚可能短路
一起获得完整的16位operation.The 3 -STATE输出
看跌期权是由一个输出使能控制( OE
n
)输入。当
OE
n
为低电平时,输出为2态模式。当
OE
n
为高电平时,标准输出处于高阻抗
ANCE模式,但这并不与进入新的干扰
数据转换成输入。
逻辑图
3
www.fairchildsemi.com
74VCX162244
直流电气特性( 2.7V < VCC英镑3.6V )
符号
V
OL
参数
低电平输出电压
I
OL
I
OL
I
OL
I
OL
I
OL
I
OL
I
OL
I
OL
I
OL
I
OL
I
OL
I
OL
I
I
I
OZ
I
关闭
I
CC
输入漏电流
三态输出漏
关机漏电流
静态电源电流
增加我
CC
每个输入
100
P
A
6毫安
8毫安
12毫安
100
P
A
6毫安
8毫安
100
P
A
3毫安
100
P
A
1毫安
100
P
A
条件
(续)
V
CC
(V)
2.7 - 3.6
2.7
3.0
3.0
2.7 - 3.6
2.3
2.3
0.2
0.4
0.55
0.8
0.2
0.4
0.6
0.2
0.3
0.2
0.35
0.1
V
民
最大
单位
1.65 - 2.3
1.65
1.4 - 1.6
1.4
1.2
1.2 - 3.6
1.2 - 3.6
0
1.2 - 3.6
1.2 - 3.6
2.7 - 3.6
0
d
V
I
d
3.6V
0
d
V
O
d
3.6V
V
I
V
IH
或V
IL
0
d
(V
I
, V
O
)
d
3.6V
V
I
V
CC
或GND
V
CC
d
(V
I
, V
O
)
d
3.6V (注7 )
V
IH
V
CC
0.6V
r
5.0
r
10
10
20
P
A
P
A
P
A
P
A
P
A
r
20
750
'
I
CC
注7 :
输出禁用或只有3 -STATE 。
AC电气特性
(注8)
符号
t
PHL
,
t
PLH
C
L
t
PZL
,
t
PZH
C
L
t
PLZ
,
t
PHZ
C
L
t
OSHL
t
OSLH
输出到输出偏斜
(注9 )
C
L
注8 :
对于C
L
参数
传播延迟
C
L
条件
30 pF的,R
L
500
:
V
CC
(V)
3.3
r
0.3
2.5
r
0.2
1.8
r
0.15
T
A
40
q
C到
85
q
C
最大
3.3
3.8
7.6
15.2
38
3.8
5.1
9.8
19.6
49
3.6
4.0
7.2
14.4
36
0.5
0.5
0.75
1.5
1.5
民
0.8
1.0
1.5
1.0
1.5
0.8
1.0
1.5
1.0
1.5
0.8
1.0
1.5
1.0
1.5
单位
科幻gure
数
科幻居雷什
1, 2
ns
科幻居雷什
5, 6
科幻居雷什
1, 3, 4
ns
科幻居雷什
5, 7, 8
科幻居雷什
1, 3, 4
ns
科幻居雷什
5, 7, 8
15 pF的,R
L
30 pF的,R
L
2k
:
500
:
1.5
r
0.1
1.2
3.3
r
0.3
2.5
r
0.2
1.8
r
0.15
输出使能时间
C
L
15 pF的,R
L
30 pF的,R
L
2k
:
500
:
1.5
r
0.1
1.2
3.3
r
0.3
2.5
r
0.2
1.8
r
0.15
输出禁止时间
C
L
15 pF的,R
L
30 pF的,R
L
2k
:
500
:
1.5
r
0.1
1.2
3.3
r
0.3
2.5
r
0.2
1.8
r
0.15
C
L
ns
15 pF的,R
L
2k
:
1.5
r
0.1
1.2
50
P
女,加入约300 PS到AC最大规范。
注9 :
歪斜是指实际的传播延迟为同一装置的任何两个单独的输出之间的差的绝对值。该
规范适用于任何输出以相同的方向切换,无论是高到低(叔
OSHL
)或低到高(T
OSLH
).
5
www.fairchildsemi.com