集成电路
数据表
74LVC162245A ; 74LVCH162245A
16位收发器的方向针;
30
串联端接电阻器;
5 V容限输入/输出;三态
产品speci fi cation
取代1998年的数据02月17日
2003 08年12月
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
74LVC162245A;
终端电阻; 5 V容限输入/输出;三态74LVCH162245A
特点
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 3.6 V
CMOS低功耗
MULTIBYTE
TM
流通标准引脚输出
架构
低电感多个电源和地引脚
最小噪声和接地反弹
直接接口与TTL电平
输入接收电压高达5.5 V
综合30
终端电阻
高阻抗当V
CC
= 0 V
所有数据输入都bushold ( 74LVCH162245A只)
符合JEDEC标准没有。 8-1A
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
和
40
+125
°C.
描述
该74LVC (H) 162245A是一个高性能,低功耗,
低电压,硅栅CMOS器件,优于最
先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3或5 V设备。在
3 ,工作状态,输出可处理5 V.这些功能
允许在混合使用这些设备作为翻译
3.3和5 V环境。
该74LVC (H) 162245A是一个16位收发器具有
非反相三态总线在两个兼容输出发送
和接收方向。
该74LVC (H ) 162245A配备了两个输出使能( NOE )
输入,方便级联和两个发送/接收( NDIR )
投入方向控制。 NOE控制使输出
该公交车被有效隔离。这个装置可以是
作为两个8位收发器和一个16位收发器。
该74LVCH162245A bushold数据输入消除
无需外部上拉电阻持有未使用的输入。
该74LVC (H) 162245A设计有30
系列
终端电阻的高和低输出级
以降低线路噪声。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
C
I
C
I / O
C
PD
记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总负荷开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
参数
传播延迟楠NBN ; NBN楠
输入电容
输入/输出电容
功率耗散电容
V
CC
= 3.3 V ;注1和2
条件
C
L
= 50 pF的; V
CC
= 3.3 V
典型
3.3
5.0
10
28
ns
pF
pF
pF
单位
2003 08年12月
2
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
终端电阻; 5 V容限输入/输出;三态
钉扎
符号
1DIR
北卡罗来纳州
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1B6
1B7
2B0
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2DIR
2OE
2A7
2A6
2A5
2A4
2A3
2A2
2A1
2A0
1A7
1A6
1
2
3
针
描述
方向控制输入
没有连接
数据输入/输出
数据输入/输出
符号
1A5
1A4
1A3
1A2
1A1
1A0
1OE
40
41
43
44
46
47
48
针
74LVC162245A;
74LVCH162245A
描述
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
输出使能输入
(低电平有效)
4 ,10,15 ,21, 28 ,接地(0V)
34, 39, 45
5
6
7, 18, 31, 42
8
9
11
12
13
14
16
17
19
20
22
23
24
25
26
27
29
30
32
33
35
36
37
38
数据输入/输出
数据输入/输出
电源电压
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
方向控制输入
输出使能输入
(低电平有效)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
1DIR
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1
2
3
4
5
6
7
8
9
48
1OE
47
1A0
46
1A1
45
GND
44
1A2
43
1A3
42
V
CC
41
1A4
40
1A5
39
GND
38
1A6
37
1A7
36
2A0
35
2A1
34
GND
33
2A2
32
2A3
31
V
CC
30
2A4
29
2A5
28
GND
27
2A6
26
2A7
25
2OE
001aaa156
GND
10
1B6
11
1B7
12
2B0
13
2B1
14
GND
15
2B2
16
2B3
17
V
CC
18
2B4
19
2B5
20
GND
21
2B6
22
2B7
23
2DIR
24
162245
Fig.1引脚配置SSOP48和TSSOP48 。
2003 08年12月
4
集成电路
数据表
74LVC162245A ; 74LVCH162245A
16位收发器的方向针;
30
串联端接电阻器;
5 V容限输入/输出;三态
产品speci fi cation
取代1998年的数据02月17日
2003 08年12月
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
74LVC162245A;
终端电阻; 5 V容限输入/输出;三态74LVCH162245A
特点
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 3.6 V
CMOS低功耗
MULTIBYTE
TM
流通标准引脚输出
架构
低电感多个电源和地引脚
最小噪声和接地反弹
直接接口与TTL电平
输入接收电压高达5.5 V
综合30
终端电阻
高阻抗当V
CC
= 0 V
所有数据输入都bushold ( 74LVCH162245A只)
符合JEDEC标准没有。 8-1A
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
和
40
+125
°C.
描述
该74LVC (H) 162245A是一个高性能,低功耗,
低电压,硅栅CMOS器件,优于最
先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3或5 V设备。在
3 ,工作状态,输出可处理5 V.这些功能
允许在混合使用这些设备作为翻译
3.3和5 V环境。
该74LVC (H) 162245A是一个16位收发器具有
非反相三态总线在两个兼容输出发送
和接收方向。
该74LVC (H ) 162245A配备了两个输出使能( NOE )
输入,方便级联和两个发送/接收( NDIR )
投入方向控制。 NOE控制使输出
该公交车被有效隔离。这个装置可以是
作为两个8位收发器和一个16位收发器。
该74LVCH162245A bushold数据输入消除
无需外部上拉电阻持有未使用的输入。
该74LVC (H) 162245A设计有30
系列
终端电阻的高和低输出级
以降低线路噪声。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
C
I
C
I / O
C
PD
记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总负荷开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
参数
传播延迟楠NBN ; NBN楠
输入电容
输入/输出电容
功率耗散电容
V
CC
= 3.3 V ;注1和2
条件
C
L
= 50 pF的; V
CC
= 3.3 V
典型
3.3
5.0
10
28
ns
pF
pF
pF
单位
2003 08年12月
2
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
终端电阻; 5 V容限输入/输出;三态
钉扎
符号
1DIR
北卡罗来纳州
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1B6
1B7
2B0
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2DIR
2OE
2A7
2A6
2A5
2A4
2A3
2A2
2A1
2A0
1A7
1A6
1
2
3
针
描述
方向控制输入
没有连接
数据输入/输出
数据输入/输出
符号
1A5
1A4
1A3
1A2
1A1
1A0
1OE
40
41
43
44
46
47
48
针
74LVC162245A;
74LVCH162245A
描述
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
输出使能输入
(低电平有效)
4 ,10,15 ,21, 28 ,接地(0V)
34, 39, 45
5
6
7, 18, 31, 42
8
9
11
12
13
14
16
17
19
20
22
23
24
25
26
27
29
30
32
33
35
36
37
38
数据输入/输出
数据输入/输出
电源电压
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
方向控制输入
输出使能输入
(低电平有效)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
1DIR
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1
2
3
4
5
6
7
8
9
48
1OE
47
1A0
46
1A1
45
GND
44
1A2
43
1A3
42
V
CC
41
1A4
40
1A5
39
GND
38
1A6
37
1A7
36
2A0
35
2A1
34
GND
33
2A2
32
2A3
31
V
CC
30
2A4
29
2A5
28
GND
27
2A6
26
2A7
25
2OE
001aaa156
GND
10
1B6
11
1B7
12
2B0
13
2B1
14
GND
15
2B2
16
2B3
17
V
CC
18
2B4
19
2B5
20
GND
21
2B6
22
2B7
23
2DIR
24
162245
Fig.1引脚配置SSOP48和TSSOP48 。
2003 08年12月
4
集成电路
数据表
74LVC162245A ; 74LVCH162245A
16位收发器的方向针;
30
串联端接电阻器;
5 V容限输入/输出;三态
产品speci fi cation
取代1998年的数据02月17日
2003 08年12月
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
74LVC162245A;
终端电阻; 5 V容限输入/输出;三态74LVCH162245A
特点
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 3.6 V
CMOS低功耗
MULTIBYTE
TM
流通标准引脚输出
架构
低电感多个电源和地引脚
最小噪声和接地反弹
直接接口与TTL电平
输入接收电压高达5.5 V
综合30
终端电阻
高阻抗当V
CC
= 0 V
所有数据输入都bushold ( 74LVCH162245A只)
符合JEDEC标准没有。 8-1A
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
和
40
+125
°C.
描述
该74LVC (H) 162245A是一个高性能,低功耗,
低电压,硅栅CMOS器件,优于最
先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3或5 V设备。在
3 ,工作状态,输出可处理5 V.这些功能
允许在混合使用这些设备作为翻译
3.3和5 V环境。
该74LVC (H) 162245A是一个16位收发器具有
非反相三态总线在两个兼容输出发送
和接收方向。
该74LVC (H ) 162245A配备了两个输出使能( NOE )
输入,方便级联和两个发送/接收( NDIR )
投入方向控制。 NOE控制使输出
该公交车被有效隔离。这个装置可以是
作为两个8位收发器和一个16位收发器。
该74LVCH162245A bushold数据输入消除
无需外部上拉电阻持有未使用的输入。
该74LVC (H) 162245A设计有30
系列
终端电阻的高和低输出级
以降低线路噪声。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
C
I
C
I / O
C
PD
记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总负荷开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
参数
传播延迟楠NBN ; NBN楠
输入电容
输入/输出电容
功率耗散电容
V
CC
= 3.3 V ;注1和2
条件
C
L
= 50 pF的; V
CC
= 3.3 V
典型
3.3
5.0
10
28
ns
pF
pF
pF
单位
2003 08年12月
2
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
终端电阻; 5 V容限输入/输出;三态
钉扎
符号
1DIR
北卡罗来纳州
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1B6
1B7
2B0
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2DIR
2OE
2A7
2A6
2A5
2A4
2A3
2A2
2A1
2A0
1A7
1A6
1
2
3
针
描述
方向控制输入
没有连接
数据输入/输出
数据输入/输出
符号
1A5
1A4
1A3
1A2
1A1
1A0
1OE
40
41
43
44
46
47
48
针
74LVC162245A;
74LVCH162245A
描述
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
输出使能输入
(低电平有效)
4 ,10,15 ,21, 28 ,接地(0V)
34, 39, 45
5
6
7, 18, 31, 42
8
9
11
12
13
14
16
17
19
20
22
23
24
25
26
27
29
30
32
33
35
36
37
38
数据输入/输出
数据输入/输出
电源电压
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
方向控制输入
输出使能输入
(低电平有效)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
1DIR
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1
2
3
4
5
6
7
8
9
48
1OE
47
1A0
46
1A1
45
GND
44
1A2
43
1A3
42
V
CC
41
1A4
40
1A5
39
GND
38
1A6
37
1A7
36
2A0
35
2A1
34
GND
33
2A2
32
2A3
31
V
CC
30
2A4
29
2A5
28
GND
27
2A6
26
2A7
25
2OE
001aaa156
GND
10
1B6
11
1B7
12
2B0
13
2B1
14
GND
15
2B2
16
2B3
17
V
CC
18
2B4
19
2B5
20
GND
21
2B6
22
2B7
23
2DIR
24
162245
Fig.1引脚配置SSOP48和TSSOP48 。
2003 08年12月
4
集成电路
数据表
74LVC162245A ; 74LVCH162245A
16位收发器的方向针;
30
串联端接电阻器;
5 V容限输入/输出;三态
产品speci fi cation
取代1998年的数据02月17日
2003 08年12月
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
74LVC162245A;
终端电阻; 5 V容限输入/输出;三态74LVCH162245A
特点
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 3.6 V
CMOS低功耗
MULTIBYTE
TM
流通标准引脚输出
架构
低电感多个电源和地引脚
最小噪声和接地反弹
直接接口与TTL电平
输入接收电压高达5.5 V
综合30
终端电阻
高阻抗当V
CC
= 0 V
所有数据输入都bushold ( 74LVCH162245A只)
符合JEDEC标准没有。 8-1A
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
和
40
+125
°C.
描述
该74LVC (H) 162245A是一个高性能,低功耗,
低电压,硅栅CMOS器件,优于最
先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3或5 V设备。在
3 ,工作状态,输出可处理5 V.这些功能
允许在混合使用这些设备作为翻译
3.3和5 V环境。
该74LVC (H) 162245A是一个16位收发器具有
非反相三态总线在两个兼容输出发送
和接收方向。
该74LVC (H ) 162245A配备了两个输出使能( NOE )
输入,方便级联和两个发送/接收( NDIR )
投入方向控制。 NOE控制使输出
该公交车被有效隔离。这个装置可以是
作为两个8位收发器和一个16位收发器。
该74LVCH162245A bushold数据输入消除
无需外部上拉电阻持有未使用的输入。
该74LVC (H) 162245A设计有30
系列
终端电阻的高和低输出级
以降低线路噪声。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
C
I
C
I / O
C
PD
记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总负荷开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
参数
传播延迟楠NBN ; NBN楠
输入电容
输入/输出电容
功率耗散电容
V
CC
= 3.3 V ;注1和2
条件
C
L
= 50 pF的; V
CC
= 3.3 V
典型
3.3
5.0
10
28
ns
pF
pF
pF
单位
2003 08年12月
2
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
终端电阻; 5 V容限输入/输出;三态
钉扎
符号
1DIR
北卡罗来纳州
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1B6
1B7
2B0
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2DIR
2OE
2A7
2A6
2A5
2A4
2A3
2A2
2A1
2A0
1A7
1A6
1
2
3
针
描述
方向控制输入
没有连接
数据输入/输出
数据输入/输出
符号
1A5
1A4
1A3
1A2
1A1
1A0
1OE
40
41
43
44
46
47
48
针
74LVC162245A;
74LVCH162245A
描述
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
输出使能输入
(低电平有效)
4 ,10,15 ,21, 28 ,接地(0V)
34, 39, 45
5
6
7, 18, 31, 42
8
9
11
12
13
14
16
17
19
20
22
23
24
25
26
27
29
30
32
33
35
36
37
38
数据输入/输出
数据输入/输出
电源电压
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
方向控制输入
输出使能输入
(低电平有效)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
1DIR
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1
2
3
4
5
6
7
8
9
48
1OE
47
1A0
46
1A1
45
GND
44
1A2
43
1A3
42
V
CC
41
1A4
40
1A5
39
GND
38
1A6
37
1A7
36
2A0
35
2A1
34
GND
33
2A2
32
2A3
31
V
CC
30
2A4
29
2A5
28
GND
27
2A6
26
2A7
25
2OE
001aaa156
GND
10
1B6
11
1B7
12
2B0
13
2B1
14
GND
15
2B2
16
2B3
17
V
CC
18
2B4
19
2B5
20
GND
21
2B6
22
2B7
23
2DIR
24
162245
Fig.1引脚配置SSOP48和TSSOP48 。
2003 08年12月
4
集成电路
数据表
74LVC162245A ; 74LVCH162245A
16位收发器的方向针;
30
串联端接电阻器;
5 V容限输入/输出;三态
产品speci fi cation
取代1998年的数据02月17日
2003 08年12月
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
74LVC162245A;
终端电阻; 5 V容限输入/输出;三态74LVCH162245A
特点
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 3.6 V
CMOS低功耗
MULTIBYTE
TM
流通标准引脚输出
架构
低电感多个电源和地引脚
最小噪声和接地反弹
直接接口与TTL电平
输入接收电压高达5.5 V
综合30
终端电阻
高阻抗当V
CC
= 0 V
所有数据输入都bushold ( 74LVCH162245A只)
符合JEDEC标准没有。 8-1A
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
和
40
+125
°C.
描述
该74LVC (H) 162245A是一个高性能,低功耗,
低电压,硅栅CMOS器件,优于最
先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3或5 V设备。在
3 ,工作状态,输出可处理5 V.这些功能
允许在混合使用这些设备作为翻译
3.3和5 V环境。
该74LVC (H) 162245A是一个16位收发器具有
非反相三态总线在两个兼容输出发送
和接收方向。
该74LVC (H ) 162245A配备了两个输出使能( NOE )
输入,方便级联和两个发送/接收( NDIR )
投入方向控制。 NOE控制使输出
该公交车被有效隔离。这个装置可以是
作为两个8位收发器和一个16位收发器。
该74LVCH162245A bushold数据输入消除
无需外部上拉电阻持有未使用的输入。
该74LVC (H) 162245A设计有30
系列
终端电阻的高和低输出级
以降低线路噪声。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
C
I
C
I / O
C
PD
记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总负荷开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
参数
传播延迟楠NBN ; NBN楠
输入电容
输入/输出电容
功率耗散电容
V
CC
= 3.3 V ;注1和2
条件
C
L
= 50 pF的; V
CC
= 3.3 V
典型
3.3
5.0
10
28
ns
pF
pF
pF
单位
2003 08年12月
2
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
终端电阻; 5 V容限输入/输出;三态
钉扎
符号
1DIR
北卡罗来纳州
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1B6
1B7
2B0
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2DIR
2OE
2A7
2A6
2A5
2A4
2A3
2A2
2A1
2A0
1A7
1A6
1
2
3
针
描述
方向控制输入
没有连接
数据输入/输出
数据输入/输出
符号
1A5
1A4
1A3
1A2
1A1
1A0
1OE
40
41
43
44
46
47
48
针
74LVC162245A;
74LVCH162245A
描述
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
输出使能输入
(低电平有效)
4 ,10,15 ,21, 28 ,接地(0V)
34, 39, 45
5
6
7, 18, 31, 42
8
9
11
12
13
14
16
17
19
20
22
23
24
25
26
27
29
30
32
33
35
36
37
38
数据输入/输出
数据输入/输出
电源电压
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
方向控制输入
输出使能输入
(低电平有效)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
1DIR
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1
2
3
4
5
6
7
8
9
48
1OE
47
1A0
46
1A1
45
GND
44
1A2
43
1A3
42
V
CC
41
1A4
40
1A5
39
GND
38
1A6
37
1A7
36
2A0
35
2A1
34
GND
33
2A2
32
2A3
31
V
CC
30
2A4
29
2A5
28
GND
27
2A6
26
2A7
25
2OE
001aaa156
GND
10
1B6
11
1B7
12
2B0
13
2B1
14
GND
15
2B2
16
2B3
17
V
CC
18
2B4
19
2B5
20
GND
21
2B6
22
2B7
23
2DIR
24
162245
Fig.1引脚配置SSOP48和TSSOP48 。
2003 08年12月
4
集成电路
数据表
74LVC162245A ; 74LVCH162245A
16位收发器的方向针;
30
串联端接电阻器;
5 V容限输入/输出;三态
产品speci fi cation
取代1998年的数据02月17日
2003 08年12月
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
74LVC162245A;
终端电阻; 5 V容限输入/输出;三态74LVCH162245A
特点
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 3.6 V
CMOS低功耗
MULTIBYTE
TM
流通标准引脚输出
架构
低电感多个电源和地引脚
最小噪声和接地反弹
直接接口与TTL电平
输入接收电压高达5.5 V
综合30
终端电阻
高阻抗当V
CC
= 0 V
所有数据输入都bushold ( 74LVCH162245A只)
符合JEDEC标准没有。 8-1A
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
和
40
+125
°C.
描述
该74LVC (H) 162245A是一个高性能,低功耗,
低电压,硅栅CMOS器件,优于最
先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3或5 V设备。在
3 ,工作状态,输出可处理5 V.这些功能
允许在混合使用这些设备作为翻译
3.3和5 V环境。
该74LVC (H) 162245A是一个16位收发器具有
非反相三态总线在两个兼容输出发送
和接收方向。
该74LVC (H ) 162245A配备了两个输出使能( NOE )
输入,方便级联和两个发送/接收( NDIR )
投入方向控制。 NOE控制使输出
该公交车被有效隔离。这个装置可以是
作为两个8位收发器和一个16位收发器。
该74LVCH162245A bushold数据输入消除
无需外部上拉电阻持有未使用的输入。
该74LVC (H) 162245A设计有30
系列
终端电阻的高和低输出级
以降低线路噪声。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
≤
2.5纳秒。
符号
t
PHL
/t
PLH
C
I
C
I / O
C
PD
记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总负荷开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
参数
传播延迟楠NBN ; NBN楠
输入电容
输入/输出电容
功率耗散电容
V
CC
= 3.3 V ;注1和2
条件
C
L
= 50 pF的; V
CC
= 3.3 V
典型
3.3
5.0
10
28
ns
pF
pF
pF
单位
2003 08年12月
2
飞利浦半导体
产品speci fi cation
16位收发器的方向针;三十
系列
终端电阻; 5 V容限输入/输出;三态
钉扎
符号
1DIR
北卡罗来纳州
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1B6
1B7
2B0
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2DIR
2OE
2A7
2A6
2A5
2A4
2A3
2A2
2A1
2A0
1A7
1A6
1
2
3
针
描述
方向控制输入
没有连接
数据输入/输出
数据输入/输出
符号
1A5
1A4
1A3
1A2
1A1
1A0
1OE
40
41
43
44
46
47
48
针
74LVC162245A;
74LVCH162245A
描述
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
输出使能输入
(低电平有效)
4 ,10,15 ,21, 28 ,接地(0V)
34, 39, 45
5
6
7, 18, 31, 42
8
9
11
12
13
14
16
17
19
20
22
23
24
25
26
27
29
30
32
33
35
36
37
38
数据输入/输出
数据输入/输出
电源电压
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
方向控制输入
输出使能输入
(低电平有效)
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
数据输入/输出
1DIR
1B0
1B1
GND
1B2
1B3
V
CC
1B4
1B5
1
2
3
4
5
6
7
8
9
48
1OE
47
1A0
46
1A1
45
GND
44
1A2
43
1A3
42
V
CC
41
1A4
40
1A5
39
GND
38
1A6
37
1A7
36
2A0
35
2A1
34
GND
33
2A2
32
2A3
31
V
CC
30
2A4
29
2A5
28
GND
27
2A6
26
2A7
25
2OE
001aaa156
GND
10
1B6
11
1B7
12
2B0
13
2B1
14
GND
15
2B2
16
2B3
17
V
CC
18
2B4
19
2B5
20
GND
21
2B6
22
2B7
23
2DIR
24
162245
Fig.1引脚配置SSOP48和TSSOP48 。
2003 08年12月
4