集成电路
数据表
对于一个完整的数据资料,也请下载:
该IC06 74HC / HCT / HCU / HCMOS逻辑系列规格
该IC06 74HC / HCT / HCU / HCMOS逻辑包装信息
该IC06 74HC / HCT / HCU / HCMOS逻辑包装纲要
74HC/HCT112
双JK触发器具有置位和复位;
负边沿触发
产品speci fi cation
取代1990年12月数据
在集成电路, IC06文件
1998年6月10日
飞利浦半导体
产品speci fi cation
双JK FL IP- FL运算与置位和复位;
负边沿触发
特点
异步置位和复位
输出能力:标准
I
CC
类别:触发器
概述
该74HC / HCT112是高速硅栅CMOS器件
引脚与低功率肖特基TTL兼容
( LSTTL ) 。它们与JEDEC规定的遵守
没有标准。 7A 。
该74HC / HCT112是双负边沿触发
JK型触发器具有个别毫微焦耳,NK ,时钟(NCP) ,
组(NS
D
)和复位( NR
D
)输入。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
= 6纳秒
74HC/HCT112
置位和复位输入,低电平时,设置或重置
如图所示,在功能表不管输出
水平的其它输入。
在时钟( NCP )输入的高电平使新泽西州
了nK输入和数据将被接受。新泽西州和NK输入
控制该触发器的状态变化,如图中的
功能表。新泽西州和NK输入必须是稳定的1
建立时间之前HIGH到LOW时钟过渡
可预测的操作。
输出状态变化是由发起HIGH到LOW
NCP的过渡。
在时钟输入端施密特触发器动作使得电路
高耐性,较慢的时钟上升和下降时间。
典型
符号
t
PHL
/ t
PLH
参数
传播延迟
NCP为NQ , NQ
nS
D
为NQ , NQ
nR
D
为NQ , NQ
f
最大
C
I
C
PD
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W):
P
D
= C
PD
×
V
CC2
×
f
i
+ ∑
(C
L
×
V
CC2
×
f
o
)其中:
f
i
=输入MHz的频率
f
o
=输出MHz的频率
∑
(C
L
×
V
CC2
×
f
o
) =产出的总和
C
L
在PF =输出负载电容
V
CC
在V =电源电压
2.对于HC的条件为V
I
= GND到V
CC
对于HCT的条件为V
I
= GND到V
CC
1.5 V
最大时钟频率
输入电容
每FL IP- FL运注1和2的功率耗散电容
条件
HC
C
L
= 15 pF的; V
CC
= 5 V
17
15
18
66
3.5
27
19
15
19
70
3.5
30
ns
ns
ns
兆赫
pF
pF
HCT
单位
1998年6月10日
2
飞利浦半导体
产品speci fi cation
双JK FL IP- FL运算与置位和复位;
负边沿触发
订购信息
TYPE
数
74HC112D;
74HCT112D
74HC112DB;
74HCT112DB
74HC112N;
74HCT112N
74HC112PW;
74HCT112PW
包
名字
SO16
SSOP16
DIP16
TSSOP16
描述
塑料小外形封装; 16线索;体宽3.9毫米
74HC/HCT112
VERSION
SOT109-1
SOT338-1
SOT38-1
SOT403-1
塑料小外形封装; 16线索;体宽5.3毫米
塑料双列直插式封装; 16引线( 300万) ;长身
塑料薄小外形封装; 16线索;体宽4.4毫米
引脚说明
PIN号
1, 13
2, 12
3, 11
4, 10
5, 9
6, 7
8
15, 14
16
符号
1CP , 2CP
1K, 2K
1J, 2J
1S
D
, 2S
D
1Q, 2Q
1Q, 2Q
GND
1R
D
, 2R
D
V
CC
名称和功能
时钟输入(HIGH到LOW ,边沿触发)
数据输入; FL IP- FL OPS 1和2
数据输入; FL IP- FL OPS 1和2
设置输入(低电平有效)
真正的FL IP- FL运算输出
补FL IP- FL运算输出
接地( 0 V )
复位输入端(低电平有效)
正电源电压
Fig.1引脚配置。
图2逻辑符号。
图3 IEC逻辑符号。
1998年6月10日
3
飞利浦半导体
产品speci fi cation
双JK FL IP- FL运算与置位和复位;
负边沿触发
功能表
输入
经营模式
nS
D
异步设置
异步复位
未确定
切换
负载“0” (复位)
负载为“1” (设置)
持有“不变”
记
L
H
L
H
H
H
H
nR
D
H
L
L
H
H
H
H
NCP
X
X
X
↓
↓
↓
↓
nJ
X
X
X
h
l
h
l
74HC/HCT112
输出
nK
X
X
X
h
h
l
l
nQ
H
L
H
q
L
H
q
nQ
L
H
L
q
H
L
q
图4的功能框图。
1.如果纳秒
D
和NR
D
从低同步到高电平时,输出国家将
是不可预知的。
H =高电压等级
H =高电平电压电平一个建立时间之前的高电平到低电平的CP
过渡
L =低电压等级
升=低电压电平的一个建立时间之前的高电平到低电平的CP
过渡
Q =小写字母表示的参考输出一组向上的状态
时间之前HIGH到LOW CP的过渡
X =无关
↓
= HIGH到LOW CP的过渡
图5的逻辑图( 1触发器) 。
1998年6月10日
4
飞利浦半导体
产品speci fi cation
双JK FL IP- FL运算与置位和复位;
负边沿触发
直流特性FOR 74HC
对于DC特性见
“ 74HC / HCT / HCU / HCMOS逻辑系列特定网络阳离子” 。
输出能力:标准
I
CC
类别:触发器
74HC/HCT112
1998年6月10日
5