74F657八路双向收发器
1988年3月
修订后的2000年10月
74F657
八路双向收发器
8位奇偶校验发生器/校验器和三态输出
概述
该74F657包含八个非反相缓冲器
三态输出和8位奇偶校验发生器/检验。这是
针对公交为导向的应用。缓冲区有
24毫安的在保证电流吸收能力
端口和64 mA的B端口。
特点
s
300军用24引脚超薄DIP
s
结合74F245和74F280A功能于一体
包
s
三态输出
s
B输出下沉64毫安
s
12毫安源电流, B面
s
输入二极管终止的影响
订购代码:
订单号
75F657SC
74F657SPC
包装数
M24B
N24C
包装说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 ,宽0.300
24引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
逻辑符号
接线图
IEEE / IEC
2000仙童半导体公司
DS009584
www.fairchildsemi.com
74F657
单位装载/扇出
U.L.
引脚名称
A
0
–A
7
描述
HIGH / LOW
数据输入/
三态输出
B
0
–B
7
数据输入/
三态输出
T / R
OE
奇偶
发送/接收输入
使能输入
奇偶校验输入/
三态输出
奇/偶
错误
奇/偶校验输入
错误输出
4.5/0.15
150/40 (33.3)
3.5/0.117
600/106.6 (80)
2.0/0.067
2.0/0.067
3.5/0.117
600/106.6 (80)
1.0/0.033
600/106.6 (80)
输入I
IH
/I
IL
输出I
OH
/I
OL
90
A/
90
A
3毫安/ 24毫安(20 mA)的
70
A/
70
A
12毫安/ 64毫安(48 mA)的
40
A/
40
A
40
A/
40
A
70
A/
70
A
12毫安/ 64毫安(48 mA)的
20
A/
20
A
12毫安/ 64毫安(48 mA)的
功能说明
发射/接收(T / R)输入确定的方向
的数据的流动通过双向收发器。
发送(高电平有效)允许数据从一个端口到
B端口;接收(低电平有效)允许数据从B口
到一个端口。
输出使能( OE )输入禁止奇偶校验和
错误输出,无论是A和B端口放置
他们当输出使能输入高阻状态
为高。
当传输(T / R HIGH ) ,奇偶发生器检测
是否为偶数还是奇数,A端口上的比特数是
HIGH和与奇偶校验位的状态进行比较这些
选择(奇/偶) 。如果奇偶校验选择为高和
偶数的投入高,奇偶输出
高。
在接收模式(T / R LOW ) ,奇偶校验选择和数量
口B上的高投入进行比较的情况
奇偶校验输入。如果甚至在B端口的比特数是
高电平时,奇偶选择为高电平,而奇偶校验输入是
高,那么错误将被高表示没有错误。如果一个
在B端口位的奇数高,奇偶
选择为高电平,而奇偶输入为高时,错误
就为低,指示一种误差。
功能表
数
输入,
高
0, 2, 4, 6, 8
输入
ODD /
连
H
L
H
H
L
L
H
L
H
H
L
L
X
输入/
产量
输出
功能表
输入
输出
OE
输出
模式
发送
发送
接受
接受
接受
接受
发送
发送
接受
接受
接受
接受
Z
L
L
H
H
=
高电压电平
L
=
低电压电平
X
=
非物质
T / R
L
H
X
总线B数据总线A
总线数据总线B
高阻态
OE T / R
L
L
L
L
L
L
H
H
L
L
L
L
H
H
L
L
L
L
X
奇偶校验错误
H
L
H
L
H
L
L
H
H
L
H
L
Z
Z
Z
H
L
L
H
Z
Z
L
H
H
L
Z
1, 3, 5, 7
L
L
L
L
L
L
非物质
H
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
www.fairchildsemi.com
2
74F657
AC电气特性
T
A
= +25°C
符号
参数
民
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
t
PZH
t
PZL
t
PHZ
t
PLZ
t
PZH
t
PZL
t
PHZ
t
PLZ
传播延迟
A
n
到B
n
, B
n
到A
n
传播延迟
A
n
平价
传播延迟
奇/偶奇偶校验
传播延迟
奇/偶为ERROR
传播延迟
B
n
出错
传播延迟
奇偶校验错误
输出使能时间
OE为A
n
/B
n
输出禁止时间
OE为A
n
/B
n
输出使能时间
OE到错误(注3 )
输出禁止时间
OE为ERROR
输出使能时间
OE平价
输出禁止时间
OE平价
2.5
3.0
6.5
7.0
4.5
4.5
4.5
4.5
8.0
8.0
7.0
7.5
3.0
4.0
1.0
1.0
3.0
4.0
1.0
1.0
3.0
4.0
1.0
1.0
V
CC
= +5.0V
C
L
=
50 pF的
典型值
4.5
4.9
10.1
10.9
7.8
8.8
7.5
8.2
14.0
15.0
10.8
11.8
5.0
6.5
4.5
4.9
5.0
7.7
4.5
4.9
5.0
7.7
4.6
5.1
最大
8.0
7.5
14.0
15.0
11.0
12.0
11.0
12.0
20.5
21.5
15.5
16.5
8.0
10.0
8.0
7.5
8.0
10.0
8.0
7.5
8.0
10.0
8.0
7.5
T
A
= 55°C
to
+125°C
V
CC
= +5.0V
C
L
=
50 pF的
民
2.5
3.0
5.5
5.5
4.0
4.5
4.0
4.5
7.5
7.5
6.0
6.5
2.5
3.5
1.0
1.0
2.5
3.5
1.0
1.0
2.5
3.5
1.0
1.0
最大
9.5
8.5
18.0
20.5
14.0
16.5
14.0
16.5
27.0
28.5
20.0
22.0
11.0
13.5
9.5
8.5
11.0
13.5
9.5
8.5
11.0
13.5
9.5
8.5
T
A
=
0℃至
+70°C
V
CC
= +5.0V
C
L
=
50 pF的
民
2.5
3.0
6.0
6.0
4.0
4.5
4.0
4.5
7.5
7.5
6.0
7.5
2.5
3.5
1.0
1.0
2.5
3.5
1.0
1.0
2.5
3.5
1.0
1.0
最大
9.0
8.0
16.0
16.5
13.0
13.5
13.0
13.5
23.0
23.5
17.0
18.5
9.5
11.0
9.0
8.0
9.5
11.0
9.0
8.0
9.5
11.0
9.0
8.0
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
单位
注3 :
这些延迟时间之用,不能反映三态恢复时间通过缓冲器或奇偶校验迂曲的信号时间。为了保证VALID
在错误的PIN信息,时间必须允许信号通过驱动程序( B到A )传播,通过奇偶校验电路(同A到
奇偶校验) ,以及后错误引脚的错误输出已启用(输出使能时间) 。在ERROR引脚有效数据
≥
(A平价)
+
( OUTPUT
启用时间) 。
5
www.fairchildsemi.com