飞利浦半导体
产品speci fi cation
16位总线收发器/寄存器(三态)
74ABT16646
74ABTH16646
特点
对于A和B总线独立的寄存器
多V
CC
和GND引脚最大限度地降低开关噪声
直播插入/拔出许可
上电三态
上电复位
多路实时和存储的数据
输出下沉64毫安和源32毫安
闭锁保护超过每JEDEC标准17 500毫安
74ABTH16646结合这消除了总线保持数据输入
无需外部上拉电阻持有未使用的输入
描述
该74ABT16646高性能BiCMOS器件结合了低
静态和动态功耗,高速和高
输出驱动器。
该74ABT16646 16位收发器/寄存器由两套
具有三态输出,D-型触发器,和总线收发器电路
控制电路安排数据的复用传输
直接从输入总线或从内部寄存器。上的数据
A或B总线将被移入寄存器,相应的时钟
脚变为高电平。输出使能( NOE )和方向( NDIR )引脚
设置来控制所述收发器的功能。在收发器模式中,
数据存在于高阻抗端口可以存储在任一
A或B寄存器或两者兼而有之。
选择( nSAB , NSBA )引脚判断数据是否存储
通过该装置中的实时传送。该NDIR决定
该总线接收数据时, NOE低有效。在
隔离模式( NOE =高) ,从总线A的数据可以被存储在
B从公交B寄存器和/或数据可以存储在A寄存器。
当输出功能被禁用,则输入功能仍
启用的,并且可以被用来存储和传输数据。只有一个
两条总线, A或B可以被驱动一次。
有两种选择, 74ABT16646不具备
总线保持功能和74ABTH16646其中包含了
总线保持功能。
ESD保护超过每MIL STD 883方法3015 2000V
每机型号200V
快速参考数据
符号
t
PLH
t
PHL
C
IN
C
I / O
I
CC
CCZ
参数
传播延迟
NAX到NBX
输入电容
I / O容量
静态电源电流
条件
T
AMB
= 25°C ; GND = 0V
C
L
= 50pF的; V
CC
= 5V
V
I
= 0V或V
CC
V
O
= 0V或V
CC
;三态
输出禁用; V
CC
=5.5V
输出低电平; V
CC
=5.5V
典型
3.3
2.7
3
7
550
9
单位
ns
pF
pF
A
mA
订购信息
套餐
56引脚塑封SSOP III型
56引脚塑料TSSOP II型
56引脚塑封SSOP III型
56引脚塑料TSSOP II型
温度范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
北美以外的地区
74ABT16646 DL
74ABT16646 DGG
74ABTH16646 DL
74ABTH16646 DGG
北美
BT16646 DL
BT16646 DGG
BH16646 DL
BH16646 DGG
DWG号
SOT371-1
SOT364-1
SOT371-1
SOT364-1
引脚说明
引脚数
2, 55, 27, 30
3, 54, 26, 31
1, 28
5, 6, 8, 9, 10, 12, 13, 14
15, 16, 17, 19, 20, 21, 23, 24
52, 51, 49, 48, 47, 45, 44, 43
42, 41, 40, 38, 37, 36, 34, 33
56, 29
4, 11, 18, 25, 32, 39, 46, 53
7, 22, 35, 50
1998年02月27日
符号
1CPAB , 1CPBA , 2CPAB , 2CPBA
1SAB , 1SBA , 2SAB , 2SBA
1DIR , 2DIR
1A0 – 1A7,
2A0 – 2A7
1B0 – 1B7,
2B0 – 2B7
10E, 2OE
GND
V
CC
2
名称和功能
时钟输入端A到B /时钟输入B到A
选择输入A到B /选择输入B到A
方向控制输入
数据输入/输出( A面)
数据输入/输出( B侧)的
输出使能输入
地( 0V )
正电源电压
853-1782 19026