74ABT652八路收发器和寄存器与3态输出
1992年11月
修订后的1999年1月
74ABT652
八进制收发器和寄存器与3态输出
概述
该ABT652包括与D-总线收发器电路
型布置用于多路复用的触发器和控制电路
直接从输入总线或从该发送数据的
内部寄存器。 A或B总线上的数据将被计时
入寄存器的合适的时钟引脚变为高电平
逻辑电平。输出使能引脚( OEAB , OEBA )是亲
单元提供控制收发器的功能。
s
一个64毫安B输出吸收能力,源
的32毫安能力
s
保证输出偏斜
s
保证多路输出开关规格
s
输出开关为50 pF的规定和
250 pF的负载
s
保证同步开关噪声水平和
动态阈值的表现
s
保证闭锁保护
s
整个过程中高阻抗故障免费巴士装
上电和断电周期
s
无损热插入功能
特点
s
对于A和B总线独立的寄存器
s
多路实时和存储的数据
订购代码:
订单号
74ABT652CSC
74ABT652CMSA
74ABT652CMTC
包装数
M24B
MSA24
MTC24
包装说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300 “宽体
24引脚紧缩小型封装( SSOP ) , EIAJ TYPE II , 5.3毫米宽
24引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
接线图
引脚分配
SOIC , SSOP和TSSOP
引脚说明
引脚名称
A
0
–A
7
B
0
–B
7
CPAB , CPBA
SAB , SBA
OEAB , OEBA
描述
数据寄存器A输入/ 3态输出
数据寄存器B输入/ 3态输出
时钟脉冲输入
选择输入
输出使能输入
1999仙童半导体公司
DS011512.prf
www.fairchildsemi.com
74ABT652
真值表
输入
OEAB
L
L
X
H
L
L
L
L
H
H
H
OEBA
H
H
H
H
X
L
L
L
H
H
L
CPAB
H或L
CPBA
H或L
H或L
SAB
X
X
X
X
X
X
X
X
L
H
H
SBA
X
X
X
X
X
X
L
H
X
X
H
产量
产量
输入
产量
输入
输入
产量
产量
产量
输入
输入
输入/输出(注1 )
A
0
一通
7
输入
B
0
直通B
7
输入
隔离
商店A和B的数据
未指定商店A,按住B
在这两个寄存器保存一个
持有A, B店
在这两个寄存器存储B
实时B数据到总线
商店B数据到总线
实时的数据到B总线
存储在数据到B总线
存储在数据到B总线和
存储B数据到总线
H
=
高电压电平
L
=
低电压电平
X
=
非物质
=
从低到高时钟跳变
经营模式
H或L
X
X
X
H或L
H或L
X
X
X
未指定输入
H或L
H或L
注1 :
该数据输出功能可被使能或通过在OEAB或OEBA输入的各种信号被禁用。数据输入功能始终处于启用状态,即,
在总线引脚上的数据将被存储在每一个低电平到时钟输入高电平跳变。
功能说明
在收发器模式中,数据存在于高阻抗
ANCE端口可以被存储在A或B寄存器或
两者。
选择( SAB , SBA)控件可以复用和存储
实时性。
图1中的实施例说明了4 fundamen-
可以与执行河谷总线管理功能
该ABT652 。
A或B的数据总线,或者二者上的数据可以被存储在
内部D触发器由低到高转变时的
适当的时钟输入( CPAB , CPBA )不管
选择或输出使能输入。当SAB和SBA是
的实时传输模式,但也可以将数据存储
不使用内部的D触发器,通过同时
使OEAB和OEBA 。在该结构中的每个输出
认沽加强投入。因此,当所有的其它数据源,以
两套总线线路处于高阻抗状态,
每一组的公交线路将保持在其最后的状态。
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
www.fairchildsemi.com
2
74ABT652
DC电气特性
( SOIC封装)
符号
V
OLP
V
OLV
V
OHV
V
IHD
V
ILD
参数
静默输出最大动态V
OL
安静的输出最低动态V
OL
最小高级别动态输出电压
最小高级别动态输入电压
最大低电平动态输入电压
1.2
2.5
2.2
民
典型值
0.6
0.9
3.0
1.8
0.8
0.4
最大
0.8
单位
V
V
V
V
V
V
CC
5.0
5.0
5.0
5.0
5.0
条件
C
L
=
为50 pF ,R
L
=
500
T
A
=
25 ° C(注7 )
T
A
=
25 ° C(注7 )
T
A
=
25 ° C(注8)
T
A
=
25 ° C(注9 )
T
A
=
25 ° C(注9 )
注7 :
定义为(n )输出最大数量。
1数据输入驱动0V至3V 。一个输出为低电平。保证,但未经测试。
注8 :
定义为(n )输出最大数量。
1数据输入驱动0V至3V 。一个输出高电平。保证,但未经测试。
注9 :
数据输入( N)开关最大数量。
1输入切换0V至3V 。输入被测开关: 3V阈值(V
ILD
) , 0V到阈值(Ⅴ
IHD
).
保证,但未经测试。
AC电气特性
( SOIC和SSOP封装)
T
A
= +25°C
符号
参数
民
f
最大
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
最大时钟频率
传播延迟
时钟总线
传播延迟
公交车公交车
传播延迟
SBA或SAB到A
n
到B
n
启用时间
OEBA或OEAB到A
n
或B
n
禁止时间
OEBA或OEAB到A
n
或B
n
200
1.7
1.7
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
3.0
3.4
2.6
3.0
3.0
3.4
3.3
3.7
3.7
3.3
4.9
4.9
4.5
4.5
5.0
5.0
5.5
5.5
6.0
6.0
V
CC
= +5.0V
C
L
=
50 pF的
典型值
最大
民
200
1.7
1.7
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
4.9
4.9
4.5
4.5
5.0
5.0
5.5
5.5
6.0
6.0
ns
ns
ns
ns
T
A
= 40°C
to
+85°C
V
CC
=
4.5V–5.5V
C
L
=
50 pF的
最大
兆赫
ns
单位
5
www.fairchildsemi.com