与25Ω串联电阻的输出74ABT2541八路缓冲器/线路驱动器
1992年9月
修订后的1999年11月
74ABT2541
与八路缓冲器/线路驱动器
25Ω串联电阻的输出
概述
该ABT2541是一个八进制缓冲和线路驱动器设计
驱动MOS存储器驱动器的输入电容,
地址驱动器,时钟驱动器和总线为导向和Transmit
TER值/接收器。功能上等同于ABT541 。
在25Ω串联电阻的输出减少振铃和
无需外部电阻。
特点
s
保证输出偏斜
s
保证多路输出开关规格
s
输出开关为50 pF的规定和
250 pF的负载
s
保证同步开关噪声水平和
动态阈值的表现
s
保证闭锁保护
s
整个过程中高阻抗故障免费巴士装
上电和断电周期
s
无损热插入功能
s
禁用时间小于启用时间,以避免总线
争
订购代码:
订单号
74ABT2541CSC
74ABT2541CSJ
74ABT2541CMSA
74ABT2541CMTC
包装数
M20B
M20D
MSA20
MTC20
包装说明
20引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300 “宽体
20引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚紧缩小型封装( SSOP ) , EIAJ TYPE II , 5.3毫米宽
20引脚超薄紧缩小型封装( TSSOP ) , JEDEC MO- 153 , 4.4毫米宽
在磁带和卷轴可用的设备也。通过附加“X”的订货代码指定。
接线图
引脚说明
引脚名称
OE
1
, OE
2
I
0
–I
7
O
0
–O
7
描述
输出使能输入(低电平有效)
输入
输出
真值表
原理图每个输出
OE
1
L
H
X
L
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
输入
OE
2
L
X
H
L
I
H
X
X
L
输出
H
Z
Z
L
1999仙童半导体公司
DS011502
www.fairchildsemi.com
74ABT2541
DC电气特性
( SOIC封装)
符号
V
OLP
V
OLV
V
OHV
V
IHD
V
ILD
参数
静默输出最大动态V
OL
安静的输出最低动态V
OL
最小高级别动态输出电压
最小高级别动态输入电压
最大低电平动态输入电压
0.5
2.7
2.0
民
典型值
0.6
0.4
3.1
1.4
1.2
0.8
最大
0.8
单位
V
V
V
V
V
V
CC
5.0
5.0
5.0
5.0
5.0
条件
C
L
=
为50 pF ,R
L
=
500
T
A
=
25 ° C(注5 )
T
A
=
25 ° C(注5 )
T
A
=
25 ° C(注6 )
T
A
=
25 ° C(注7 )
T
A
=
25 ° C(注7 )
注5 :
定义为(n )输出最大数量。 n-1个数据输入驱动0V至3V 。一个输出为低电平。保证,但未经测试。
注6 :
数据输入( N)开关最大数量。 n-1个开关量输入0V至3V 。输入被测开关: 3V阈值(V
ILD
) , 0V到阈值(Ⅴ
IHD
).
保证,但未经测试。
注7 :
定义为(n )输出最大数量。
1数据输入驱动0V至3V 。一个输出高电平。保证,但未经测试。
AC电气特性
T
A
= +25°C
符号
参数
民
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
输出禁止时间
输出使能时间
传输延迟数据到输出
1.0
1.0
1.5
1.5
1.0
1.0
V
CC
= +5V
C
L
=
50 pF的
典型值
2.3
3.3
3.7
4.3
3.5
3.7
最大
3.6
4.1
6.0
6.5
6.0
5.6
1.0
1.0
1.5
1.5
1.0
1.0
T
A
= 40°C
to
+85°C
V
CC
=
4.5V–5.5V
C
L
=
50 pF的
民
最大
3.6
4.1
6.0
6.5
6.0
5.6
ns
ns
ns
单位
扩展交流电气特性
( SOIC封装)
40°C
to
+85°C
V
CC
=
4.5V–5.5V
符号
参数
C
L
=
50 pF的
8路输出开关
(注8)
民
f
切换
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
输出禁止时间
最大切换频率
传播延迟
数据输出
输出使能时间
1.5
1.5
1.5
1.5
1.0
1.0
典型值
100
5.0
5.5
6.5
7.0
6.0
6.0
1.5
1.5
2.5
2.5
6.0
10.0
7.5
11.0
2.5
2.5
2.5
2.5
8.5
11.0
9.5
12.5
最大
T
A
= 40°C
to
+85°C
V
CC
=
4.5V–5.5V
C
L
=
250 pF的
1输出开关
(注9 )
民
最大
T
A
= 40°C
to
+85°C
V
CC
=
4.5V–5.5V
C
L
=
250 pF的
8路输出开关
(注10 )
民
最大
兆赫
ns
ns
ns
单位
(注11 )
(注11 )
注8 :
本规范是保证,但未经测试。该限制适用于传输延迟为所有路径切换描述相
(即,所有低到高,高到低,等等) 。
注9 :
本规范是保证,但未经测试。极限代表取代50 pF负载capac-的传播延迟为250 pF负载电容
itors在标准的AC负载。本规范适用于单路输出开关而已。
注10 :
本规范是保证,但未经测试。这些限制代表的传播延迟为所有路径切换描述相
(即,所有低到高,高到低,等)代替了标准的交流负载的50 pF负载电容250 pF负载电容。
注11 :
三态延迟通过对输出端的RC网络( 500Ω , 250 pF)的主导和被排斥的数据表。
3
www.fairchildsemi.com
74ABT2541
SKEW
( SOIC封装)
T
A
= 40°C
to
+85°C
V
CC
=
4.5V–5.5V
符号
参数
C
L
=
50 pF的
8路输出开关
(注12 )
最大
t
OSHL
(注14 )
t
OSLH
(注14 )
t
PS
(注15 )
t
OST
(注14 )
t
PV
(注16 )
引脚到引脚歪斜
HL转换
引脚到引脚歪斜
LH转换
占空比
LH- HL倾斜
引脚到引脚歪斜
LH / HL转换
设备到设备斜
LH / HL转换
1.3
1.0
2.0
2.0
2.0
T
A
= 40°C
to
+85°C
V
CC
=
4.5V–5.5V
C
L
=
250 pF的
8路输出开关
(注13 )
最大
2.3
1.8
5.0
5.0
5.0
ns
ns
ns
ns
ns
单位
注12 :
本规范是保证,但未经测试。该限制适用于传输延迟为所有路径切换描述相
(即,所有低到高,高到低,等等)
注13 :
保证这些规范,但未经测试。极限代表取代50 pF负载的传输延迟与250 pF负载电容
电容器中的标准AC负载。
注14 :
歪斜是指实际的传播延迟为同一装置的任何两个单独的输出之间的差的绝对值。
该规范适用于任何输出切换HIGH到LOW (T
OSHL
) ,低到高(叔
OSLH
) ,或者其任意组合切换低
-
to
-
高和/或高
-
to
-
低(T
OST
) 。该规范是保证,但未经测试。
注15 :
这说明在同一引脚低到高和高到低转换的延迟之间的差异。它在所有测量
输出在同一芯片上(驱动程序)中,最差(最大增量)数是保证规范。本规范是保证,但未经测试。
注16 :
对于一组给定的条件(即,温度和V的传播延迟变化
CC
)从设备到设备。本规范是保证,但不
测试。
电容
符号
C
IN
C
OUT
(注17 )
参数
输入电容
输出电容
典型值
5.0
9.0
单位
pF
pF
V
CC
=
0V
V
CC
=
5.0V
条件
T
A
=
25°C
注17 :
C
OUT
的测量是在频率f
=
1兆赫;每MIL -STD -883方法3012 。
www.fairchildsemi.com
4