添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符5型号页 > 首字符5的型号第624页 > 5P49EE601NLGI
初步数据表
VERSACLOCK
低功耗时钟发生器
描述
该IDT5P49EE601是一个可编程时钟发生器
适用于低功耗,电池供电的消费类
应用程序。有4个内部锁相环,每个单独
可编程的,从而允许多达六个differrent输出
频率。从一个单一的生成频率
参考时钟。基准时钟可以来自
一个TCXO或基本模式晶体。另外一个
32.768kHz晶体振荡器,为市民提供一个真正的
时间时钟的还是非关键性能MHz处理器
时钟。
该IDT5P49EE601可以通过使用编程
在我的
2
I2C接口。编程接口使
当它是在正常运行中的设备进行编程
或者什么是俗称的系统内可编程。
一个内部EEPROM允许用户保存和恢复
该装置,而不必重新编程配置
它在上电。
每四个锁相环具有一个8位的参考分频器和一个
11位反馈分频器。这使用户能够生成
四个独特的非整数相关的频率。 PLL环路
带宽是可编程的,以允许用户定制
锁相环响应于该应用程序。例如,用户可以
调整PLL参数,以减少抖动产生或
最大限度地抖动衰减。
扩频代被支撑在所述一个
锁相环。该装置被专门设计用于与工作
显示的应用程序,以确保传播信息
为了减少保持对每个水平同步一致
ROW噪音。
总共有6个8位输出分频器。一个输出库
可以被配置为支持的LVTTL或LVDS 。所有其他
输出始终设置为LVTTL 。的输出是
连接到通过开关矩阵的锁相环。开关
基质允许用户路线的PLL输出的任
输出库。此功能可用于简化和
优化电路板布局。此外,每个输出的摆
率和启用/禁用功能可以编程。
IDT5P49EE601
特点
4个内部锁相环
内部非易失性EEPROM
内部I
2
EEPROM主界面
高速(400kHz )模式I
2
C串行接口
输入频率
- TCXO : 10兆赫至40兆赫
- 水晶: 8 MHz至30 MHz的
- RTC晶体: 32.768千赫
输出频率范围: kHz至120 MHz的
每个PLL有一个8位的参考分频器和一个11位的
反馈分压
8位输出分频器块
其中的PLL支持扩频生成
可配置为像素速率,可调节
调制速率和振幅,以支持视频时钟
无可见伪像
I / O标准:
- 输出 - 1.8V / 2.5V / 3.3V的LVTTL / LVCMOS
- 输出 - 1对可选3.3V LVDS
3个独立可调的VDDO组。
可编程斜率控制
可编程环路带宽设置
可编程的输出反转,以减少抖动双峰
单独的输出使能/禁止
省电/睡眠模式
- 10A最大的省电模式
- 32kHz的时钟输出激活睡眠模式
- 100A最大的休眠模式
1.8V VDD内核电压
提供24PIN的4x4mm QFN封装
-40至+ 85°C工业温度操作
目标应用
Smart Mobile智能手机
个人导航设备(PND)
摄像机
DSC
便携式游戏机
个人媒体播放器
IDT
VERSACLOCK
低功耗时钟发生器
1
IDT5P49EE601 REV C 061110
IDT5P49EE601
VERSACLOCK
低功耗时钟发生器
EEPROM时钟发生器
功能框图
VDD
VDDO1
VDDO2
VDDO3
X IN / R ê F
F小号ê LA
XOUT
P LL一
S
R
C
0
S
R
`
C
1
S
R
C
2
S
R
C
3
/ D IV 0
UT0
FS LB
P L LB (S S)
SDA
SCL
性S E L [ 1 : 0 ]
/ D IV 1
UT1
C对控制
逻辑
F小号ê LC
P L LC
/ D IV 2
UT2
/ D IV 3
UT3
FS ê LD
P L LD
S
R
C
4
ü牛逼4A
/ D IV 4
ü牛逼4B
32年的kX
32的kX O u那样牛逼
GND
注1: OUT4A & OUT4B对可以被配置为LVDS或两个单端LVTTL输出。
IDT
VERSACLOCK
低功耗时钟发生器
2
IDT5P49EE601 REV C 061110
IDT5P49EE601
VERSACLOCK
低功耗时钟发生器
EEPROM时钟发生器
引脚分配
OUT4A
19
X1
GND
VDD
SDA
X2
OUT3
OUT2
SEL0
VDDO1
X132k
X232k
1
OUT4B
SCLK
VDDO3
OUT0
VDD
7
13
GND
GND
VDD
VDDO2
OUT1
VDDX
24引脚QFN
引脚说明
引脚名称
OUT3
OUT2
SEL0
VDDO1
针#
1
2
3
4
I / O
O
O
I
PIN TYPE
可调整的
可调整的
LVTTL
动力
SEL1
引脚说明
可配置的时钟输出3.单端输出电压电平
由任VDDO1 , VDDO2或VDDO3是寄存器控制。
可配置的时钟输出2单端输出电压电平
由任VDDO1 , VDDO2或VDDO3是寄存器控制。
配置选择引脚。内部弱上拉下拉电阻。
设备供电。连接到1.8 3.3V 。使用寄存器
设置中,选择输出电压电平OUT0 - OUT4 。 VDDO1
必须大于或等于两个VDDO2和VDDO3 。
32kHz的CRYSTAL_IN - 参考晶振输入
32kHz的CRYSTAL_OUT - 参考晶体反馈。
晶体振荡器电源。连接到1.8V 。使用过滤
模拟电源(如果可用) 。
连接到地面。
设备供电。连接到1.8V 。
设备供电。连接到1.8 3.3V 。使用寄存器
设置中,选择输出电压电平OUT0 - OUT4 。 VDDO2
必须等于或小于VDDO1 。
可配置的时钟输出1单端输出电压电平
由任VDDO1 , VDDO2或VDDO3是寄存器控制。
配置选择引脚。内部弱上拉下拉电阻。
X132k
X232k
VDDX
GND
VDD
VDDO2
5
6
7
8
9
10
I
O
LVTTL
LVTTL
动力
动力
动力
动力
OUT1
SEL1
11
12
O
I
可调整的
LVTTL
IDT
VERSACLOCK
低功耗时钟发生器
3
IDT5P49EE601 REV C 061110
IDT5P49EE601
VERSACLOCK
低功耗时钟发生器
EEPROM时钟发生器
GND
VDD
OUT0
VDDO3
13
14
15
16
O
动力
动力
可调整的
动力
连接到地面。
设备供电。连接到1.8V 。
可配置的时钟输出0单端输出电压电平
由任VDDO1 , VDDO2或VDDO3是寄存器控制。
设备供电。连接到1.8 3.3V 。使用寄存器
设置中,选择输出电压电平OUT0 - OUT4 。 VDDO3
必须等于或小于VDDO1 。
I
2
时钟。
可配置的时钟输出4B 。单端或差分时
结合OUT4A 。输出电压电平被控制
VDDO1.
可配置的时钟输出4A 。单端或差分时
结合OUT4B 。输出电压电平被控制
VDDO1.
SCLK
OUT4B
17
18
I
O
LVTTL
可调整的
OUT4A
19
O
可调整的
SDA
VDD
GND
XIN / REF
XOUT
20
21
22
23
24
I / O
漏极开路双向I
2
C数据。
动力
动力
设备供电。连接到1.8V 。
连接到地面。
兆赫CRYSTAL_IN - 参考晶振输入或外部
参考时钟输入。
兆赫CRYSTAL_OUT - 参考晶体反馈。
I
O
LVTTL
LVTTL
注1 :输出是用户可编程的驱动单端1.8V / 2.5V / 3.3V LVTTL 。差分LVDS接口
可以在连接到用于OUT4A / OUT4B产生水平VDDO1 = 3.3V和配置寄存器
适当。奥尔韦完全采用VDDO电源之前上电VDD和VDDX 。
注2 :默认配置CLK1 =缓冲MHz参考输出和CLK2 = 32.768kHz的缓冲输出。所有
其他输出关闭。
IDT
VERSACLOCK
低功耗时钟发生器
4
IDT5P49EE601 REV C 061110
IDT5P49EE601
VERSACLOCK
低功耗时钟发生器
EEPROM时钟发生器
PLL功能和说明
8-bit
D
VCO
1-bit
11-bit
A
M
PLL框图
参考分频器
(D )值
反馈
预分频器
( XDIV )
1或4的
1
4
1位或8位
DIVIDE
2
1或4的
1
反馈
(M )值
可编程
扩频
环路带宽生成能力
PLLA
PLLB
PLLC
PLLD
1 - 255
1 - 255
1 - 255
1 - 255
6 - 2047
6 - 2047
6 - 2047
6 - 2047
是的
是的
是的
是的
No
是的
No
No
1.XDIVA或XDIVD = 0 , A = 1 。 XDIVA或XDIVD = 1 , A = 4 。
2.XDIVC = 0 , A = 1 。 XDIVC = 1开启8位预分频倍数, A = FBC2 [ 7 : 0 ] 。总的反馈鸿沟等于
FBC [10: 0] * FBC2 [7:0 ] 。
晶振输入( XIN / REF )
晶体振荡器应该是基本模式石英
晶体;泛音晶体是不适合的。水晶
频率应为并联共振的指定
50最大等效串联谐振。
参考预分频器,参考分频器,
反馈分频器和后分频器
每个PLL集成了一个8位的参考标器和一个
11位的反馈分频器,其允许用户以产生
四个独特的非整数相关的频率。 PLLA和
PLLD每个人都有一个反馈的预分频器提供
额外的乘法kHz参考时钟
应用程序。每个输出分频器支持8位的后分频器。
下列方程支配如何,输出频率为
计算出来的。
晶体负载电容
该器件晶振连接应包括垫
从X1的小电容到地,从X2到地面。
这些电容器用于调节的杂散电容
主板相匹配的要求名义上晶体负载
电容。由于负载电容只能是
在此修整过程中增加时,它保持是非常重要的
杂散电容为最小通过使用非常短的印刷电路板
痕迹(没有通孔)的晶体和器件之间。水晶
电容器必须从每一个引脚X1的连接和
X 2接地。
晶体cpacitors是在器件内部和具有
为8pF的有效值。
F
OUT
= F
IN
*
(
一个* M
)
D
ODIV
(当量2)
其中f
IN
为参考频率,A是反馈
预分频器值, M为反馈分压器值,D是
参考分频器值, ODIV是总的后分频值,
和f
OUT
是所得到的输出频率。程序设计
任何一个分频器可能对输出毛刺。
IDT
VERSACLOCK
低功耗时钟发生器
5
IDT5P49EE601 REV C 061110
查看更多5P49EE601NLGIPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    5P49EE601NLGI
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:97877807 复制

电话:171-4755-1968(微信同号)
联系人:周小姐171-4755-1968微信同号,无线联通更快捷!
地址:体验愉快问购元件!帮您做大生意!!深圳市福田区3037号南光捷佳大厦2418室
5P49EE601NLGI
IDT
24+
1001
QFN-24
★体验愉快问购元件!!就找我吧!《停产物料》
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
5P49EE601NLGI
IDT
新年份
18600
24QFN
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
5P49EE601NLGI
IDT
新年份
18600
24QFN
全新原装正品/质量有保证
查询更多5P49EE601NLGI供应信息

深圳市碧威特网络技术有限公司
 复制成功!