添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符2型号页 > 首字符2的型号第625页 > 2N628
CY7C1339
128K ×32的同步流水线高速缓存RAM
特点
支持100 -MHz的总线Pentium和PowerPC
零等待状态操作
完全注册的输入和输出管线能操作
ATION
128K由32个通用I / O架构
3.3V核心供电
2.5V / 3.3V的I / O操作
快速时钟到输出时间
- 3.5纳秒( 166 - MHz器件)
- 4.0纳秒( 133 - MHz器件)
- 5.5纳秒( 100 - MHz器件)
用户可选的突发计数器支持Intel养老金
氚交错或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
符合JEDEC标准的100引脚排列TQFP
“ZZ”睡眠模式选项和停止时钟选项
该CY7C1339 I / O引脚可以在任的2.5V或操作
3.3V电平;在I / O引脚3.3V宽容当V
DDQ
=2.5V.
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。 MAX-
从时钟的上升imum接入时延是3.5纳秒( 166 - MHz的
装置) 。
该CY7C1339支持或者交错突发SE-
quence使用的Intel Pentium处理器或线性猝发
序所使用的处理器,如PowerPC的。爆
序列是通过MODE引脚选择。可以访问
可以通过确认该处理器地址选通脉冲启动
( ADSP )或控制器地址选通( ADSC )在时钟的上升。
通过突发序列地址的进步所配置
由ADV输入控制。 2位片上环绕爆
计数器捕获所述第一地址中的一个脉冲串序列和
自动递增地址突发的其余部分
访问。
字节写操作均合格的四个字节写入
选择( BW
[3:0]
)输入。全局写使能( GW )覆盖
所有写字节输入和写入数据到所有的四个字节。所有的写操作
带有片上同步自定时写税务局局长的进行
cuitry 。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能(OE )为方便银行SE-
经文和输出三态控制。为了提供prop-
在深度扩展器的数据, OE是在第一屏蔽
从取消选择状态,当出现一个读周期的时钟。
功能说明
该CY7C1339是3.3V , 128K 32同步流水线
SRAM缓存设计,支持零等待状态的二次
高速缓存以最小的胶合逻辑。
逻辑框图
CLK
ADV
ADSC
ADSP
A
[16:0]
GW
BWE
BW
3
BW
2
模式
(A
[1;0]
) 2
BURST Q
0
CE计数器
Q
1
CLR
Q
地址
CE注册
D
D
DQ [31:24 ]问
BYTEWRITE
注册
15
17
17
15
128KX32
内存
ARRAY
DQ [23:16 ]问
BYTEWRITE
注册
D
Q
DQ [15:8 ]
BYTEWRITE
注册
Q
DQ [7:0 ]
BYTEWRITE
注册
BW
1
D
BW
0
CE
1
CE
2
CE
3
32
32
D
ENABLE Q
CE注册
CLK
Q
D
使能延迟
注册
CLK
产量
注册
CLK
输入
注册
CLK
OE
ZZ
睡觉
控制
DQ
[31:0]
Intel和Pentium是Intel Corporation的注册商标。
PowerPC是IBM公司的注册商标。
赛普拉斯半导体公司
3901北一街
圣荷西
CA 95134
本站由ICminer.com电子图书馆服务版权所有2003
408-943-2600
2000年5月8日
CY7C1339
引脚配置
BYTE2
100
BYTE3
NC
DQ
16
DQ
17
V
DDQ
V
SSQ
DQ
18
DQ
19
DQ
20
DQ
21
V
SSQ
V
DDQ
DQ
22
DQ
23
NC
V
DD
NC
V
SS
DQ
24
DQ
25
V
DDQ
V
SSQ
DQ
26
DQ
27
DQ
28
DQ
29
V
SSQ
V
DDQ
DQ
30
DQ
31
NC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
A6
A7
CE
1
CE
2
BW
3
BW
2
BW
1
BW
0
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
8
A
9
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
r
100引脚TQFP
CY7C1339
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
NC
DQ
15
DQ
14
V
DDQ
V
SSQ
DQ
13
DQ
12
DQ
11
DQ
10
V
SSQ
V
DDQ
DQ
9
DQ
8
V
SS
NC
V
DD
ZZ
DQ
7
DQ
6
V
DDQ
V
SSQ
DQ
5
DQ
4
DQ
3
DQ
2
V
SSQ
V
DDQ
DQ
1
DQ
0
NC
BYTE1
BYTE0
10
选购指南
7C1339-166
最大访问时间(纳秒)
最大工作电流(mA )
最大的CMOS待机电流(mA )
广告
广告
3.5
420
10
7C1339-133
4.0
375
10
7C1339-100
5.5
325
10
本站由ICminer.com电子图书馆服务版权所有2003
模式
A
5
A
4
A
3
A
2
A
1
A
0
NC
NC
V
SS
V
DD
NC
NC
A
10
A
11
A
12
A
13
A
14
A
15
A
16
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
2
CY7C1339
引脚德网络nitions
引脚数
50–44, 81,
82, 99, 100,
32–37
96–93
88
名字
A
[16:0]
I / O
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
输入时钟
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
异步
描述
用于选择的64K地址位置中的一个地址输入。采样的
上升CLK的边缘,如果ADSP ADSC或低电平有效,和CE
1
,CE
2
和CE
3
采样活跃。一
[1:0]
喂2位计数器。
字节写选择输入,低电平有效。合格与BWE进行字节写操作
到SRAM中。采样在CLK的上升沿。
全局写使能输入,低电平有效。当上的上升沿置位低
CLK ,一个全球性的写入的数值进行(所有字节写入,不管
在BW
[3:0]
和BWE ) 。
字节写使能输入,低电平有效。采样在CLK的上升沿。这
信号必须被拉低,进行字节写操作。
时钟输入。用于捕获所有的同步输入到设备中。也可用于
增加突发计数器时, ADV为低电平时,一阵操作过程中。
芯片使能1输入,低电平有效。采样在CLK的上升沿。在使用
与CE联
2
和CE
3
选择/取消选择该设备。如果ADSP被忽略
CE
1
为高。
芯片使能2输入,高电平有效。采样在CLK的上升沿。在使用
与CE联
1
和CE
3
选择/取消选择该设备。
芯片使能3输入,低电平有效。采样在CLK的上升沿。在使用
与CE联
1
和CE
2
选择/取消选择该设备。
输出使能,异步输入,低电平有效。控制着我的方向/ O
销。当低时, I / O引脚用作输出。当冷清HIGH , I / O引脚
有三态,并作为输入数据引脚。中的所述第一时钟的OE被屏蔽
一个从取消选中状态时出现的读周期。
超前输入信号,采样在CLK的上升沿。当断言,它自动
matically递增在一个脉冲串周期的地址。
地址选通从处理器,采样在CLK的上升沿。当assert-
ED低时,
[16:0]
被捕获在地址寄存器中。一
[1:0]
也被加载到
突发计数器。当ADSP和ADSC都断言,只有ADSP是公认的。
ASDP被忽略时, CE
1
冷清HIGH 。
地址选通从控制器,取样在CLK的上升沿。当assert-
ED低时,
[16:0]
被捕获在地址寄存器中。一
[1:0]
也被加载到
突发计数器。当ADSP和ADSC都断言,只有ADSP是公认的。
ZZ “休眠”输入。此高电平输入将器件置于一个非时间关键
“休眠”状态与数据的完整性保护。留下ZZ浮动或NC DE-会
故障设备进入活动状态。 ZZ具有内部上拉下来。
双向数据I / O线。作为输入,它们馈入一个片上的数据的寄存器,它
由CLK的上升沿触发。为输出,他们提供包含数据
在由A所指定的存储器位置
[16:0]
期间的前一个时钟的上升
读周期。销的方向由OE控制。当OE是断言
低电平时,引脚用作输出。当HIGH , DQ
[31:0]
被放置在一个三态
条件。
电源输入到该装置的核心。应连接到3.3V电源
供应量。
地面的装置的核心。应连接到该系统的地面。
电源为I / O电路。应连接到3.3V或2.5V电源
供应量。
地面的I / O电路。应连接到该系统的地面。
选择爆秩序。当连接到GND选择线性突发序列。当绑
到V
DDQ
或悬空选择交错突发序列。这是一个带针和
应保持装置操作期间是静态的。当悬空, NC ,默认为
交错的突发订单。模式引脚具有内部上拉了起来。
未连接。
BW
[3:0]
GW
87
89
98
BWE
CLK
CE
1
97
92
86
CE
2
CE
3
OE
83
84
ADV
ADSP
输入 -
同步
输入 -
同步
85
ADSC
输入 -
同步
输入 -
异步
I / O-
同步
64
ZZ
29 , 28 , 25-22 , DQ
[31:0]
19, 18,13,12,
9–6, 3, 2, 79,
78, 75–72,
69, 68, 63, 62
59–56, 53, 52
15, 41, 65, 91 V
DD
17, 40, 67, 90
4, 11, 20, 27,
54, 61, 70, 77
5, 10, 21, 26,
55, 60, 71, 76
31
V
SS
V
DDQ
V
SSQ
模式
电源
I / O电源
供应
I / O接地
输入 -
STATIC
1, 14, 16, 30,
38, 39, 42, 43,
51, 66, 80
NC
-
本站由ICminer.com电子图书馆服务版权所有2003
3
CY7C1339
介绍
功能概述
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。 MAX-
从时钟上升imum接入延迟(叔
CO
)为3.5纳秒( 166 - MHz的
装置) 。
该CY7C1339支持系统利用二级缓存
线性或交错突发序列。交错的
爆为了支持Pentium和i486的处理器。线性
突发序列适合于采用一个线性的处理器
爆序列。突发顺序是用户可选择的,并且是DE-
通过抽样的方式输入termined 。访问可以initi-
ated与任何处理器地址选通( ADSP )或
控制器地址选通( ADSC ) 。地址进展
通过脉冲串序列由ADV输入控制。一
2位片上环绕突发计数器捕捉到的第AD-
身穿突发序列,并自动递增
解决了的突发访问的其余部分。
字节写操作均合格的字节写使能
( BWE )和字节写选择( BW
[3:0]
)输入。全局写
启用( GW )将覆盖所有写字节输入和写入数据
所有四个字节。所有的写操作都简化片上同步的
理性的自定时写电路。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能(OE )为方便银行SE-
经文和输出三态控制。如果CE ADSP被忽略
1
为高。
单一的读访问
当满足以下条件,卫星 - 该访问被启动
isfied在时钟的上升: ( 1 ) ADSP或ADSC为低电平, ( 2 )
CE
1
,CE
2
,CE
3
都置为有效,和(3)的写信号
( GW , BWE )都是冷清HIGH 。如果CE ADSP被忽略
1
is
HIGH 。出现在地址输入地址(A
[16:0]
)是
存储到地址前进逻辑和地址
注册时提交给存储器核心。该cor-
响应数据被允许传播到的输入
输出寄存器。在下一时钟的数据的上升沿
被允许通过输出寄存器和上传播
在3.5纳秒( 166 - MHz器件) ,如果OE处于活动状态的数据总线
低。当SRAM是新兴的出现唯一的例外
从取消选择状态为选中状态,其输出为
接入的第一个周期内始终三态。后
的存取的第一个周期中,输出由所述控制
OE信号。连续的单个读周期总是得到支持。
一旦SRAM被取消的芯片在时钟上升沿选择
而无论是ADSP或ADSC信号,其输出将三态
马上。
单写访问发起的ADSP
此访问被启动时,同时满足以下两个条件
满意在时钟的上升: ( 1 ) ADSP为低电平,和( 2 )
CE
1
,CE
2
,CE
3
都置为有效。地址提交
到A
[16:0]
被加载到地址寄存器和地址
同时被输送到RAM核心地位的逻辑。该
写信号( GW , BWE和BW
[3:0]
)和ADV输入时,忽略
在这第一个周期接异。
ADSP-触发的写访问需要两个时钟周期来
完整的。如果网关被置为低电平的第二个时钟崛起,
数据提交给DQ
[31:0]
输入端被写入,对应
在RAM的核心应的地址位置。如果GW为高,
然后写操作是由BWE和带宽控制
[3:0]
良。该CY7C1339提供字节写入功能,是DE-
刻划在写周期说明表。断言
字节写使能输入( BWE )与选定的字节写
( BW
[3:0]
)输入将有选择地写入只有所需的字节数。
字节写操作字节时没有选择将维持
不变。一个同步自定时写机制有
被提供以简化的写操作。
由于CY7C1339是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
到DQ
[31:0]
输入。这样做将三态输出driv-
ERS 。为安全起见, DQ
[31:0]
是自动
三态每当一个写周期被检测,而不管
OE的状态。
单写访问发起ADSC
ADSC写访问被当以下条件启动
系统蒸发散是满足: ( 1 ) ADSC为低电平, ( 2 )是ADSP
冷清HIGH , ( 3 ) CE
1
,CE
2
,CE
3
都置为有效,并
( 4)写输入相应组合( GW , BWE ,
和BW
[3:0]
)被置为有效进行写入到设备
sired字节(多个) 。 ADSC-触发写访问需要一个单一的
时钟周期来完成。呈现给地址
[16:0]
is
装入地址寄存器和地址前进
逻辑而被输送到RAM核心。该ADV输入
在这个周期被忽略。如果全局写进行的,该
数据提交给DQ
[31:0]
被写入到对应
在RAM的核心地址位置。如果一个字节写操作进行的,
只有被选中的字节写入。字节期间未选择
字节写操作将保持不变。一种同步
自定时写入机制被提供以简化
写操作。
由于CY7C1339是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
到DQ
[31:0]
输入。这样做将三态输出driv-
ERS 。为安全起见, DQ
[31:0]
是自动
三态每当一个写周期被检测,而不管
OE的状态。
突发序列
该CY7C1339提供一个二位环绕计数器,由供给
A
[1:0]
,实现无论是交错或线性突发SE-
quence 。交错的脉冲串序列被设计specifi-
美云,支持英特尔奔腾应用。线性爆
序列被设计为支持遵循线性的处理器
耳边一阵序列。色同步信号序列是用户可选择的
通过MODE输入。
主张ADV较低,时钟的上升会自动递增
该数据串计数器中的脉冲串序列中的下一个地址。
读取和写入,支持突发操作。
交错突发序列
第一次
地址
A
[1:0]
00
01
10
11
第二
地址
A
[1:0]
01
00
11
10
第三
地址
A
[1:0]
10
11
00
01
第四
地址
A
[1:0]
11
10
01
00
本站由ICminer.com电子图书馆服务版权所有2003
4
CY7C1339
线性突发序列
第一次
地址
A
[1:0]
00
01
10
11
第二
地址
A
[1:0]
01
10
11
00
第三
地址
A
[1:0]
10
11
00
01
第四
地址
A
[1:0]
11
00
01
10
睡眠模式
ZZ的输入引脚是一个异步输入。断言ZZ plac-
西文中功率节省“睡眠”模式中的SRAM 。两个时钟
指令周期才能从这个“休眠”模式进入或退出。
在此模式下,数据的完整性是有保证。访问
当进入“休眠”模式下,不考虑待处理
有效的,也不是在完成所保证的操作。该
设备之前必须进入“休眠”模式取消选择。
CE
1
,CE
2
,CE
3
, ADSP和ADSC必须保持非活动状态的
吨的持续时间
ZZREC
之后, ZZ输入返回低电平。
ZZ模式电气特性
参数
I
DDZZ
t
ZZS
t
ZZREC
描述
贪睡模式
待机电流
设备操作
ZZ
ZZ恢复时间
测试条件
ZZ > V
DD
0.2V
ZZ > V
DD
0.2V
ZZ < 0.2V
2t
CYC
分钟。
马克斯。
3
2t
CYC
单位
mA
ns
ns
本站由ICminer.com电子图书馆服务版权所有2003
5
查看更多2N628PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    2N628
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
2N628
√ 欧美㊣品
▲10/11+
10053
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
2N628
√ 欧美㊣品
▲10/11+
8209
贴◆插
【dz37.com】实时报价有图&PDF
查询更多2N628供应信息

深圳市碧威特网络技术有限公司
 复制成功!