添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符2型号页 > 首字符2的型号第93页 > 24LC21-IP
24LCS21
1K 2.5V双模式I
2
C
串行EEPROM
特点
完全实现DDC1
/DDC2
接口显示器identi网络阳离子
硬件写保护引脚
到2.5V单电源供电,工作下来
低功耗CMOS技术
- 1毫安典型工作电流
- 10
待机电流典型值5.5V
2线串行接口总线,I
2
C
兼容( SCL )
自定时写周期(包括自动擦除)
多达8个字节页写缓存
100千赫( 2.5V )和400 kHz ( 5V )的兼容性
( SCL )
千万擦除/写周期保证
数据保留和GT ; 200年
8引脚PDIP和SOIC封装
可用于扩展级温度范围
- 商业( C) :
0
°
C至+70
°
C
- 工业级(I )
-40
°
C至+ 85
°
C
封装类型
PDIP
NC
NC
WP
V
SS
SOIC
NC
NC
WP
V
SS
1
24LCS21
24LCS21
2
3
4
8
7
6
5
V
CC
VCLK
SCL
SDA
1
2
3
4
8
7
6
5
V
CC
VCLK
SCL
SDA
描述
Microchip Technology Inc.的24LCS21是
128 ×8位的双模电可擦除PROM 。
该器件是专为应用要求
存储和CON组fi guration串行传输和
控制信息。两种操作模式已
实现:只传输模式和双向
模式。上电时,该设备将在发送
唯一模式中,发送整个的串行比特流
存储阵列的内容,由VCLK引脚时钟。一
有效的前高后低过渡到SCL引脚将导致
设备进入双向模式,以字节选择 -
在标存储器阵列能够读/写能力
准我
2
C协议。
该24LCS21还使用户能够写保护
利用其写保护引脚整个存储器的内容。该
24LCS21可在一个标准的8引脚PDIP和
SOIC封装,在商业和工业
温度范围。
框图
WP
高压发生器
I / O
控制
逻辑
内存
控制
逻辑
XDEC
EEPROM
ARRAY
页锁存器
SDA ,SCL
YDEC
VCLK
V
CC
V
SS
SENSE AMP
R / W控制
DDC是视频电子标准协会的注册商标。
I
2
C是飞利浦公司的商标。
1996年Microchip的科技公司
DS21127B第1页
本文档与FrameMaker的4 0 4创建
24LCS21
1.0
1.1
电气特性
最大额定值*
表1-1:
名字
WP
V
SS
SDA
SCL
VCLK
V
CC
NC
引脚功能表
功能
写保护(低电平有效)
串行地址/数据I / O
串行时钟(双向模式)
串行时钟(发送-only模式)
+ 2.5V至5.5V电源
无连接
V
CC
...................................................................................7.0V
所有输入和输出w.r.t. V
SS
............... -0.6V到V
CC
+1.0V
储存温度.....................................- 65
°
C至+150
°
C
环境温度。电源采用................- 65
°
C至+ 125
°
C
引线焊接温度( 10秒) ............. 300
°
C
所有引脚的ESD保护
..................................................≥
4千伏
*注意:
条件超过上述“绝对最大值”上市
可能对器件造成永久性损坏。这是一个压力额定
荷兰国际集团的设备仅运行在超过或任何
上述其他条件,在操作列表说明
本规范是不是暗示。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
表1-2:
DC特性
V
CC
= + 2.5V至5.5V
商业( C) :环境温度Tamb = 0
°
C至+70
°
C
产业
(I):
TAMB = -40
°
C至+ 85
°
C
参数
符号
V
IH
V
IL
V
IH
V
IL
V
HYS
V
OL1
V
OL2
I
LI
I
LO
C
INT
I
CC
I
CC
I
CCS
0.7 V
CC
0.3 V
CC
2.0
.05 V
CC
0.8
0.2 V
CC
0.4
0.6
10
10
10
最大
单位
V
V
V
V
V
V
V
A
A
pF
mA
mA
A
A
V
CC
2.7V (注)
V
CC
< 2.7V (注)
(注)
I
OL
= 3毫安, V
CC
= 2.5V (注1 )
I
OL
= 6毫安, V
CC
= 2.5V
V
IN
= 0.1V至V
CC
V
OUT
= 0.1V至V
CC
V
CC
= 5.0V (注1) ,
TAMB = 25
°
C,F
CLK
= 1兆赫
V
CC
= 5.5V , SCL = 400千赫
V
CC
= 3.0V , SDA ,SCL = = V
CC
V
CC
= 5.5V , SDA ,SCL = = V
CC
条件
SCL和SDA引脚:
高电平输入电压
低电平输入电压
输入电平VCLK引脚:
高电平输入电压
低电平输入电压
施密特触发器输入迟滞
低电平输出电压
低电平输出电压
输入漏电流
输出漏电流
引脚电容(所有输入/输出)
工作电流
-10
-10
3
1
30
待机电流
100
注:此参数是周期性采样,而不是100 %测试。
DS21127B第2页
1996年Microchip的科技公司
24LCS21
表1-3:
AC特性
VCC = 2.5-5.5V
参数
时钟频率
时钟高电平时间
时钟低电平时间
SDA和SCL上升时间
SDA和SCL下降时间
START条件保持时间
启动条件建立时间
数据输入保持时间
数据输入建立时间
停止条件的建立时间
时钟输出有效
总线空闲时间
VCC = 4.5 - 5.5V
单位
备注
0
600
1300
600
600
0
100
600
1300
符号
F
CLK
T
T
T
R
T
F
T
HD
:
STA
T
SU
:
STA
T
HD
:
DAT
T
SU
:
DAT
T
SU
:
申通快递
T
AA
T
BUF
0
4000
4700
4000
4700
0
250
4000
4700
最大
100
1000
300
3500
最大
400
300
300
900
千赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
(注1 )
(注1 )
在此之后的第一个网络时钟
产生的脉冲
仅与重复
启动条件
(注2 )
输出下降时间从V
IH
最低至V
IL
最大
输入滤波器尖峰抑制
( SDA和SCL引脚)
写周期时间
输出VCLK有效
VCLK高时间
VCLK低电平时间
VCLK建立时间
VCLK保持时间
模式转变时
发射功率只有时间
输入滤波器尖峰抑制
( VCLK引脚)
耐力
T
OF
T
SP
T
WR
T
VAA
T
VHIGH
T
VLOW
T
VHST
T
SPVL
T
VHZ
T
VPU
T
SPV
4000
4700
0
4000
0
10M
250
100
10
2000
500
100
20 + 0.1
C
B
600
1300
0
600
0
10M
250
50
10
1000
500
100
ns
ns
ms
ns
ns
ns
ns
ns
ns
ns
ns
周期
(注2 )
时间总线必须是自由的
之前,一个新的传输
开始
(注1 ) ,C
B
100 pF的
(注3)
字节和页模式
发送-only模式参数
25
°C,
V
CC
= 5.0V ,块模式
(注4 )
注1 :未经过100%测试。
B
=在pF的总线上的总电容。
2 :作为发送器,器件必须提供内部最小延迟时间,以弥补理解过程把网络内德区( MIN-
imum 300 ns的SCL的下降沿),以避免产生意外的启动或停止条件。
3:将合并
SP
和V
HYS
特定网络阳离子是由于施密特触发器输入端,提供了噪声和尖峰
抑制。这省去了为T
I
特定网络阳离子标准操作。
4 :该参数没有进行测试,但性能可以保证。对于一个特定的应用程序估计耐用性
阳离子,请咨询可在我们的BBS或网站获得的总耐力模式。
1996年Microchip的科技公司
DS21127B第3页
24LCS21
2.0
功能说明
该24LCS21工作在两种模式下,
发送-only模式和双向模式。那里
是一个独立的两线协议,支持每一种模式,
每个都具有一个独立的时钟输入,但共享一个COM
纹数据线(SDA) 。该器件进入横贯
MIT -only模式上电时。在这种模式下,该设备
响应于发送SDA引脚上的数据位
在VCLK销时钟信号。该装置将保持在
这种模式,直到一个有效的前高后低过渡放置在
SCL输入。当SCL一个有效的过渡recog-
的发布,该设备将切换到该双向
模式。到设备切换回的唯一方式
发送-only模式是从切断电源
装置。
这种模式下,数据在SDA引脚8位传输
字节,每个字节后面第九,零位
(图2-1 ) 。时钟源的发送,只有
设置在VCLK销模式,和一个数据位为输出
穿上这个引脚的上升沿。的8位中的每个
字节传输最显着的一点科幻RST 。每个字节
在存储器阵列内将在顺序输出。
当在存储器阵列中的最后一个字节被发送,
内部地址指针将环绕到
科幻RST存储位置( 00H ),然后继续。双方向
tional模式时钟( SCL)引脚必须保持高的
器件留在发送- Only模式。
2.2
初始化程序
2.1
发送-only模式
该设备将在发送-only模式在上电时
地址00H 。该模式支持单向2
有线协议的连续传输
存储器阵列的内容。该设备要求
它被初始化之前有效数据被发送横贯
MIT -only模式(请参见初始化程序,下同) 。在
经过V
CC
稳定后,该设备将在
发送-only模式。在VCLK引脚九个时钟周期
必须考虑到该设备为它执行内部
同步控制器。在此期间, SDA引脚将
在高阻抗状态。上的上升沿
第十个时钟周期,器件将输出连接第一个无效
数据位,将是解决最显着的位
00H 。 (图2-2 ) 。
图2-1:仅用于发送模式
SCL
T
VAA
T
VAA
SDA
第1位( LSB )
空位
第1位( MSB )
第7位
VCLK
T
VHIGH
T
VLOW
图2-2:器件初始化
VCC
SCL
T
VAA
T
VAA
SDA
高阻抗为9个时钟周期
T
VPU
8位
第7位
VCLK
1
2
8
9
10
11
DS21127B第4页
1996年Microchip的科技公司
24LCS21
3.0
双向模式
3.1双向模式总线特性
以下
总线协议
已经去连接定义:
当总线数据传输,可以只启动
不忙。
在数据传输,数据线必须保持
稳定,只要时钟线为高电平。变化
中时,数据线,时钟线为高电平,将
解释为启动或停止条件。
因此,以下总线条件已
德网络定义(图3-2 ) 。
3.1.1
总线不忙( A)
该24LCS21可以切换成双向
模式(图3-1 ),通过施加有效的前高后低
过渡的双向模式时钟( SCL ) 。
当该装置已经被切换到双向
tional模式下, VCLK输入被忽略,与
不同的是一个逻辑高电平的是为了使
写能力。该模式支持两线双向的方向
方面的资料传输协议(我
2
C ) 。在这个原型
栏,该总线上发送数据的设备是德音响定义为
发射机中,和从所述接收数据的装置
总线是德音响定义为接收器。总线必须CON组
由生成是双向主设备受控
tional模式时钟( SCL),控制总线访问
并产生起始和停止条件,而
在24LCS21充当奴隶。主机和从机
可以作为发送器或接收器,但由主操作
设备确定哪种模式被激活。
在这种模式下, 24LCS21只响应命令
对于设备1010 000X 。
数据和时钟线保持高电平。
3.1.2
启动数据传输( B)
前高后SDA线同时从高到低的跳变
时钟( SCL )为高电平产生启动条件。所有
命令前面必须有一个起始条件。
3.1.3
停止数据传输( C)
从低到SDA线,而高的转换
时钟( SCL )为高电平产生停止条件。所有
操作必须以一个停止条件。
图3-1:模态跃迁
仅用于发送模式
SCL
T
VHZ
双向模式
SDA
VCLK
图3-2:数据传输序列串行总线上
(A)
(B)
(D)
(D)
(C)
(A)
SCL
SDA
开始
条件
地址或
应答
有效
数据
允许
要改变
停止
条件
1996年Microchip的科技公司
DS21127B第5页
24LC21
1K 2.5V双模式I
2
C
串行EEPROM
特点
到2.5V单电源供电,工作下来
完全实现DDC1
/DDC2
之间
面对监视器identi网络阳离子
低功耗CMOS技术
- 1毫安典型工作电流
- 10
待机电流典型值5.5V
2线串行接口总线,I
2
C
兼容
自定时写周期(包括自动擦除)
多达8个字节页写缓存
100千赫( 2.5V )和400 kHz ( 5V )的兼容性
工厂编程( QTP )提供
- 100擦除/写周期保证
数据保留和GT ; 200年
8引脚PDIP和SOIC封装
可用于扩展级温度范围
- 商业( C) :
0 ° C至+ 70°C
- 工业级(I ) :
-40 ° C至+ 85°C
封装类型
PDIP
NC
NC
NC
V
SS
1
2
3
4
24LC21
8
7
6
5
V
CC
VCLK
SCL
SDA
SOIC
1
2
3
4
24LC21
8
7
5
5
NC
NC
NC
V
SS
V
CC
VCLK
SCL
SDA
描述
Microchip Technology Inc.的24LC21是一个128 ×8位
电可擦除的PROM 。该器件是专为
在需要存储和串行传输的应用程序使用
使命CON组fi guration和控制信息。两
操作模式已经实施:发送
只有模式和双向模式。上电时,
该设备将在仅发送模式,发送
的整个存储器阵列的内容的串行比特流,
由VCLK引脚时钟。一个有效的高到低的转换
在SCL引脚将导致器件进入
双向模式,以字节可选的读/写
存储器阵列的能力。该24LC21可用
在一个标准的8引脚PDIP和SOIC封装
商用和工业温度范围。
框图
VCLK
高压发生器
I / O
控制
逻辑
内存
控制
逻辑
XDEC
EEPROM
ARRAY
页锁存器
SDA
SCL
YDEC
V
CC
V
SS
SENSE AMP
R / W控制
DDC是视频电子标准协会的注册商标。
I
2
C是飞利浦公司的商标。
1996年Microchip的科技公司
DS21095F第1页
本文档与FrameMaker的4 0 4创建
24LC21
1.0
1.1
电气特性
最大额定值*
表1-1:
名字
V
SS
SDA
SCL
VCLK
V
CC
NC
引脚功能表
功能
串行地址/数据I / O
串行时钟(双向模式)
串行时钟(发送-only模式)
+ 2.5V至5.5V电源
无连接
V
CC
...................................................................................7.0V
所有输入和输出w.r.t. V
SS
............... -0.6V到V
CC
+1.0V
存储温度..................................... -65 ° C至+ 150°C
环境温度。与施加的功率................ -65C至+ 125C
引线焊接温度( 10秒) ............. + 300℃
所有引脚的ESD保护
..................................................≥
4千伏
*注意:
条件超过上述“绝对最大值”上市
可能对器件造成永久性损坏。这是一个压力额定
荷兰国际集团的设备仅运行在超过或任何
上述其他条件,在操作列表说明
本规范是不是暗示。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
表1-2:
DC特性
V
CC
= + 2.5V至5.5V
商业( C) :环境温度Tamb = 0°C至+ 70°C
产业
(I):
环境温度Tamb = -40°C至+ 85°C
参数
符号
V
IH
V
IL
V
IH
V
IL
V
HYS
V
OL1
V
OL2
I
LI
I
LO
C
IN
, C
OUT
I
CC
I
CC
I
CCS
.7 V
CC
2.0
.05 V
CC
-10
-10
最大
.3 V
CC
.8
.2 V
CC
.4
.6
10
10
10
3
1
30
100
单位
V
V
V
V
V
V
V
A
A
pF
mA
mA
A
A
V
CC
2.7V (注1 )
V
CC
< 2.7V (注1 )
(注1 )
I
OL
= 3毫安, V
CC
= 2.5V (注1 )
I
OL
= 6毫安, V
CC
= 2.5V
V
IN
= .1V到V
CC
V
OUT
= .1V到V
CC
V
CC
= 5.0V (注1) ,
TAMB = 25
°
C,F
CLK
= 1兆赫
V
CC
= 5.5V , SCL = 400千赫
V
CC
= 3.0V , SDA ,SCL = = V
CC
V
CC
= 5.5V , SDA ,SCL = = V
CC
(注2 )
条件
SCL和SDA引脚:
高电平输入电压
低电平输入电压
输入电平VCLK引脚:
高电平输入电压
低电平输入电压
施密特触发器输入迟滞
低电平输出电压
低电平输出电压
输入漏电流
输出漏电流
引脚电容(所有输入/输出)
工作电流
待机电流
注1:此参数是周期性采样,而不是100 %测试。
2: V
LCK
必须接地。
DS21095F第2页
1996年Microchip的科技公司
24LC21
表1-3:
AC特性
标准模式
参数
符号
时钟频率
F
CLK
时钟高电平时间
T
时钟低电平时间
T
SDA和SCL上升时间
T
R
SDA和SCL下降时间
T
F
启动条件保持时间T
HD
:
STA
启动条件的设置
时间
数据输入保持时间
数据输入建立时间
停止条件的建立时间
时钟输出有效
总线空闲时间
T
SU
:
STA
T
HD
:
DAT
T
SU
:
DAT
T
SU
:
申通快递
T
AA
T
BUF
4000
4700
4000
4700
0
250
4000
4700
最大
100
1000
300
3500
VCC = 4.5 - 5.5V
快速模式
600
1300
600
600
0
100
600
1300
最大
400
300
300
900
千赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
单位
备注
(注1 )
(注1 )
在此之后的第一个网络时钟
产生的脉冲
仅与重复
启动条件
(注2 )
输出下降时间从V
IH
T
OF
分钟到V
IL
最大
输入滤波器尖峰suppres-
T
SP
锡永( SDA和SCL引脚)
写周期时间
T
WR
发送-only模式参数
输出VCLK有效
T
VAA
VCLK高时间
T
VHIGH
VCLK低电平时间
T
VLOW
模式转变时
T
VHZ
发射只有上电
T
VPU
时间
耐力
4000
4700
0
10M
250
50
10
2000
500
20 + .1
C
B
600
1300
0
10M
250
50
10
1000
500
ns
ns
ms
ns
ns
ns
ns
ns
周期
(注2 )
时间总线必须是自由的
新传输之前
可以启动
(注1 ) ,C
B
100 pF的
(注3)
字节和页模式
25
°
C, VCC = 5.0V ,块模式
(注4 )
注1 :未经过100%测试。
B
=在pF的总线上的总电容。
2 :作为发送器,器件必须提供内部最小延迟时间,以弥补理解过程把网络内德区( MIN-
imum 300 ns的SCL的下降沿),以避免产生意外的启动或停止条件。
3:将合并
SP
和V
HYS
特定网络阳离子是由于新的施密特触发器输入,提供改进
噪声和尖峰脉冲抑制。这省去了为T
I
特定网络阳离子标准操作。
4 :该参数没有进行测试,但性能可以保证。对于一个特定的应用程序估计耐用性
阳离子,请咨询可在我们的BBS或网站获得的总耐力模式。
1996年Microchip的科技公司
DS21095F第3页
24LC21
2.0
功能说明
该24LC21工作在两种模式中,发送仅
模式和双向模式。有一个单独的
两线协议,支持每一种模式,每一个都具有
独立的时钟输入和共享一个共同的数据线
(SDA) 。该器件进入后发送-only模式
电。在这种模式下,该设备发送的数据位
SDA引脚响应的时钟信号
VCLK引脚。该装置将保持在此模式下,直到一个
有效的前高后低过渡放置在SCL输入。
当SCL的有效过渡的认可,
设备会切换到双向模式。唯一
的方式向设备切换回发送仅
模式是从设备的电源。
第九,零位(见图2-1) 。时钟源
发送- Only模式被设置在VCLK的销,并
一个数据位是在该引脚上的上升沿输出。该
8位中的每个字节的传输最显着的
有点科幻RST 。存储阵列中的每个字节是输出
把顺序。当在存储器中的最后一个字节
发送数组,输出将环绕到
科幻RST的位置,然后继续。双向模式
时钟( SCL)引脚必须保持高的设备
留在发送-only模式。
2.2
初始化程序
2.1
发送-only模式
该设备将在发送-only模式开机。
该模式支持单向两线协议
供的存储器阵列中的内容传输。
该设备需要将其之前有效初始化
发送的数据在发送-only模式(见初始
化过程,下同) 。在这种模式中,数据是反式
mitted SDA引脚8位字节,每个后跟一个
经过V
CC
稳定后,该设备将在横贯
MIT -only模式。在VCLK引脚必须九个时钟周期
考虑到该设备为它执行内部同步的
nization 。在此期间, SDA引脚将处于高
阻抗状态。在第十个时钟的上升沿
周期,器件将输出的连接第一个有效数据位,
将一个字节的最显着的一点。该设备将
上电在一个不确定的字节地址。 (见
图2-2 ) 。
图2-1:
仅用于发送模式
SCL
T
VAA
T
VAA
SDA
B
IT
1( LSB)的
N
ULL
B
IT
B
IT
1 (MSB)
B
IT
7
VCLK
T
VHIGH
T
VLOW
图2-2:
设备初始化
V
CC
SCL
T
VAA
T
VAA
SDA
H
室内运动场
I
MPEDANCE FOR
9
时钟周期
T
VPU
B
IT
8
B
IT
7
VCLK
1
2
8
9
10
11
DS21095F第4页
1996年Microchip的科技公司
24LC21
3.0
双向模式
3.1
该24LC21可以切换成双向
模式(参见图3-1)通过施加有效的前高后低
过渡的双向模式时钟( SCL ) 。
当该装置已经被切换到双向
tional模式下, VCLK输入被忽略,与
不同的是一个逻辑高电平的是为了使
写能力。该模式支持两线双向方向
方面的资料传输协议。在这个协议中,一个
装置总线上发送的数据是德音响定义是
发送器,并且从所述接收数据的装置
总线是德音响定义为接收器。总线必须CON组
由生成是双向主设备受控
tional模式时钟( SCL),控制总线访问
并产生起始和停止条件,而
在24LC21充当奴隶。主机和从机
可以作为发送器或接收器,但由主操作
设备确定哪种模式被激活。
双向模式总线
特征
以下
总线协议
已经去连接定义:
当总线数据传输,可以只启动
不忙。
在数据传输,数据线必须保持
稳定,只要时钟线为高电平。变化
中时,数据线,时钟线为高电平,将
解释为启动或停止条件。
因此,以下总线条件已
德网络定义(见图3-2) 。
3.1.1
总线不忙( A)
数据和时钟线保持高电平。
3.1.2
启动数据传输( B)
前高后SDA线同时从高到低的跳变
时钟( SCL )为高电平产生启动条件。所有
命令前面必须有一个起始条件。
3.1.3
停止数据传输( C)
从低到SDA线,而高的转换
时钟( SCL )为高电平产生停止条件。所有
操作必须以一个停止条件。
图3-1:
SCL
模态跃迁
仅用于发送模式
双向模式
T
VHZ
SDA
VCLK
图3-2:
数据传输序列串行总线上
V
HYS
SCL
T
SU
:
STA
SDA
T
HD
:
STA
T
SU
:
申通快递
开始
停止
1996年Microchip的科技公司
DS21095F第5页
查看更多24LC21-IPPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    24LC21-IP
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
24LC21-IP
√ 欧美㊣品
▲10/11+
9138
贴◆插
【dz37.com】实时报价有图&PDF
查询更多24LC21-IP供应信息

深圳市碧威特网络技术有限公司
 复制成功!