M
特点
24C01B/02B
封装类型
PDIP
NC
NC
NC
VSS
1
24C01B/02B
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
1K / 2K 5.0V我
2
C
串行EEPROM
单电源5.0V与操作
低功耗CMOS技术
- 1毫安典型工作电流
- 10
待机电流典型值为5.0V
- 5
待机电流典型值为5.0V
组织为128个字节( 128 ×8 ),单块
或256个字节(256 ×8)
2线串行接口总线,I
2
C兼容
100 kHz的兼容性
自定时写周期(包括自动擦除)
多达8个字节页写缓存
2毫秒典型的写周期时间为页写
硬件写保护的整个存储器
可作为串行ROM操作
ESD保护> 3,000V
- 100擦除/写周期保证
数据保留> 200年
8引脚DIP或SOIC封装
可用于扩展级温度范围
- 汽车( E) :
-40°C至+ 125°C
SOIC
NC
NC
NC
VSS
1
24C01B/02B
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
描述
Microchip Technology Inc.的24C01B和24C02B
有1K位和2K位电可擦除PROM中。该
设备组织成128 ×8位的单块或
256 ×8位的存储器,并具有2线串行接口。该
24C01B和24C02B也有网页,写能力
多达8个字节的数据。该24C01B和24C02B是
在标准的8引脚DIP和8引脚表面
安装SOIC封装。
这些器件适用于扩展温度
唯一的应用程序。它建议所有其他
应用程序使用Microchip的24LC01B / 02B 。
框图
WP
高压发生器
I / O
控制
逻辑
内存
控制
逻辑
XDEC
EEPROM
ARRAY
页锁存器
SDA ,SCL
YDEC
V
CC
V
SS
SENSE AMP
R / W控制
I
2
C是飞利浦公司的商标。
1997 Microchip的技术公司
初步
DS21233A第1页
24C01B/02B
1.0
1.1
电气特性
最大额定值*
表1-1:
名字
V
SS
SDA
SCL
WP
V
CC
NC
引脚功能表
功能
地
串行地址/数据I / O
串行时钟
写保护输入
+ 5.0V电源
无内部连接
V
CC
...................................................................................7.0V
所有输入和输出w.r.t. V
SS
................- 0.6V至V
CC
+1.0V
存储温度..................................... -65 ° C至+ 150°C
环境温度。施加电源................. -65C至+ 125C
引线焊接温度( 10秒) ............. + 300℃
所有引脚的ESD保护.............................................
≥
4千伏
*注意:
条件超过上述“绝对最大值”上市
可能对器件造成永久性损坏。这是一个压力额定
荷兰国际集团的设备仅运行在超过或任何
上述其他条件,在操作列表说明
本规范是不是暗示。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
表1-1:
DC特性
V
CC
= + 4.5V至5.5V
汽车( E) :环境温度Tamb = -40
°
C至125
°
C
符号
V
IH
V
IL
V
HYS
V
OL
I
LI
I
LO
C
IN
,
C
OUT
I
CC
写
I
CC
读
I
CCS
-10
-10
—
—
—
—
.05 V
CC
分钟。
.7 V
CC
.3 V
CC
—
.40
10
10
10
3
1
30
100
马克斯。
单位
V
V
V
V
A
mA
pF
mA
mA
A
A
V
CC
= 3.0V , SDA ,SCL = = V
CC
V
CC
= 5.5V , SDA ,SCL = = V
CC
(注)
I
OL
= 3.0毫安, V
CC
= 2.5V
V
IN
= .1V至5.5V
V
OUT
= .1V至5.5V
V
CC
= 5.0V (注1 )
环境温度Tamb = 25° C,F
CLK
= 1兆赫
V
CC
= 5.5V , SCL = 100千赫
条件
所有参数均适用于试样
除非另有网络编辑的工作范围
指出。
参数
WP , SCL和SDA引脚:
高电平输入电压
低电平输入电压
施密特触发器输入迟滞
低电平输出电压
输入漏电流
输出漏电流
引脚电容(所有输入/输出)
工作电流
待机电流
注意:
此参数是周期性采样,而不是100 %测试。
图1-1:
总线时序START / STOP
V
HYS
SCL
T
SU
:
STA
SDA
T
HD
:
STA
T
SU
:
申通快递
开始
停止
DS21233A第2页
初步
1997 Microchip的技术公司
24C01B/02B
表1-2:
AC特性
VCC = 4.5V至5.5V
汽车( E) :
环境温度Tamb = -40°C至+ 125°C ,
所有参数均适用于
特定网络编辑的工作范围,除非
另有说明
参数
时钟频率
时钟高电平时间
时钟低电平时间
SDA和SCL上升时间
SDA和SCL下降时间
START条件保持时间
启动条件建立时间
数据输入保持时间
数据输入建立时间
停止条件的建立时间
时钟输出有效
总线空闲时间
输出下降时间从V
IH
最低至V
IL
最大
输入滤波器尖峰抑制
( SDA和SCL引脚)
写周期时间
耐力
符号
F
CLK
T
高
T
低
T
R
T
F
T
HD
:
STA
T
SU
:
STA
T
HD
:
DAT
T
SU
:
DAT
T
SU
:
申通快递
T
AA
T
BUF
T
OF
T
SP
T
WR
—
分钟。
—
4000
4700
—
—
4000
4700
0
250
4000
—
4700
—
—
—
1M
马克斯。
100
—
—
1000
300
—
—
—
—
—
3500
—
250
50
10
—
单位
千赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ms
周期
(注2 )
(注1 )
(注1 )
备注
在此之后的第一个网络时钟脉冲
产生
仅与重复
启动条件
(注2 )
时间的公交车必须在一个新的自由
传输开始
(注1) ,CB
≤
100 pF的
(注3)
字节和页模式
25
°
C, VCC = 5.0V ,块模式(注4 )
注1 :未经过100%测试。 CB =在pF的总线上的总电容。
2 :作为发送器,器件必须提供内部最小延迟时间,以弥补理解过程把网络定义区域
(最低300纳秒) SCL的下降沿,以避免产生意外的启动或停止条件。
3:将合并
SP
和V
HYS
特定网络阳离子是由于施密特触发器输入可以改善噪声
尖峰抑制。这省去了一个TI的特定网络连接的阳离子为标准操作。
4 :该参数没有进行测试,但性能可以保证。对于一个特定的估计耐用
应用程序,请参阅可以在我们的论坛或网站获得的总耐力模式。
图1-2:
总线时序数据
T
F
T
高
T
低
T
R
SCL
T
SU
:
STA
SDA
IN
T
HD
:
STA
T
SP
T
AA
SDA
OUT
T
HD
:
STA
T
HD
:
DAT
T
SU
:
DAT
T
SU
:
申通快递
T
AA
T
BUF
1997 Microchip的技术公司
初步
DS21233A第3页
24C01B/02B
2.0
功能说明
3.4
数据有效(D )
该24C01B / 02B支持双向两线总线
和数据传输协议。发送的设备
数据放到总线德网络定义为发送器,以及
装置接收的数据作为接收器。该总线必须
由主设备产生的控制
串行时钟( SCL ) ,控制总线访问, ,并生成
一个起始和停止条件,而
24C01B / 02B可以作为奴隶。主机和从机
可以作为发送器或接收器,但主操作
设备确定哪种模式被激活。
数据线的状态代表有效数据时,
后一个启动条件,数据线是稳定的
持续时间的时钟信号的高电平期间。
线上的数据必须在LOW改变
周期的时钟信号的。有每一个时钟脉冲的
数据位。
每次数据传输开始于一个启动条件
并终止了与停止条件。数
START和之间传送的数据的字节
停止条件由主器件决定
并且在理论上是无限的,虽然只有最后六
做写操作时,青少年将被保存。当
一个覆盖确实发生,将取代在一个科幻RST数据
科幻RST过时。
3.0
总线特性
以下
总线协议
已经去连接定义:
数据传输,可以只启动,当公交车
不忙。
在数据传输,数据线必须保持
稳定,只要时钟线为高电平。变化
中时,数据线,时钟线为高电平,将
解释为启动或停止条件。
因此,以下总线条件已
德网络定义(图3-1 ) 。
3.5
应答
每个接收设备,被寻址的责任
生成各接收一个应答信号
字节。主器件必须产生一个额外的时钟
一个与此应答位相关的脉冲。
注意:
该24C01B / 02B不产生任何
确认位,如果内部编程
铭周期正在进行中。
3.1
总线不忙( A)
数据和时钟线保持高电平。
3.2
启动数据传输( B)
前高后SDA线同时从高到低的跳变
时钟( SCL )为高电平产生启动条件。
所有命令必须在前面加一个启动条件
化。
3.3
停止数据传输( C)
应答器件必须拉低
在应答时钟脉冲在这样的SDA线
方式, SDA线是在高稳定低
期间应答相关的时钟脉冲。的
当然,建立和保持时间必须要考虑的
帐户。主器件必须信号数据的的结束
从站通过不产生应答位上的最后一个
字节已同步输出的奴隶。在这
情况下,从设备必须保持数据线为高电平,使
主机产生停止条件。
从低到SDA线,而高的转换
时钟( SCL )为高电平产生停止条件。所有
操作必须以一个停止条件。
图3-1:
(
A
)
SCL
(B)
数据传输序列串行总线上
(D)
(D)
(C)
(
A
)
SDA
开始
条件
地址或
应答
有效
数据
允许
要改变
停止
条件
DS21233A第4页
初步
1997 Microchip的技术公司
24C01B/02B
3.6
设备地址
4.0
4.1
写操作
字节写
后产生一个起始条件,总线主控器
发送地址由4位器件
码(1010 ),用于在24C01B / 02B ,接着是三个
无关位。
从机地址的第8位决定主
设备要读取或写入24C01B / 02B
(图3-2 ) 。
该24C01B / 02B监视总线以其相应
荷兰国际集团的从机地址的所有时间。它会产生一个应答
边缘比特,如果从站地址是真实的,它不是在
编程模式。
手术
读
写
控制
CODE
1010
1010
芯片
SELECT
XXX
XXX
读/写
1
0
下面从主启动信号,设备
码(4位) ,所述无关位(3位) ,和读/写
位,它是一个逻辑低被放置到总线的
主发送器。这将指示被寻址的
从接收器与一个字地址字节将跟随
在它产生一个应答位
第九个时钟周期。因此,下一个字节发送
由主是字地址,将被写入
入24C01B / 02B的地址指针。后
接收另一个从确认信号
24C01B / 02B的主设备将发送数据
字被写入到被寻址的存储器位置。
该24C01B / 02B再次和主承认
产生一个停止条件。这将启动内部
写周期,并且在这段时间内24C01B / 02B将
不产生应答信号(图4-1 ) 。
图3-2:
开始
控制字节
分配
读/写
4.2
页写
从机地址
读/写
A
1
0
1
0
X
X
X
X =无关
写控制字节,字地址和连接的第一个数据
字节在同一传输到24C01B / 02B
方式为一个字节写操作。但产生代替的停止
调理主机发送多达8个数据字节到
该24C01B / 02B它们暂时存储在
片上页缓冲器,将被写入到存储器
主后已发送了停止状态。后
在收到每一个字,三个低阶地址
指针位内部递增1 。该
更高阶的网络连接已经字位地址保持CON-
不变。如果主机就发出超过八
生成停止条件之前,即,在
地址计数器将翻转,先前
接收到的数据将被覆盖。与字节写
操作中,一旦停止条件被接收一个跨
最终写周期将开始(图4-2) 。
图4-1:
总线活动
主
字节写
S
T
A
R
T
控制
字节
字
地址
数据
S
T
O
P
SDA线
S
A
C
K
A
C
K
A
C
K
P
总线活动
图4-2:
总线活动
主
页写
S
T
A
R
T
控制
字节
字
ADDRESS (N )
S
T
O
P
数据N
数据N + 1
数据N + 7
SDA线
S
A
C
K
A
C
K
A
C
K
A
C
K
A
C
K
P
总线活动
1997 Microchip的技术公司
初步
DS21233A第5页