RS触发器
发布时间:2013/10/19 13:26:03 访问次数:1423
1.基本RS触发器
基本RS触发器逻辑电路及其逻辑符号如图8.1.1(a)、(b)所示。c05670它由两个与非门交叉连接而成,是构成其他各类触发器的基础,故称之为基本RS触发器。
RD和SD是它的两个输入端。RD和SD输入端处的小圆圈表示低电平有效,平时这两个端应接高电平,维持触发器状态不变。只有当RD或SD接收到低电平信号时,才可能使触发器的状态产生翻转。
Q和Q是它的两个互补输出端。一般将Q端的状态定义为触发器的状态,如o=o,o=i,称触发器为O态;o=i,o=o,称触发器为1态。因此基本RS触发器具有O、1两个稳定状态(有两个稳定状态的触发器统称双稳态触发器),因而可用来表示1位二进制数,即具有记忆功能。
基本RS触发器逻辑功能如下。
(1) SD=1,RD =O
不论触发器原来的状态如何,触发器状态将翻转为O态,即o=o,o=i。
因为RD =0导致A门输出o=i,从而使B门的两个输入全为1,使得其输出o=o,按照规定这时触发器处于o态。由于是RD端加低电平使触发器置O态,所以称RD端为置o端,又称复位端。
(a)逻辑电路 (b)逻辑符号
图8.1.1 基本RS触发器逻辑电路及其逻辑符号
(2) SD=O,RD=1
不论触发器原来状态如何,触发器状态将翻转为1态,即o=i,o=o。
因为SO =0导致B门输出o=i,从而使A门的两个输入全为l,使得其输出Q=O,按照规定这时触发器处子1态。由于是磊端加低电平使触发器置1态,所以称磊端为置1端,又称置位端。
(3) SD=l,RD=l
因为两个输入端SD和RD都没接收到低电平信号,触发器保持原来状态不变。
(4) SD=O,RD =0
在此条件下,导致o=o=i,破坏了触发器两个输出端Q与Q的互补逻辑关系,属非正常状态。当两个输入端的低电平信号同时撤除后,由于两个与非门的工作速度差异,将不能确定触发器是处于1态还是O态,即状态不定。所以在使用时,这种输入方式应当避免,成为约束条件。
上述逻辑关系的真值表如表8.1.1所示。
1.基本RS触发器
基本RS触发器逻辑电路及其逻辑符号如图8.1.1(a)、(b)所示。c05670它由两个与非门交叉连接而成,是构成其他各类触发器的基础,故称之为基本RS触发器。
RD和SD是它的两个输入端。RD和SD输入端处的小圆圈表示低电平有效,平时这两个端应接高电平,维持触发器状态不变。只有当RD或SD接收到低电平信号时,才可能使触发器的状态产生翻转。
Q和Q是它的两个互补输出端。一般将Q端的状态定义为触发器的状态,如o=o,o=i,称触发器为O态;o=i,o=o,称触发器为1态。因此基本RS触发器具有O、1两个稳定状态(有两个稳定状态的触发器统称双稳态触发器),因而可用来表示1位二进制数,即具有记忆功能。
基本RS触发器逻辑功能如下。
(1) SD=1,RD =O
不论触发器原来的状态如何,触发器状态将翻转为O态,即o=o,o=i。
因为RD =0导致A门输出o=i,从而使B门的两个输入全为1,使得其输出o=o,按照规定这时触发器处于o态。由于是RD端加低电平使触发器置O态,所以称RD端为置o端,又称复位端。
(a)逻辑电路 (b)逻辑符号
图8.1.1 基本RS触发器逻辑电路及其逻辑符号
(2) SD=O,RD=1
不论触发器原来状态如何,触发器状态将翻转为1态,即o=i,o=o。
因为SO =0导致B门输出o=i,从而使A门的两个输入全为l,使得其输出Q=O,按照规定这时触发器处子1态。由于是磊端加低电平使触发器置1态,所以称磊端为置1端,又称置位端。
(3) SD=l,RD=l
因为两个输入端SD和RD都没接收到低电平信号,触发器保持原来状态不变。
(4) SD=O,RD =0
在此条件下,导致o=o=i,破坏了触发器两个输出端Q与Q的互补逻辑关系,属非正常状态。当两个输入端的低电平信号同时撤除后,由于两个与非门的工作速度差异,将不能确定触发器是处于1态还是O态,即状态不定。所以在使用时,这种输入方式应当避免,成为约束条件。
上述逻辑关系的真值表如表8.1.1所示。
上一篇:时序逻辑电路
上一篇:274LS279引脚排列