组合逻辑电路
发布时间:2012/12/8 19:29:18 访问次数:701
实现两个一位二进制数相EPCS64SI16N加运算的电路叫做半加器电路。半加器可完成两个一位二进数的求和运算,根据半加器电路的这一定义,半加器是一个由加数、被加数、和数、向高位进位数组成的运算器,它仅考虑本位数相加,而不考虑低位来的进位。
图形符号
图8-55所示是半加器图形符号。这种电路共有4个端,包括两个输入端和两个输出端。
输入端A和B分别是加数输入端和被加数输入端,A和B只有1或0两个数码变化,注意这里的1和0是二进制数中的两个数码,不是高电平1和低电平0,这一点一定要分清。A和B的输入状态共有4种组合,即A=O,B=0;A=l,B=1;A=0,B=1;A=1,B= 0。
输出端S是本位和数输出端,即两个二进制数相加后本位的结果输出,如果是0+0,本位则是0;1+0本位是l;1+1应等于10,但本位是0,所以此时S端仍然输出0。
输出端C是进位数端,两个二进制数相加后若出现进位数,如1+1=10,此时1就是进位数,所以此时C端会输出1。如果是1+0=1,则进位数是0。
实现两个一位二进制数相EPCS64SI16N加运算的电路叫做半加器电路。半加器可完成两个一位二进数的求和运算,根据半加器电路的这一定义,半加器是一个由加数、被加数、和数、向高位进位数组成的运算器,它仅考虑本位数相加,而不考虑低位来的进位。
图形符号
图8-55所示是半加器图形符号。这种电路共有4个端,包括两个输入端和两个输出端。
输入端A和B分别是加数输入端和被加数输入端,A和B只有1或0两个数码变化,注意这里的1和0是二进制数中的两个数码,不是高电平1和低电平0,这一点一定要分清。A和B的输入状态共有4种组合,即A=O,B=0;A=l,B=1;A=0,B=1;A=1,B= 0。
输出端S是本位和数输出端,即两个二进制数相加后本位的结果输出,如果是0+0,本位则是0;1+0本位是l;1+1应等于10,但本位是0,所以此时S端仍然输出0。
输出端C是进位数端,两个二进制数相加后若出现进位数,如1+1=10,此时1就是进位数,所以此时C端会输出1。如果是1+0=1,则进位数是0。
热门点击
- RC滤波电路工作原理分析与理解
- 典型串联调整型稳压电路详解及电路故障分析
- COMS与非门电路
- 双管电子滤波器电路
- 双管推挽式振荡器电路
- 自动消色电路
- 左移位寄存器
- 三端稳压集成电路
- 电子滤波器电路
- 负电压输出低压差稳压器集成电路
推荐技术资料
- DS2202型示波器试用
- 说起数字示波器,普源算是国内的老牌子了,FQP8N60... [详细]