位置:51电子网 » 技术资料 » 接口电路

NOR闪速存储器的读周期的概要

发布时间:2008/11/19 0:00:00 访问次数:420

  下面我们来看看闪速存储器读周期的时序。基本的存取方法的思路如图所示。

  图 闪速存储器的读操作

  将希望访问的地址提供给a0~a16,一旦瓦、醌效(低电平),则由闪速存储器开始读出数据(因为是读操作,所以we保持高电平)。

  数据在何时被确定是由地址.ce.oe各自确定后的延迟时间(存取时间)规定的,是由最迟的时间确定数据的。

  例如,am29f010a-55由地址及ge的存取时间为55ns,由“的存取时间为30ns。如果地址确定了的同时,ce、oe同时有效,则55ns后将出现有效数据;在地址确定、ce一直有效的稳定状态时,只要oe有效,则30ns后数据确定。

  欢迎转载,信息来源维库电子市场网(www.dzsc.com)



  下面我们来看看闪速存储器读周期的时序。基本的存取方法的思路如图所示。

  图 闪速存储器的读操作

  将希望访问的地址提供给a0~a16,一旦瓦、醌效(低电平),则由闪速存储器开始读出数据(因为是读操作,所以we保持高电平)。

  数据在何时被确定是由地址.ce.oe各自确定后的延迟时间(存取时间)规定的,是由最迟的时间确定数据的。

  例如,am29f010a-55由地址及ge的存取时间为55ns,由“的存取时间为30ns。如果地址确定了的同时,ce、oe同时有效,则55ns后将出现有效数据;在地址确定、ce一直有效的稳定状态时,只要oe有效,则30ns后数据确定。

  欢迎转载,信息来源维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

耳机放大器
    为了在听音乐时不影响家人,我萌生了做一台耳机放大器的想... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!