位置:51电子网 » 技术资料 » EDA/PLD

EDA中的智力抢答系统设计方案

发布时间:2008/10/13 0:00:00 访问次数:447

  根据系统设计要求可知,系统的输入信号有:各组的抢答按钮a、b、c、d,系统清零信号clr,系统时钟信号clk,计分复位端rst,加分按钮 端add,计时预置控制端ldn,计时使能端en,计时预置数据调整按钮ta、tb;系统的输出信号有:四个组抢答成功与否的指示灯控制信号输出 口leda、ledb、ledc、ledd,四个组抢答时的计时数码显示控制信号若干,抢答成功组别显示的控制信号若干,各组计分动态显示的控制信号 若干。本系统应具有的功能有:第一抢答信号的鉴别和锁存功能;抢答计时功能;各组得分的累加和动态显示功能;抢答犯规记录功能。

  根据以上的分析,我们可将整个系统分为三个主要模块:抢答鉴别模块qdjb;抢答计时模块jsq;抢答计分模块jfq。对于需显示的信息,需增 加或外接译码器,进行显示译码。考虑到fpga/cpld的可用接口及一般h)a实验开发系统提供的输出显示资源的限制,这里我们将组别显示和计 时显示的译码器内设,而将各组的计分显示的译码器外接。整个系统的组成框图如图所示。

  如图 智力抢答器的组成框图

  系统的工作原理如下:当主持人按下使能端en时,抢答器开始工作,a、b、c、d四位抢答者谁最先抢答成功则此选手的台号灯(leda~ledd) 将点亮,并且主持人前的组别显示数码管将显示出抢答成功者的台号;接下来主持人提问,若回答正确,主持人按加分按钮add,抢答计分模块 jfq将给对应的组加分,并将该组的总分显示在对应的选手计分数码管jf2_a~jf0_a、jf2_b~jf0 b、jf2_c~jf0_c、jf2_d~jf0_d上。在此过 程中,主持人可以采用计时手段(jsq),打开计时器使计时预置控制端ldn有效,输入限制的时间,使计时使能端en有效,开始计时。完成第 一轮抢答后,主持人清零,接着重新开始,步骤如上。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  根据系统设计要求可知,系统的输入信号有:各组的抢答按钮a、b、c、d,系统清零信号clr,系统时钟信号clk,计分复位端rst,加分按钮 端add,计时预置控制端ldn,计时使能端en,计时预置数据调整按钮ta、tb;系统的输出信号有:四个组抢答成功与否的指示灯控制信号输出 口leda、ledb、ledc、ledd,四个组抢答时的计时数码显示控制信号若干,抢答成功组别显示的控制信号若干,各组计分动态显示的控制信号 若干。本系统应具有的功能有:第一抢答信号的鉴别和锁存功能;抢答计时功能;各组得分的累加和动态显示功能;抢答犯规记录功能。

  根据以上的分析,我们可将整个系统分为三个主要模块:抢答鉴别模块qdjb;抢答计时模块jsq;抢答计分模块jfq。对于需显示的信息,需增 加或外接译码器,进行显示译码。考虑到fpga/cpld的可用接口及一般h)a实验开发系统提供的输出显示资源的限制,这里我们将组别显示和计 时显示的译码器内设,而将各组的计分显示的译码器外接。整个系统的组成框图如图所示。

  如图 智力抢答器的组成框图

  系统的工作原理如下:当主持人按下使能端en时,抢答器开始工作,a、b、c、d四位抢答者谁最先抢答成功则此选手的台号灯(leda~ledd) 将点亮,并且主持人前的组别显示数码管将显示出抢答成功者的台号;接下来主持人提问,若回答正确,主持人按加分按钮add,抢答计分模块 jfq将给对应的组加分,并将该组的总分显示在对应的选手计分数码管jf2_a~jf0_a、jf2_b~jf0 b、jf2_c~jf0_c、jf2_d~jf0_d上。在此过 程中,主持人可以采用计时手段(jsq),打开计时器使计时预置控制端ldn有效,输入限制的时间,使计时使能端en有效,开始计时。完成第 一轮抢答后,主持人清零,接着重新开始,步骤如上。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!