Coo1Runner-Ⅱ器件实现地址解码/总线接口逻辑
发布时间:2008/9/19 0:00:00 访问次数:413
如图所示为8051的总线状态机。
如图 8051的总线状态机
首先,8051将地址送上地址总线。当ale_n有效时,状态机转入addr decode状态。开始对地址进行解码,并判断当前cpld是不是被寻址的设备。如果地址匹配,则会有如下两种操作过程。
(1)wr_n=0(写):8051撤销 addr_data总线上的地址信息,将待写数据送上addr_data,总线,状态机进入data_trs状态。在该状态,addr_data总线上的数据被锁存到spi内相应寄存器。当wr_n=1时,状态机进入end_cycle状态。
(2)rd-n=0(读):8051三态addr_data总线,spi被寻址寄存器的数据送上addr_data,总线. 8051锁存addr_data`总线上的数据,之后rd_n无效,状态机进入end_cycle状态在end_cycle状态,cpld将驱动addr_data总线为三态。
8051通过驱动ale_n为高,使状态机进入idle状态。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
如图所示为8051的总线状态机。
如图 8051的总线状态机
首先,8051将地址送上地址总线。当ale_n有效时,状态机转入addr decode状态。开始对地址进行解码,并判断当前cpld是不是被寻址的设备。如果地址匹配,则会有如下两种操作过程。
(1)wr_n=0(写):8051撤销 addr_data总线上的地址信息,将待写数据送上addr_data,总线,状态机进入data_trs状态。在该状态,addr_data总线上的数据被锁存到spi内相应寄存器。当wr_n=1时,状态机进入end_cycle状态。
(2)rd-n=0(读):8051三态addr_data总线,spi被寻址寄存器的数据送上addr_data,总线. 8051锁存addr_data`总线上的数据,之后rd_n无效,状态机进入end_cycle状态在end_cycle状态,cpld将驱动addr_data总线为三态。
8051通过驱动ale_n为高,使状态机进入idle状态。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)