新一代DSP子系统平台(CEVA)
发布时间:2008/8/25 0:00:00 访问次数:426
ceva公司宣布面向使用ceva-xdsp内核系列的开发人员,推出下一代dsp子系统平台。全新性能稳健的解决方案以ceva获得公认的功能强大的复杂多功能通信产品为基础,提供全面且经过验证的方案,可将其内核有效地集成在复杂的系统级芯片(soc)上。该平台有两个版本:cevaxs-1100a针对无线基带应用而优化;cevaxs-1200a则瞄准多媒体及其它需要高性能信号处理能力的应用。
这些可配置的高效硬件平台可减少开发工作量,降低成本高昂的重新流片的风险,并最终缩短嵌入式处理器应用产品的上市时间。它采用业界标准系统总线,让设计人员能够添加自己的硬件模块,或者将dsp与其它片上系统相连接,从而使ceva内核的集成变得非常简单高效。通过ceva的智能功率管理单元(pmu)技术,两个版本的平台都支持关键的低功耗设计要求,比如根据事件类型、源、目的地、主控端(initiator)和持续时间,分别进行每一个资源和阵列的自动睡眠/唤醒。
这两款平台--通过众多客户在目标应用领域中运用而不断发展--具有架构增强功能,能够显著减小芯片尺寸、降低功耗,同时不影响性能。它们适合于最复杂和集成度最高的soc,并带有完整的ahb阵列、dma、tdm端口、功率管理、外部主/从端口、完整的以dsp为导向的外设,以及l2内存的接口。
与ceva前一代平台产品相比,全新平台可为设计人员提供如下优势:
•速度提高10%
•芯片尺寸减小20%
•泄漏功耗降低20%,动态功耗降低10%
•时钟树单元减少50%,确保更高的生产良率
•对h.264等视频编解码标准的mhz要求降低5%。
cevaxs1100a平台针对无线基带和通用dsp解决方案进行了优化,并紧密结合cpu和dsp,以满足实时基带处理的需求。其主要特性如下:
•智能功率管理单元(pmu),用于功耗的动态控制;
•一套完整的、可通过apb桥扩展的硬件外设;
•通过ahb兼容桥连接主控制器;
•两级存储器架构,可实现cevadsp和arm内核之间的内存共享,从而减少系统复杂性、芯片尺寸及降低功耗;
•代码替换单元实现运行中(on-the-fly)的固件程序旁路。
cevaxs1200a平台瞄准多媒体及其它dsp密集型应用,能够实现cpu和dsp的去耦,支持多个独立时钟系统。它集成了如下一些额外功能,可增强数字多媒体设备等应用的系统处理能力:
•具有3d传输能力的16路先进dma,使dsp能够自发地处理大部分数据流量;
•第三方加速器接口,适用于dsp密集型应用;
•多达4个tdm端口,可用作音频和语音数据接口。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
这些可配置的高效硬件平台可减少开发工作量,降低成本高昂的重新流片的风险,并最终缩短嵌入式处理器应用产品的上市时间。它采用业界标准系统总线,让设计人员能够添加自己的硬件模块,或者将dsp与其它片上系统相连接,从而使ceva内核的集成变得非常简单高效。通过ceva的智能功率管理单元(pmu)技术,两个版本的平台都支持关键的低功耗设计要求,比如根据事件类型、源、目的地、主控端(initiator)和持续时间,分别进行每一个资源和阵列的自动睡眠/唤醒。
这两款平台--通过众多客户在目标应用领域中运用而不断发展--具有架构增强功能,能够显著减小芯片尺寸、降低功耗,同时不影响性能。它们适合于最复杂和集成度最高的soc,并带有完整的ahb阵列、dma、tdm端口、功率管理、外部主/从端口、完整的以dsp为导向的外设,以及l2内存的接口。
与ceva前一代平台产品相比,全新平台可为设计人员提供如下优势:
•速度提高10%
•芯片尺寸减小20%
•泄漏功耗降低20%,动态功耗降低10%
•时钟树单元减少50%,确保更高的生产良率
•对h.264等视频编解码标准的mhz要求降低5%。
cevaxs1100a平台针对无线基带和通用dsp解决方案进行了优化,并紧密结合cpu和dsp,以满足实时基带处理的需求。其主要特性如下:
•智能功率管理单元(pmu),用于功耗的动态控制;
•一套完整的、可通过apb桥扩展的硬件外设;
•通过ahb兼容桥连接主控制器;
•两级存储器架构,可实现cevadsp和arm内核之间的内存共享,从而减少系统复杂性、芯片尺寸及降低功耗;
•代码替换单元实现运行中(on-the-fly)的固件程序旁路。
cevaxs1200a平台瞄准多媒体及其它dsp密集型应用,能够实现cpu和dsp的去耦,支持多个独立时钟系统。它集成了如下一些额外功能,可增强数字多媒体设备等应用的系统处理能力:
•具有3d传输能力的16路先进dma,使dsp能够自发地处理大部分数据流量;
•第三方加速器接口,适用于dsp密集型应用;
•多达4个tdm端口,可用作音频和语音数据接口。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
ceva公司宣布面向使用ceva-xdsp内核系列的开发人员,推出下一代dsp子系统平台。全新性能稳健的解决方案以ceva获得公认的功能强大的复杂多功能通信产品为基础,提供全面且经过验证的方案,可将其内核有效地集成在复杂的系统级芯片(soc)上。该平台有两个版本:cevaxs-1100a针对无线基带应用而优化;cevaxs-1200a则瞄准多媒体及其它需要高性能信号处理能力的应用。
这些可配置的高效硬件平台可减少开发工作量,降低成本高昂的重新流片的风险,并最终缩短嵌入式处理器应用产品的上市时间。它采用业界标准系统总线,让设计人员能够添加自己的硬件模块,或者将dsp与其它片上系统相连接,从而使ceva内核的集成变得非常简单高效。通过ceva的智能功率管理单元(pmu)技术,两个版本的平台都支持关键的低功耗设计要求,比如根据事件类型、源、目的地、主控端(initiator)和持续时间,分别进行每一个资源和阵列的自动睡眠/唤醒。
这两款平台--通过众多客户在目标应用领域中运用而不断发展--具有架构增强功能,能够显著减小芯片尺寸、降低功耗,同时不影响性能。它们适合于最复杂和集成度最高的soc,并带有完整的ahb阵列、dma、tdm端口、功率管理、外部主/从端口、完整的以dsp为导向的外设,以及l2内存的接口。
与ceva前一代平台产品相比,全新平台可为设计人员提供如下优势:
•速度提高10%
•芯片尺寸减小20%
•泄漏功耗降低20%,动态功耗降低10%
•时钟树单元减少50%,确保更高的生产良率
•对h.264等视频编解码标准的mhz要求降低5%。
cevaxs1100a平台针对无线基带和通用dsp解决方案进行了优化,并紧密结合cpu和dsp,以满足实时基带处理的需求。其主要特性如下:
•智能功率管理单元(pmu),用于功耗的动态控制;
•一套完整的、可通过apb桥扩展的硬件外设;
•通过ahb兼容桥连接主控制器;
•两级存储器架构,可实现cevadsp和arm内核之间的内存共享,从而减少系统复杂性、芯片尺寸及降低功耗;
•代码替换单元实现运行中(on-the-fly)的固件程序旁路。
cevaxs1200a平台瞄准多媒体及其它dsp密集型应用,能够实现cpu和dsp的去耦,支持多个独立时钟系统。它集成了如下一些额外功能,可增强数字多媒体设备等应用的系统处理能力:
•具有3d传输能力的16路先进dma,使dsp能够自发地处理大部分数据流量;
•第三方加速器接口,适用于dsp密集型应用;
•多达4个tdm端口,可用作音频和语音数据接口。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
这些可配置的高效硬件平台可减少开发工作量,降低成本高昂的重新流片的风险,并最终缩短嵌入式处理器应用产品的上市时间。它采用业界标准系统总线,让设计人员能够添加自己的硬件模块,或者将dsp与其它片上系统相连接,从而使ceva内核的集成变得非常简单高效。通过ceva的智能功率管理单元(pmu)技术,两个版本的平台都支持关键的低功耗设计要求,比如根据事件类型、源、目的地、主控端(initiator)和持续时间,分别进行每一个资源和阵列的自动睡眠/唤醒。
这两款平台--通过众多客户在目标应用领域中运用而不断发展--具有架构增强功能,能够显著减小芯片尺寸、降低功耗,同时不影响性能。它们适合于最复杂和集成度最高的soc,并带有完整的ahb阵列、dma、tdm端口、功率管理、外部主/从端口、完整的以dsp为导向的外设,以及l2内存的接口。
与ceva前一代平台产品相比,全新平台可为设计人员提供如下优势:
•速度提高10%
•芯片尺寸减小20%
•泄漏功耗降低20%,动态功耗降低10%
•时钟树单元减少50%,确保更高的生产良率
•对h.264等视频编解码标准的mhz要求降低5%。
cevaxs1100a平台针对无线基带和通用dsp解决方案进行了优化,并紧密结合cpu和dsp,以满足实时基带处理的需求。其主要特性如下:
•智能功率管理单元(pmu),用于功耗的动态控制;
•一套完整的、可通过apb桥扩展的硬件外设;
•通过ahb兼容桥连接主控制器;
•两级存储器架构,可实现cevadsp和arm内核之间的内存共享,从而减少系统复杂性、芯片尺寸及降低功耗;
•代码替换单元实现运行中(on-the-fly)的固件程序旁路。
cevaxs1200a平台瞄准多媒体及其它dsp密集型应用,能够实现cpu和dsp的去耦,支持多个独立时钟系统。它集成了如下一些额外功能,可增强数字多媒体设备等应用的系统处理能力:
•具有3d传输能力的16路先进dma,使dsp能够自发地处理大部分数据流量;
•第三方加速器接口,适用于dsp密集型应用;
•多达4个tdm端口,可用作音频和语音数据接口。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
上一篇:基于DSP的简易数字频率计
热门点击
- 怎样使用DSP的cache
- DSP入门必看
- dsp编程优化方法
- 中断在TMS320C54x系列DSP中的应用
- 调度器在DSP编程中的应用
- TI推出可编程PLL时钟合成器
- matlab滤波器设计-IIR滤波器的设计与
- ADS下C语言中局部变量的存储位置分配
- 使用C/C++语言编写基于DSP程序的注意事
- 智安邦携TI推出SMTK02智能视频服务器产
推荐技术资料
- 业余条件下PCM2702
- PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]