飞兆推出互补型40V MOSFET器件FDD8424H
发布时间:2008/6/5 0:00:00 访问次数:628
飞兆半导体通信和消费产品市务经理mike speed 表示:“飞兆半导体的fdd8424h使到显示器设计人员能够对逆变器设计的占位面积和热性能进行优化。相比传统的so8 封装解决方案,双dpak封装中优化的导通阻抗rds(on)和栅极电荷 (qg) 增强了开关性能,因此能降低热耗及提高效率。而且,在驱动8个ccfl灯的背光逆变器中,fdd8424h可使外壳温度降低12%。”
fdd8424h的主要特性包括:
–优化rds(on)和栅极电荷 (qg) 的组合,提供出色的开关性能
–n沟道提供4.1c/w的同类最小热阻抗 (θjc),p沟道则为3.5 c/w
–单一封装中集成半桥解决方案,能减小器件占位面积及降低系统总体成本
–p沟道和n沟道mosfet的共漏连接集成,能简化线路板布局
这种无铅产品能达到甚至超越ipc/jedec的j-std-020c标准要求,并符合现已生效的欧盟标准。
飞兆半导体通信和消费产品市务经理mike speed 表示:“飞兆半导体的fdd8424h使到显示器设计人员能够对逆变器设计的占位面积和热性能进行优化。相比传统的so8 封装解决方案,双dpak封装中优化的导通阻抗rds(on)和栅极电荷 (qg) 增强了开关性能,因此能降低热耗及提高效率。而且,在驱动8个ccfl灯的背光逆变器中,fdd8424h可使外壳温度降低12%。”
fdd8424h的主要特性包括:
–优化rds(on)和栅极电荷 (qg) 的组合,提供出色的开关性能
–n沟道提供4.1c/w的同类最小热阻抗 (θjc),p沟道则为3.5 c/w
–单一封装中集成半桥解决方案,能减小器件占位面积及降低系统总体成本
–p沟道和n沟道mosfet的共漏连接集成,能简化线路板布局
这种无铅产品能达到甚至超越ipc/jedec的j-std-020c标准要求,并符合现已生效的欧盟标准。
上一篇:二次配线工艺规程