Avago推出12/16位正交解码器/计数器接口IC
发布时间:2008/6/3 0:00:00 访问次数:603
avago的hctl-20xx系列芯片的时钟速度为14mhz,专门针对数字闭环运动控制系统和数字数据输入系统而设计,通过将耗时的正交解码器处理工作由微处理器上的软件转移到经济的硬件解决方案来改善系统的性能。该芯片主要作为接口芯片处理旋转或线性增量编码器和微处理器间的连接,或处理数字变阻器和数据输入总线之间的连接。
hctl-20xx系列芯片包括正交解码器逻辑、二进制加/减计数器和一个8bit总线接口,采用史密特触发(schmitt-triggered)cmos输入和输入噪声滤波器,可在多杂讯环境下保持稳定的工作。
该芯片可提供以下几种款式的选择:
·hctl-2001-a00:12-bit计数器/正交解码器,采用超薄双列直插pcb封装(lp)和无铅pdip封装;
·hctl-2017-a00:16-bit计数器/正交解码器,采用lp封装、plcc和无铅pdip封装;
·hctl-2021-a00:16-bit计数器/正交解码器,采用lp、plcc和无铅pdip封装。它提供解码器正交输出信号和芯片串连功能,当位置信息超过2个字节,可把多片芯片串连起来,将所有锁定字节通过8-bit总线顺序读出。该功能可使hctl-2021与多种不同标准的计算机芯片实现互连。
avago的hctl-20xx系列芯片的时钟速度为14mhz,专门针对数字闭环运动控制系统和数字数据输入系统而设计,通过将耗时的正交解码器处理工作由微处理器上的软件转移到经济的硬件解决方案来改善系统的性能。该芯片主要作为接口芯片处理旋转或线性增量编码器和微处理器间的连接,或处理数字变阻器和数据输入总线之间的连接。
hctl-20xx系列芯片包括正交解码器逻辑、二进制加/减计数器和一个8bit总线接口,采用史密特触发(schmitt-triggered)cmos输入和输入噪声滤波器,可在多杂讯环境下保持稳定的工作。
该芯片可提供以下几种款式的选择:
·hctl-2001-a00:12-bit计数器/正交解码器,采用超薄双列直插pcb封装(lp)和无铅pdip封装;
·hctl-2017-a00:16-bit计数器/正交解码器,采用lp封装、plcc和无铅pdip封装;
·hctl-2021-a00:16-bit计数器/正交解码器,采用lp、plcc和无铅pdip封装。它提供解码器正交输出信号和芯片串连功能,当位置信息超过2个字节,可把多片芯片串连起来,将所有锁定字节通过8-bit总线顺序读出。该功能可使hctl-2021与多种不同标准的计算机芯片实现互连。