位置:51电子网 » 技术资料 » 其它综合

PCB板的绘制经验总结

发布时间:2008/6/3 0:00:00 访问次数:593

  (1):画原理图的时候管脚的标注一定要用网络 net不要用文本text否则导pcb的时候会出问题

  (2):画完原理图的时候一定要让所有的元件都有封装,否则导pcb的时候会找不到元件

  有的元件在库里找不到是要自己画的,其实实际中还是自己画好,最后有一个自己的库,那才叫方便呢。画的过程是启动file/new——》选择sch lib——》这就进入了零件编辑库——》画完后在该元件上又键tools—rename component可重命名元件。

  元件封装的画发跟这个也一样,但是选择的是pcb lib,元件的边框是在是在topoverlay层,为黄色。

  (3):画完后要给元件按顺序重命名,选择tools工具————》annotate注释然后选择顺序

  (4):在转化成pcb前,要生成报表,主要是网络表 选择design设计————》creat netlist创建网络表

  (5):还有就是要检查电器规则:选择tools――.>erc

  (6): 然后就可以生成pcb了生成的过程若有错误一定把原理图修改正确了再生成pcb

  (7):pcb首先一定要步好局,应让线走的越短越好,过孔越少越好。

  (8):画线之前先设计规则:tools―――design rules,routing中的clearance constrain的gap设计时可选10也可选12,routing via style中设置过孔,汉盘的最大外直径最小外直径,最大内直径,最小内直径的大小。width constraint 设置的是线的宽度,最大最小

  (9):画线的宽度一般普通的就12mil,外围一圈电源和地线就120或100,片子的电源和地就50或40或30,晶镇线要粗,要放在单片机旁,公用线要粗,长距离线要粗,线不能拐直角要45度,电源和地还有其他的标志一定要在toplay中标明,方便调试连线。

  若发现图不正确,一定要先改原理图,再用原理图更pcb.

  (10):view选项里最下边的选项可以选英制还是毫米。

  (11):为了提高板子的抗干扰性,最好最后敷铜,选择敷铜图标,出现 对话框,该图中net option选择连接的网络,,其下的两个选项要选上,hatching style,选择敷铜的形式,这个随便。grid size是敷铜格点间距,track width设置线宽与我们画pcb的线宽要一致,lockprimitives比选,其他的两项按图上做就可。


  (1):画原理图的时候管脚的标注一定要用网络 net不要用文本text否则导pcb的时候会出问题

  (2):画完原理图的时候一定要让所有的元件都有封装,否则导pcb的时候会找不到元件

  有的元件在库里找不到是要自己画的,其实实际中还是自己画好,最后有一个自己的库,那才叫方便呢。画的过程是启动file/new——》选择sch lib——》这就进入了零件编辑库——》画完后在该元件上又键tools—rename component可重命名元件。

  元件封装的画发跟这个也一样,但是选择的是pcb lib,元件的边框是在是在topoverlay层,为黄色。

  (3):画完后要给元件按顺序重命名,选择tools工具————》annotate注释然后选择顺序

  (4):在转化成pcb前,要生成报表,主要是网络表 选择design设计————》creat netlist创建网络表

  (5):还有就是要检查电器规则:选择tools――.>erc

  (6): 然后就可以生成pcb了生成的过程若有错误一定把原理图修改正确了再生成pcb

  (7):pcb首先一定要步好局,应让线走的越短越好,过孔越少越好。

  (8):画线之前先设计规则:tools―――design rules,routing中的clearance constrain的gap设计时可选10也可选12,routing via style中设置过孔,汉盘的最大外直径最小外直径,最大内直径,最小内直径的大小。width constraint 设置的是线的宽度,最大最小

  (9):画线的宽度一般普通的就12mil,外围一圈电源和地线就120或100,片子的电源和地就50或40或30,晶镇线要粗,要放在单片机旁,公用线要粗,长距离线要粗,线不能拐直角要45度,电源和地还有其他的标志一定要在toplay中标明,方便调试连线。

  若发现图不正确,一定要先改原理图,再用原理图更pcb.

  (10):view选项里最下边的选项可以选英制还是毫米。

  (11):为了提高板子的抗干扰性,最好最后敷铜,选择敷铜图标,出现 对话框,该图中net option选择连接的网络,,其下的两个选项要选上,hatching style,选择敷铜的形式,这个随便。grid size是敷铜格点间距,track width设置线宽与我们画pcb的线宽要一致,lockprimitives比选,其他的两项按图上做就可。


相关IC型号

热门点击

 

推荐技术资料

罗盘误差及补偿
    造成罗盘误差的主要因素有传感器误差、其他磁材料干扰等。... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!