位置:51电子网 » 技术资料 » 通信网络

高速无线扩频设备的研制

发布时间:2008/5/29 0:00:00 访问次数:354

引言
  在开放并且拥塞的无线信道中,为了得到更大的传输容量和更好的抗干扰能力,扩展频谱通信是很好的选择,j.p科斯塔在1959年就对此做出了科学的论断。本文将要介绍的无线终端设备,采用直接序列扩频和cck调制技术,具有较强的抗干扰能力和抗多径能力,该设备用一块fpga实现数字复接电路,并由单片机对整个设备进行控制,不但大大减小了电路体积,并且实现了在线可编程功能,可以方便地用于2m、2*2m、4*2m等多种数据业务,能够根据业务的不同,充分地利用传输信道,提高传输质量。


关键技术
  直接序列扩展频谱是扩频技术的一种,其基本原理是用伪随机编码序列去调制载波。由于一般所使用的伪随机序列速率远大于信码,所以经过调制以后,信号的能量被扩散到一个很宽的频带上,它的功率谱与噪声相似。在接收端,用与发送端同步的相同的伪随机序列解调接收信号,则最终有用信号可以恢复为窄带的中频信号,而干扰信号则仍然为宽带信号,在通过一个滤波器之后其大部分能量可被滤除。

  cck调制即complementary code keying(补码键控)调制,是由intersil和lucent公司建议,被ieee802.11b所采用的一种新的调制方案。补码又称为补码序列,对于一对由两个元素组成的等长度序列,如果它们对于任何给定的分割,一个序列中相同的元素对和另外一个序列中不同的元素对的数量相等,那么这两个序列就是补码序列。补码序列有很强的位置对称性,自相关性强,互相关性很弱,非常适于作为扩频通信中的伪随机序列码。如果补码序列的元素是具有相位参数的复数,那么构成的补码序列就是多相补码序列。ieee802.11b中的cck调制采用的就是多相补码序列,其定义的码组就是一个包含四种相位0、π/2、π、-π/2的复数码组。也就是说它的元素ai是{1,-1,j,-j}其中之一。因而,802.11b的cck调制可以认为是mok(m-ary orthogonal keying)调制采用了复数符号结构的一种变型。下面列出的公式是802.11b所规定的码速为11m,补码长度为8的cck调制中所使用的补码序列的产生公式。


  在数据速率为11mbps时,发送的串行数据首先以字节为单位被分割。例如其中的一个字节为(d7,d6,d5,d4,d3,d2,d1,d0),这里d0是最低位。这8个比特用来按表1所示的方案确定相位参数φ1~φ4。相位参数的编码方案按照dqpsk调制,如表2所示。

  然后,把得到的参数带入式(2)中去,就可以得到用于调制载波的补码列。例如,假定11mbps模式下发送的数据为d7, d6, d5, d4, d3, d2, d1, d0 = 1 0 1 1 0 1 0 1。那么按照表1和表2有,d1,d0 = 0 1,故1=π。同理可以得到:φ2 =π,φ3 = -π/2,φ4=π/2。将这些相位参数代入到公式(1)中并化简可得到:
  c={1,-1,j,j,-j,j,-1,-1}(2)

  这就是用来调制载波进行扩频的补码序列。

  在数字通信网中,为了扩大传输容量和提高传输效率常常需要把若干个低速数字信号合并成为一个高速数字信号,然后再通过高速信道传输,这就是所谓的数字复接技术。数字复接是一种已经非常成熟的技术,广泛地应用于无线通信、光通信和微波接力通信。图1是数字信号复接、分接示意图。

  如图1所示,数字复接系统包括数字复接器(digital multiplexer)和数字分接器(digital demultiplexer)两部分。数字复接器是把两个或多个低速的支路数字信号按照时分复用方式合并成为一路高速的合路数字信号的设备;数字分接器是把合路数字信号分解为原来的支路数字信号的设备。数字复接器是由定时、调整和复接单元所组成;数字分接器是由同步、定时、分接和恢复单元所组成。定时单元给设备提供统一的基准时间信号,同步单元给分接器提供与复接器基准时间同步的时间信号,调整单元负责同步输入的各支路信号。恢复单元与调整单元相对,负责把分接出来的各支路信号复原。

  在目前的数字电路中,专用集成电路asic得到广泛应用。但高速的asic只能实现某种特定的功能,设计完成后不能再对其进行改动,灵活性和通用性受到限制;可编程处理器能够按照不同的算法完成相应的处理和控制操作,但性能相对较低。“在线可配置(icr)”可视为asic和可编程处理器的混合体,它综合了二者的优点。fpga是实现在线可配置的核心,基于sram结构的fpga可以很容易地通过重新下载数据来更换功能,这样就可以将多项工作利用同一个硅片以时分复用的形式分别完成,用较小规模的fpga芯片来实现更大规模的数字时序系统。

设计方案
  整个系统的各部分关系如图2所示,待发送的多路、并行低速数据经过数字复接之后合成为一路串行高速数据流,送入基带处理模块(bbp)进行频谱扩展,然后经由调制模块调制到70m,最后送入射频模块进

引言
  在开放并且拥塞的无线信道中,为了得到更大的传输容量和更好的抗干扰能力,扩展频谱通信是很好的选择,j.p科斯塔在1959年就对此做出了科学的论断。本文将要介绍的无线终端设备,采用直接序列扩频和cck调制技术,具有较强的抗干扰能力和抗多径能力,该设备用一块fpga实现数字复接电路,并由单片机对整个设备进行控制,不但大大减小了电路体积,并且实现了在线可编程功能,可以方便地用于2m、2*2m、4*2m等多种数据业务,能够根据业务的不同,充分地利用传输信道,提高传输质量。


关键技术
  直接序列扩展频谱是扩频技术的一种,其基本原理是用伪随机编码序列去调制载波。由于一般所使用的伪随机序列速率远大于信码,所以经过调制以后,信号的能量被扩散到一个很宽的频带上,它的功率谱与噪声相似。在接收端,用与发送端同步的相同的伪随机序列解调接收信号,则最终有用信号可以恢复为窄带的中频信号,而干扰信号则仍然为宽带信号,在通过一个滤波器之后其大部分能量可被滤除。

  cck调制即complementary code keying(补码键控)调制,是由intersil和lucent公司建议,被ieee802.11b所采用的一种新的调制方案。补码又称为补码序列,对于一对由两个元素组成的等长度序列,如果它们对于任何给定的分割,一个序列中相同的元素对和另外一个序列中不同的元素对的数量相等,那么这两个序列就是补码序列。补码序列有很强的位置对称性,自相关性强,互相关性很弱,非常适于作为扩频通信中的伪随机序列码。如果补码序列的元素是具有相位参数的复数,那么构成的补码序列就是多相补码序列。ieee802.11b中的cck调制采用的就是多相补码序列,其定义的码组就是一个包含四种相位0、π/2、π、-π/2的复数码组。也就是说它的元素ai是{1,-1,j,-j}其中之一。因而,802.11b的cck调制可以认为是mok(m-ary orthogonal keying)调制采用了复数符号结构的一种变型。下面列出的公式是802.11b所规定的码速为11m,补码长度为8的cck调制中所使用的补码序列的产生公式。


  在数据速率为11mbps时,发送的串行数据首先以字节为单位被分割。例如其中的一个字节为(d7,d6,d5,d4,d3,d2,d1,d0),这里d0是最低位。这8个比特用来按表1所示的方案确定相位参数φ1~φ4。相位参数的编码方案按照dqpsk调制,如表2所示。

  然后,把得到的参数带入式(2)中去,就可以得到用于调制载波的补码列。例如,假定11mbps模式下发送的数据为d7, d6, d5, d4, d3, d2, d1, d0 = 1 0 1 1 0 1 0 1。那么按照表1和表2有,d1,d0 = 0 1,故1=π。同理可以得到:φ2 =π,φ3 = -π/2,φ4=π/2。将这些相位参数代入到公式(1)中并化简可得到:
  c={1,-1,j,j,-j,j,-1,-1}(2)

  这就是用来调制载波进行扩频的补码序列。

  在数字通信网中,为了扩大传输容量和提高传输效率常常需要把若干个低速数字信号合并成为一个高速数字信号,然后再通过高速信道传输,这就是所谓的数字复接技术。数字复接是一种已经非常成熟的技术,广泛地应用于无线通信、光通信和微波接力通信。图1是数字信号复接、分接示意图。

  如图1所示,数字复接系统包括数字复接器(digital multiplexer)和数字分接器(digital demultiplexer)两部分。数字复接器是把两个或多个低速的支路数字信号按照时分复用方式合并成为一路高速的合路数字信号的设备;数字分接器是把合路数字信号分解为原来的支路数字信号的设备。数字复接器是由定时、调整和复接单元所组成;数字分接器是由同步、定时、分接和恢复单元所组成。定时单元给设备提供统一的基准时间信号,同步单元给分接器提供与复接器基准时间同步的时间信号,调整单元负责同步输入的各支路信号。恢复单元与调整单元相对,负责把分接出来的各支路信号复原。

  在目前的数字电路中,专用集成电路asic得到广泛应用。但高速的asic只能实现某种特定的功能,设计完成后不能再对其进行改动,灵活性和通用性受到限制;可编程处理器能够按照不同的算法完成相应的处理和控制操作,但性能相对较低。“在线可配置(icr)”可视为asic和可编程处理器的混合体,它综合了二者的优点。fpga是实现在线可配置的核心,基于sram结构的fpga可以很容易地通过重新下载数据来更换功能,这样就可以将多项工作利用同一个硅片以时分复用的形式分别完成,用较小规模的fpga芯片来实现更大规模的数字时序系统。

设计方案
  整个系统的各部分关系如图2所示,待发送的多路、并行低速数据经过数字复接之后合成为一路串行高速数据流,送入基带处理模块(bbp)进行频谱扩展,然后经由调制模块调制到70m,最后送入射频模块进

相关IC型号
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!