UM3758-108编/解码器在串行通信中的应用
发布时间:2008/5/29 0:00:00 访问次数:466
摘要:介绍一种基于编/解码器的pc机与多单片机之间的串行通信方法,并对智能卡的设计进行了说明。该编/解码器通信方案,软好地解决了多机系统中作为上位机的工控机对各下位机的寻址问题。
关键词:编/解码器 双口ram pc 串行通信 um3758-108
在遥测、遥控领域中,常常使用工业pc机与单片机组成的多机系统完成测控任务。pc机因其丰富的软硬件资源和友好的人机界面而被用作上位机,而单片机则因其优越的性价比和灵活的功能配置而被用作下位机。上位 机和下位机之间通过串行数据总线(如can总线、rs485总线等)连接,具体结构如图1所示。在进行数据传输时,一般先由上位机发出地址帧对指定的下位机寻址,在得到确认以后向选中的下位机发送命令和参数,或者接收该下位机采集的数据。但在多机系统中,进行数据通信遇到的一个首要问题是如何区分总线的地址信息和其它的数据信息,这也是各类通信协议和通信规约中的一项重要内容。由于目前所使用的通信协议和通信规约比较复杂,因此在一个简单的主从式多机系统中,往往由开发人员自行定义一些简单的通信协议来解决上述问题。本文介绍一种基于编/解码器的通信方案,较好地解决了多机系统中作为上位机的工控机对各下位机的寻址问题。
1 编/解码芯片um3758-108a
专用编/解码芯片um3758-108a属大规模cmos器件,其引脚排列如图2所示:a0~a9为三态编码地址输入;d0~d7为二态锁存式编码数据输入或输出;osc引脚外接振荡电阻和电容,其值决定发送频率;vss为电源地;t/r为编码发送与编码收选择引脚,接高电平时为编码发送,接低电平时为接收编码;in为编码脉冲输入引脚(接收解码时);tx/rx外接驱动电路,为编码发送输出端,该引脚也可作为争码接收正确标志显示(rx输出低电平);vdd为电源正端(3~12v)。
单片um3758-108a芯片是一个完整的接口电路,集编码发送和解码输出于一身。当t/r端接高电平时,地址码a0~a9和数据码d0~d7构成一个18位的数据帧,从tx/rx端循环不断地串行发送出去;当t/r端接低电平时,编码脉冲由in端输入,如果接收的地址码连续两次与本地地址码一致,接收数据将按位传送到输出锁存器中,由d0~d7引脚输出。同时tx/rx引脚输出低电平,表示接收正确。
2 um3758-108a在多机通信中的具体应用
使用编/解码器实现pc机与单片机的通信时,需要在pc机和单片机上分别配置编/解码器,以便完成数据信息的发送和接收。由于上位机不仅承担与下位机的通信任务,还要进行数据处理,并以表格或各种图形方式显示出来。如果让上位机直接控制编/解码芯片,通过并行口进行数据收发,在通信量较大的情况下,势必会占用上位机的大部分工作时间,导致整机性能下降。因此在通信量较大的情况下,应在上位机端设计一个智能i/o扩展卡,该卡可插到上位机底板的扩展槽上。为了上位机和扩屏卡之间达到更快的信息交换速度,可以采用共享存储器方式进行数据交换。传统的共用存储器硬件设计比较复杂,应用范围较小。本文采用maxim公司生产的双端口存储器ds1609,大大简化了共用存储器硬件电路设计。如图3所示,ds1609为256字节双端口ram,属大规模cmos器件;具有两个独立的端口,各自拥有一套相应的数据/地址复用总线和控制总线;控制信号只有读、写和片选,尤其适合于和intel公司的cpu相连;硬件电路设计非常简单。该器件允许两个端口独立地对存储器单元进行存取操作,且由于存储器内部特殊的单元电路设计,端口双方同时对同一个单元进行读操作时无需促裁逻辑;但当端以方同时对同一单元进行读/写或写/写操作时,仍会发生竞争。解决读/写冲突的一个简单办法是执行冗余的读周期,也可使用“邮箱”传送状态信息方式进行软件仲裁,这种方法需给每个端口分配一个字节,用以写入状态信息,以告知对本端正在进行的操作。对于写/写冲突,可给双方分配固定的单元空间,另外,再给每一组数据分配校验和字节,以确保正确的数据交换。图3中ds1609一侧与89c51 cpu相连,另一侧通过三态缓冲器与扩展总线相连。
图4为pc机与80c51单片机使用编/解码器实现通信的示意图。um3758-108a的a0~a9是地址输入端,每位可有三种状态:高电平、低电平、开路。利用其不同的组合可产生3 10种不同的编码。二态时也有2 10
摘要:介绍一种基于编/解码器的pc机与多单片机之间的串行通信方法,并对智能卡的设计进行了说明。该编/解码器通信方案,软好地解决了多机系统中作为上位机的工控机对各下位机的寻址问题。
关键词:编/解码器 双口ram pc 串行通信 um3758-108
在遥测、遥控领域中,常常使用工业pc机与单片机组成的多机系统完成测控任务。pc机因其丰富的软硬件资源和友好的人机界面而被用作上位机,而单片机则因其优越的性价比和灵活的功能配置而被用作下位机。上位 机和下位机之间通过串行数据总线(如can总线、rs485总线等)连接,具体结构如图1所示。在进行数据传输时,一般先由上位机发出地址帧对指定的下位机寻址,在得到确认以后向选中的下位机发送命令和参数,或者接收该下位机采集的数据。但在多机系统中,进行数据通信遇到的一个首要问题是如何区分总线的地址信息和其它的数据信息,这也是各类通信协议和通信规约中的一项重要内容。由于目前所使用的通信协议和通信规约比较复杂,因此在一个简单的主从式多机系统中,往往由开发人员自行定义一些简单的通信协议来解决上述问题。本文介绍一种基于编/解码器的通信方案,较好地解决了多机系统中作为上位机的工控机对各下位机的寻址问题。
1 编/解码芯片um3758-108a
专用编/解码芯片um3758-108a属大规模cmos器件,其引脚排列如图2所示:a0~a9为三态编码地址输入;d0~d7为二态锁存式编码数据输入或输出;osc引脚外接振荡电阻和电容,其值决定发送频率;vss为电源地;t/r为编码发送与编码收选择引脚,接高电平时为编码发送,接低电平时为接收编码;in为编码脉冲输入引脚(接收解码时);tx/rx外接驱动电路,为编码发送输出端,该引脚也可作为争码接收正确标志显示(rx输出低电平);vdd为电源正端(3~12v)。
单片um3758-108a芯片是一个完整的接口电路,集编码发送和解码输出于一身。当t/r端接高电平时,地址码a0~a9和数据码d0~d7构成一个18位的数据帧,从tx/rx端循环不断地串行发送出去;当t/r端接低电平时,编码脉冲由in端输入,如果接收的地址码连续两次与本地地址码一致,接收数据将按位传送到输出锁存器中,由d0~d7引脚输出。同时tx/rx引脚输出低电平,表示接收正确。
2 um3758-108a在多机通信中的具体应用
使用编/解码器实现pc机与单片机的通信时,需要在pc机和单片机上分别配置编/解码器,以便完成数据信息的发送和接收。由于上位机不仅承担与下位机的通信任务,还要进行数据处理,并以表格或各种图形方式显示出来。如果让上位机直接控制编/解码芯片,通过并行口进行数据收发,在通信量较大的情况下,势必会占用上位机的大部分工作时间,导致整机性能下降。因此在通信量较大的情况下,应在上位机端设计一个智能i/o扩展卡,该卡可插到上位机底板的扩展槽上。为了上位机和扩屏卡之间达到更快的信息交换速度,可以采用共享存储器方式进行数据交换。传统的共用存储器硬件设计比较复杂,应用范围较小。本文采用maxim公司生产的双端口存储器ds1609,大大简化了共用存储器硬件电路设计。如图3所示,ds1609为256字节双端口ram,属大规模cmos器件;具有两个独立的端口,各自拥有一套相应的数据/地址复用总线和控制总线;控制信号只有读、写和片选,尤其适合于和intel公司的cpu相连;硬件电路设计非常简单。该器件允许两个端口独立地对存储器单元进行存取操作,且由于存储器内部特殊的单元电路设计,端口双方同时对同一个单元进行读操作时无需促裁逻辑;但当端以方同时对同一单元进行读/写或写/写操作时,仍会发生竞争。解决读/写冲突的一个简单办法是执行冗余的读周期,也可使用“邮箱”传送状态信息方式进行软件仲裁,这种方法需给每个端口分配一个字节,用以写入状态信息,以告知对本端正在进行的操作。对于写/写冲突,可给双方分配固定的单元空间,另外,再给每一组数据分配校验和字节,以确保正确的数据交换。图3中ds1609一侧与89c51 cpu相连,另一侧通过三态缓冲器与扩展总线相连。
图4为pc机与80c51单片机使用编/解码器实现通信的示意图。um3758-108a的a0~a9是地址输入端,每位可有三种状态:高电平、低电平、开路。利用其不同的组合可产生3 10种不同的编码。二态时也有2 10
上一篇:短消息电话中数据链路层的控制技术
上一篇:光纤环路工业以太网交换机的设计