用FPGA实现DSP与液晶显示器的快速接口
发布时间:2008/5/26 0:00:00 访问次数:520
来源:电子技术应用 作者:周 博 杨 超 司锡才
摘要:高速处理器与慢速设备之间的接口是电子系统设计中经常遇到的问题。以液晶显示器为例,提出了一种以fpga为基础的快速接口电路设计方案。该方案可有效地减小慢速设备对高速处理器的影响。
关键词:可编程器件 dsp 液晶显示器 微指令 快速接口
随着器件集成工艺的发展和soc器件的出现,现在的数字系统正在越来越多地采用可编程器件设计。这样,不仅开发周期短,而且在价格和使用难易度上也显示了很大的优势。更为重要的是,还能利用器件的现场可编程特性,根据应用的要求对器件进行动态配置,简便易行地完成功能的添加或变化。在高速的数字信号处理系统中,要涉及到大量的计算,为了提高运算速度,正大量使用dsp器件。目前的可编程器件,其时钟频率可以很高,在高速数字信号处理系统中将发挥越来越大的作用。因此,dsp+fpga的方案正越来越多地被电子工程师们采用。
在很多的实际数字系统中,往往需要良好的用户界面,其中lcd是被大量采用的显示器件。由于lcd是典型的慢速设备(相对于dsp来讲),在与高速微处理器接口时,会耗费大量时间,这在高速系统设计中是不允许的。如果dsp有不太富裕的处理余量,如何利用它对lcd完成控制呢?仅仅在两者之间加入锁存器之类的简单接口电路,往往不能对lcd完成控制。不过,有了fpga,就可以在不增加成本的情况下,在dsp和lcd之间设计一条双向的快速通道。
1 dsp和lcd的时序ti公司是dsp在全球的主要供应商,其低价位的tms320vc54x系列dsp深受广大电子工程师的青睐。下面以tms320vc5416为例介绍dsp的时序。tms320vc5416将寻址范围分为存储器空间、程序空间和i/o空间。其中,对i/o空间的操作由地址线、数据线和三根信号线iostrb、r/w和is来完成,其时序图如图1所示。
读操作和写操作由r/w信号线上的高低电平决定。如果不采用外部插入等待周期的方法,仅靠内部的等待周期设置寄存器,访问外部i/o空间时最多可以插入14个等待周期。如果dsp运行在100mhz的主频上(实际上tms320vc16可以运行在最高160mhz的主频上),也只有0.14μs。这对于lcd来说来远远不够的。
常见的192×64点阵的lcd(fm19264)实际上是由3块独立的64×64点阵lcd构成的,共享地址线和数据线,可由cs1、cs2和cs3分别选中。每小块lcd都有各自独立的指令寄存器和数据寄存器,由控制线d/i上的高低电平选择。数据的锁存或出现在数据线上由e信号决定。lcd主要控制管脚的功能如表1所示。对lcd写操作的时序图如图2所示。lcd的每次读写操作最少要1μs。如果能使dsp对lcd的访问象对高速设备访问一样,就能够最大限度地减小dsp资源的浪费,并且能够减少系统的复杂性,这就需要在fpga中添加一个dsp与lcd之间的高速双向通道。
表1 lcd主要控制管脚功能
管脚名称
功能描述
cs1
选中左边lcd,低有效
cs2
选中中间lcd,低有效
cs3
选中右边lcd,低有效
d/i
高:对数据寄存器操作
低:对指令寄存器操作
r/w
高:读操作
低:写操作
e
r/w为低(写操作)时,e信号的下降沿锁存数据
r/w为高(读操作)、e为高时、lcd的数据出现在数据线上
reset
复位信号,低有效
d7~d0
数据对每块lcd的控制,是通过操作指令寄存器和数据寄存器实现的。在屏幕指定位置写入数据,要分三步(①写入行地址,②写入列地址,③写入数据)才能完成,不但耗时而且增加了软件编程的复杂程度。如果能够将指令和数据合在一起作为一条指令,那么设计一套简单的指令译码电路执行电路就可完成这项任务。
2 硬件电路设计硬件框图如图3所示。lcd的原始控制指令如表2所示。
表2 lcd原始控制指令
指 令 码
功 能
r/w
d/i
d7
d6
d5
d4
d3
d2
d1
d0
0
0
0
0
1
1
1
1
1
1/0
控制显示器的开关
0
0
1
1
显示起始行(063)
设定显示器从哪一行显示数据
0
0
1
0
1
1
1
页地
来源:电子技术应用 作者:周 博 杨 超 司锡才
摘要:高速处理器与慢速设备之间的接口是电子系统设计中经常遇到的问题。以液晶显示器为例,提出了一种以fpga为基础的快速接口电路设计方案。该方案可有效地减小慢速设备对高速处理器的影响。
关键词:可编程器件 dsp 液晶显示器 微指令 快速接口
随着器件集成工艺的发展和soc器件的出现,现在的数字系统正在越来越多地采用可编程器件设计。这样,不仅开发周期短,而且在价格和使用难易度上也显示了很大的优势。更为重要的是,还能利用器件的现场可编程特性,根据应用的要求对器件进行动态配置,简便易行地完成功能的添加或变化。在高速的数字信号处理系统中,要涉及到大量的计算,为了提高运算速度,正大量使用dsp器件。目前的可编程器件,其时钟频率可以很高,在高速数字信号处理系统中将发挥越来越大的作用。因此,dsp+fpga的方案正越来越多地被电子工程师们采用。
在很多的实际数字系统中,往往需要良好的用户界面,其中lcd是被大量采用的显示器件。由于lcd是典型的慢速设备(相对于dsp来讲),在与高速微处理器接口时,会耗费大量时间,这在高速系统设计中是不允许的。如果dsp有不太富裕的处理余量,如何利用它对lcd完成控制呢?仅仅在两者之间加入锁存器之类的简单接口电路,往往不能对lcd完成控制。不过,有了fpga,就可以在不增加成本的情况下,在dsp和lcd之间设计一条双向的快速通道。
1 dsp和lcd的时序ti公司是dsp在全球的主要供应商,其低价位的tms320vc54x系列dsp深受广大电子工程师的青睐。下面以tms320vc5416为例介绍dsp的时序。tms320vc5416将寻址范围分为存储器空间、程序空间和i/o空间。其中,对i/o空间的操作由地址线、数据线和三根信号线iostrb、r/w和is来完成,其时序图如图1所示。
读操作和写操作由r/w信号线上的高低电平决定。如果不采用外部插入等待周期的方法,仅靠内部的等待周期设置寄存器,访问外部i/o空间时最多可以插入14个等待周期。如果dsp运行在100mhz的主频上(实际上tms320vc16可以运行在最高160mhz的主频上),也只有0.14μs。这对于lcd来说来远远不够的。
常见的192×64点阵的lcd(fm19264)实际上是由3块独立的64×64点阵lcd构成的,共享地址线和数据线,可由cs1、cs2和cs3分别选中。每小块lcd都有各自独立的指令寄存器和数据寄存器,由控制线d/i上的高低电平选择。数据的锁存或出现在数据线上由e信号决定。lcd主要控制管脚的功能如表1所示。对lcd写操作的时序图如图2所示。lcd的每次读写操作最少要1μs。如果能使dsp对lcd的访问象对高速设备访问一样,就能够最大限度地减小dsp资源的浪费,并且能够减少系统的复杂性,这就需要在fpga中添加一个dsp与lcd之间的高速双向通道。
表1 lcd主要控制管脚功能
管脚名称
功能描述
cs1
选中左边lcd,低有效
cs2
选中中间lcd,低有效
cs3
选中右边lcd,低有效
d/i
高:对数据寄存器操作
低:对指令寄存器操作
r/w
高:读操作
低:写操作
e
r/w为低(写操作)时,e信号的下降沿锁存数据
r/w为高(读操作)、e为高时、lcd的数据出现在数据线上
reset
复位信号,低有效
d7~d0
数据对每块lcd的控制,是通过操作指令寄存器和数据寄存器实现的。在屏幕指定位置写入数据,要分三步(①写入行地址,②写入列地址,③写入数据)才能完成,不但耗时而且增加了软件编程的复杂程度。如果能够将指令和数据合在一起作为一条指令,那么设计一套简单的指令译码电路执行电路就可完成这项任务。
2 硬件电路设计硬件框图如图3所示。lcd的原始控制指令如表2所示。
表2 lcd原始控制指令
指 令 码
功 能
r/w
d/i
d7
d6
d5
d4
d3
d2
d1
d0
0
0
0
0
1
1
1
1
1
1/0
控制显示器的开关
0
0
1
1
显示起始行(063)
设定显示器从哪一行显示数据
0
0
1
0
1
1
1
页地
上一篇:视频监控系统中多画面处理器的设计