SOC芯片的设计与测试
发布时间:2008/5/28 0:00:00 访问次数:497
摘要:soc已经成为集成电路设计的主流。soc测试变得越来越复杂,在设计时必须考虑dft和dfm。本文以一soc单芯片系统为例,在其设计、测试和可制造性等方面进行研究,并详细介绍了soc测试解决方案及设计考虑。
引言
以往的系统设计是将cpu,dsp,pll,adc,dac或memory等电路设计成ic后,再加以组合变成完整的系统,但现今的设计方式是将上述的电路直接设计在同一个ic上,或购买不同厂商的ip(intellectual property),直接加以整合,此方式称为单晶片片上系统(soc)设计方法。soc方式大大降低了昂贵的设计和制造成本,但对于测试来说却变得更为复杂,测试成本也越来越高,测试问题已不容忽视。面向测试设计(dft)及面向生产设计(dfm)已越来越得到高度重视。因此,在soc设计时,必须考虑产品测试。
复杂soc器件是对测试经济学的挑战。随着工艺进步,器件越来越小;而随着功能增加,测试复杂度却不断上升。soc产品在生产测试时对测试仪的要求也越来越高,昂贵的测试成本已在制造过程中占很大的比例。考虑成本要求,一般只允许在几秒或更少的时间内完成测试。由于典型的dram都有比较长的测试时间,因此嵌入式的dram测试更具挑战性。设计时除了考虑测试成本,还要求必须便于测试分析。
dft是基于ieee1149.1的jtag控制。除了专门的存储器测试和atpg扫描测试,jtag控制器还针对产品中的不同单元模块提供各种不同的试模式。这里介绍的dft和dfm包括用于加速设计分析和合格率研究的面向测试设计及用于降低测试成本的并行测试设计。
单芯片系统介绍
微控制器cpu:是c163系列的16位控制器,此外还带有累加器(mac)、通用定时器(gpt)、同步与异步序列控制器(asc,ssc)和脉冲宽度调制器(pwm)等。为便于从一种应用转为其他应用,整个控制器由逻辑综合完成。硬盘控制器hdc:hdc大约由250k的“与非门”组成。hdc的主要特点在于有强大的省电模式,即每一功能块可被独立地切换或将时钟降低8倍。根据ata规范,hdc有不同的省电模式:运行、空闲模式1、空闲模式2、待机、休眠等。这使soc的功耗从270mw下降到54mw。大容量sram:片内集成了80k字节的程序sram、8k字节的数据sram和直接与微处理器相连的2k字节的双端口sram。
缓冲存储器dram:整个芯片的中心部分是嵌入式dram,是一个8兆位的缓冲存储器。片上dram不需要外部数据总线即能存取程序和数据,而功耗只是最大运行模式下的十分之一。
pll:片上所有的时钟频率是由400mhz的pll产生的。pll为全定制单元,测试模式由jtag控制器控制。
pvt单元:用于指示环境温度,监视动态环境(温度和电压)变化及hdc逻辑,并自动调整ata的端口参数。pvt单元是全定制的,测试模式由jtag控制。
电源管理:soc内集成了电压调整的控制电路。调节器可以提供从核心电路所需的1.8v到i/o口所需的3.3v电压。一个外部晶体管用于处理所有核心逻辑所需的电流。片内包含一个驱动外部晶体管的整流控制电路。整流器是全定制的,其测试模式由jtag控制。
测试设计分析
由于存储器占了45%的芯片面积、86%的晶体管数,同时由于dram的时序特性,既便单个存储器单元比逻辑门小得多,测试一个dram单元也要比测试一个“与”门需要更多的时间。因此需要特别关注存储器测试,这也是业界聚焦和努力的方向。根据sram在系统中的不同作用,可以利用微控制器测试或通过mbist电路完成测试。soc上的dram可通过一个bist控制器测试,而drambist电路自身则通过“扫描”和atpg进行测试。大部分的数字逻辑是综合而成,因此均可通过atpg扫描进行测试。为了有效降低测试时间,改善dram的dft测试开发是最有益处的,设计时尽量考虑并行测试。同时,像振荡器和pll等模拟单元也应在一个合理的时间内完成测试。另外,当进行atpg或扫描测试时,测试还受到自动测试设备(ate)内部的测试向量存储器容量的制约,设计时需事先考虑。
dft和dfm的测试实现
由于器件比较复杂,对于不同的功能模块采用了不同的测试结构。
atpg扫描测试
为了可在ate测试仪上进行多器件并行扫描测试,扫描链的输入端被设计在芯片相对的两边。器件的特殊之处在于它包含了多路的级敏扫描(lssd)电路。dram的bist就是lssd扫描,由工艺厂家提供,而其余的设计尽量使用标准的多路扫描触发器。在lssd扫描电路和多路扫描逻辑中,没有插入隔离逻辑。由于lssd与多路扫描之间不同的时序,在设计时,lssd与多路扫描的合成可能会遇到问题,即可能出现对某些触发器采样时,数据不确定性而导致失现以某一soc产品为例进行介绍。器件由0.18m的铜工艺制造,有很好的性能和极低的功耗。
效覆盖率的损失。因此在设计时应特别关注两者的匹配。
考虑到在进行扫描测试时,某些不需要的模式可能会激活,而逻辑电路只占用整个芯片面积的很小部
摘要:soc已经成为集成电路设计的主流。soc测试变得越来越复杂,在设计时必须考虑dft和dfm。本文以一soc单芯片系统为例,在其设计、测试和可制造性等方面进行研究,并详细介绍了soc测试解决方案及设计考虑。
引言
以往的系统设计是将cpu,dsp,pll,adc,dac或memory等电路设计成ic后,再加以组合变成完整的系统,但现今的设计方式是将上述的电路直接设计在同一个ic上,或购买不同厂商的ip(intellectual property),直接加以整合,此方式称为单晶片片上系统(soc)设计方法。soc方式大大降低了昂贵的设计和制造成本,但对于测试来说却变得更为复杂,测试成本也越来越高,测试问题已不容忽视。面向测试设计(dft)及面向生产设计(dfm)已越来越得到高度重视。因此,在soc设计时,必须考虑产品测试。
复杂soc器件是对测试经济学的挑战。随着工艺进步,器件越来越小;而随着功能增加,测试复杂度却不断上升。soc产品在生产测试时对测试仪的要求也越来越高,昂贵的测试成本已在制造过程中占很大的比例。考虑成本要求,一般只允许在几秒或更少的时间内完成测试。由于典型的dram都有比较长的测试时间,因此嵌入式的dram测试更具挑战性。设计时除了考虑测试成本,还要求必须便于测试分析。
dft是基于ieee1149.1的jtag控制。除了专门的存储器测试和atpg扫描测试,jtag控制器还针对产品中的不同单元模块提供各种不同的试模式。这里介绍的dft和dfm包括用于加速设计分析和合格率研究的面向测试设计及用于降低测试成本的并行测试设计。
单芯片系统介绍
微控制器cpu:是c163系列的16位控制器,此外还带有累加器(mac)、通用定时器(gpt)、同步与异步序列控制器(asc,ssc)和脉冲宽度调制器(pwm)等。为便于从一种应用转为其他应用,整个控制器由逻辑综合完成。硬盘控制器hdc:hdc大约由250k的“与非门”组成。hdc的主要特点在于有强大的省电模式,即每一功能块可被独立地切换或将时钟降低8倍。根据ata规范,hdc有不同的省电模式:运行、空闲模式1、空闲模式2、待机、休眠等。这使soc的功耗从270mw下降到54mw。大容量sram:片内集成了80k字节的程序sram、8k字节的数据sram和直接与微处理器相连的2k字节的双端口sram。
缓冲存储器dram:整个芯片的中心部分是嵌入式dram,是一个8兆位的缓冲存储器。片上dram不需要外部数据总线即能存取程序和数据,而功耗只是最大运行模式下的十分之一。
pll:片上所有的时钟频率是由400mhz的pll产生的。pll为全定制单元,测试模式由jtag控制器控制。
pvt单元:用于指示环境温度,监视动态环境(温度和电压)变化及hdc逻辑,并自动调整ata的端口参数。pvt单元是全定制的,测试模式由jtag控制。
电源管理:soc内集成了电压调整的控制电路。调节器可以提供从核心电路所需的1.8v到i/o口所需的3.3v电压。一个外部晶体管用于处理所有核心逻辑所需的电流。片内包含一个驱动外部晶体管的整流控制电路。整流器是全定制的,其测试模式由jtag控制。
测试设计分析
由于存储器占了45%的芯片面积、86%的晶体管数,同时由于dram的时序特性,既便单个存储器单元比逻辑门小得多,测试一个dram单元也要比测试一个“与”门需要更多的时间。因此需要特别关注存储器测试,这也是业界聚焦和努力的方向。根据sram在系统中的不同作用,可以利用微控制器测试或通过mbist电路完成测试。soc上的dram可通过一个bist控制器测试,而drambist电路自身则通过“扫描”和atpg进行测试。大部分的数字逻辑是综合而成,因此均可通过atpg扫描进行测试。为了有效降低测试时间,改善dram的dft测试开发是最有益处的,设计时尽量考虑并行测试。同时,像振荡器和pll等模拟单元也应在一个合理的时间内完成测试。另外,当进行atpg或扫描测试时,测试还受到自动测试设备(ate)内部的测试向量存储器容量的制约,设计时需事先考虑。
dft和dfm的测试实现
由于器件比较复杂,对于不同的功能模块采用了不同的测试结构。
atpg扫描测试
为了可在ate测试仪上进行多器件并行扫描测试,扫描链的输入端被设计在芯片相对的两边。器件的特殊之处在于它包含了多路的级敏扫描(lssd)电路。dram的bist就是lssd扫描,由工艺厂家提供,而其余的设计尽量使用标准的多路扫描触发器。在lssd扫描电路和多路扫描逻辑中,没有插入隔离逻辑。由于lssd与多路扫描之间不同的时序,在设计时,lssd与多路扫描的合成可能会遇到问题,即可能出现对某些触发器采样时,数据不确定性而导致失现以某一soc产品为例进行介绍。器件由0.18m的铜工艺制造,有很好的性能和极低的功耗。
效覆盖率的损失。因此在设计时应特别关注两者的匹配。
考虑到在进行扫描测试时,某些不需要的模式可能会激活,而逻辑电路只占用整个芯片面积的很小部