基于S3C44B0X的大型LED显示系统设计
发布时间:2008/5/26 0:00:00 访问次数:446
    
    
    作者:中南大学 粟梅 林旷
    
    大型led显示系统已经广泛应用于各种室内外场合,但由于其多采用多机系统,提高了系统成本和软硬件设计复杂度。多机系统工作时,本质上相当于一个高总线宽度的计算机系统。其技术难点如下:
    
    ◆大型led显示屏上的像素数以万计,随着显示面积增大,电路结构随之增大。
    
    ◆为了保证一定的显示质量,帧频应在30帧/s以上。对于一个512×252的单色led屏,每秒的数据传输量至少为480 kb以上,对于彩屏及显示质量高的场合,数据传输量还将按整数倍增长。
    
    ◆当led屏位于室外时,上下位机通信可能在百米甚至千米以上,要求通信速度快且可靠。
    
    鉴于上述前两个技术难点,为能够使用单cpu系统代替多机系统控制大型led显示系统,采取的应对策略如下:
    
    ◆大型的led屏由通用的显示模块组成,显示模块具有良好的通用性和可嵌入性。
    
    ◆使用16位并行总线数据传输方式,要显示相应位置的显示模块,模块上的列锁存单元能够准确选通,使横向级联的led显示模块能够被视为一段连续的存储单元。
    
    ◆使用s3c44box内部的dma控制器进行数据的传输和控制,节省了使用指令传输数据的cpu取指和译指时间以及使用指令传输数据附带的计数、比较、跳转等软件开销,从而能够在连续的读写操作中完成数据的传输,提高了数据传输的速度和效率。
    
    1 硬件结构及原理
    
    大型led显示系统一般分为主控板和显示驱动模块两部分。
    
    1.1 显示模块
    
    现今,大型led显示系统是利用人眼视觉特点采用逐行扫描和列驱动方式以节省硬件开支的,本系统采用1/16逐行扫描方式,所以整个大型led屏被分为16行同名行,显示模块原理图如图1所示。
    
    
    
    每个显示模块为1个64×32的小点阵屏,分为两部分,上下各16行,每部分有8组列数据锁存器。上下两部分复用1个4—16译码器u1,选通驱动1/16逐行扫描显示,并需要16组列驱动锁存器锁存列显示数据。采用并行总线数据传输方式时,需要1个4—16译码器u2选通使能列锁存器。在点阵刷新时,需要使用两级锁存器锁存列显示数据,否则会出现显示拖尾现象。本次正在显示的数据存在第二级锁存器中,主控板对屏端第一级锁存器写下一行要显示的数据进行列数据刷新,当下一行要显示的数据传输完毕后,一起锁存到第二级锁存器输出并选通驱动下一行显示。采用并行总线方式下二级锁存器仍比数据串行传输再转成并行输出的方案经济。
    
    显示模块与模块之间横向级联时,运用错位级联的思想,使其具有良好的通用性和可嵌入性。如图1所示,选通线每到一级时就会错位一次并传到下一级,总是使第一根选通线blk_en0作第一级列锁存器译码器的使能控制线,这样n根选通线就能依次选通n级横向级联模块。这样就可以用相同的显示模块任意组合成横向级联的条屏。
    
    运用错位级联思想,使横向级联的显示模块上的第一级锁存器的译码器u2能够依次选通,该译码器又能依次选通第一级列数据锁存器,这样横向级联屏上的第一级列数据锁存器就能看成一段连续的存储单元,这是使用dma并行数据传输控制的基础。
    
    1.2 主控电路与led屏的接口设计
    
    本显示系统选用基于arm7tdmi内核并带有内部dma控制器的s3c44box作主控制器,使其工作在arm状态,并使用16位总线。由于把led屏虚拟的视为一段连续的存储单元,故为其分配地址空间0x2000000~ox4000000。
    
    主控电路与led屏接口应能实现以下功能:
    
    ◆选通任意位置的显示模
    
    
    作者:中南大学 粟梅 林旷
    
    大型led显示系统已经广泛应用于各种室内外场合,但由于其多采用多机系统,提高了系统成本和软硬件设计复杂度。多机系统工作时,本质上相当于一个高总线宽度的计算机系统。其技术难点如下:
    
    ◆大型led显示屏上的像素数以万计,随着显示面积增大,电路结构随之增大。
    
    ◆为了保证一定的显示质量,帧频应在30帧/s以上。对于一个512×252的单色led屏,每秒的数据传输量至少为480 kb以上,对于彩屏及显示质量高的场合,数据传输量还将按整数倍增长。
    
    ◆当led屏位于室外时,上下位机通信可能在百米甚至千米以上,要求通信速度快且可靠。
    
    鉴于上述前两个技术难点,为能够使用单cpu系统代替多机系统控制大型led显示系统,采取的应对策略如下:
    
    ◆大型的led屏由通用的显示模块组成,显示模块具有良好的通用性和可嵌入性。
    
    ◆使用16位并行总线数据传输方式,要显示相应位置的显示模块,模块上的列锁存单元能够准确选通,使横向级联的led显示模块能够被视为一段连续的存储单元。
    
    ◆使用s3c44box内部的dma控制器进行数据的传输和控制,节省了使用指令传输数据的cpu取指和译指时间以及使用指令传输数据附带的计数、比较、跳转等软件开销,从而能够在连续的读写操作中完成数据的传输,提高了数据传输的速度和效率。
    
    1 硬件结构及原理
    
    大型led显示系统一般分为主控板和显示驱动模块两部分。
    
    1.1 显示模块
    
    现今,大型led显示系统是利用人眼视觉特点采用逐行扫描和列驱动方式以节省硬件开支的,本系统采用1/16逐行扫描方式,所以整个大型led屏被分为16行同名行,显示模块原理图如图1所示。
    
    
    
    每个显示模块为1个64×32的小点阵屏,分为两部分,上下各16行,每部分有8组列数据锁存器。上下两部分复用1个4—16译码器u1,选通驱动1/16逐行扫描显示,并需要16组列驱动锁存器锁存列显示数据。采用并行总线数据传输方式时,需要1个4—16译码器u2选通使能列锁存器。在点阵刷新时,需要使用两级锁存器锁存列显示数据,否则会出现显示拖尾现象。本次正在显示的数据存在第二级锁存器中,主控板对屏端第一级锁存器写下一行要显示的数据进行列数据刷新,当下一行要显示的数据传输完毕后,一起锁存到第二级锁存器输出并选通驱动下一行显示。采用并行总线方式下二级锁存器仍比数据串行传输再转成并行输出的方案经济。
    
    显示模块与模块之间横向级联时,运用错位级联的思想,使其具有良好的通用性和可嵌入性。如图1所示,选通线每到一级时就会错位一次并传到下一级,总是使第一根选通线blk_en0作第一级列锁存器译码器的使能控制线,这样n根选通线就能依次选通n级横向级联模块。这样就可以用相同的显示模块任意组合成横向级联的条屏。
    
    运用错位级联思想,使横向级联的显示模块上的第一级锁存器的译码器u2能够依次选通,该译码器又能依次选通第一级列数据锁存器,这样横向级联屏上的第一级列数据锁存器就能看成一段连续的存储单元,这是使用dma并行数据传输控制的基础。
    
    1.2 主控电路与led屏的接口设计
    
    本显示系统选用基于arm7tdmi内核并带有内部dma控制器的s3c44box作主控制器,使其工作在arm状态,并使用16位总线。由于把led屏虚拟的视为一段连续的存储单元,故为其分配地址空间0x2000000~ox4000000。
    
    主控电路与led屏接口应能实现以下功能:
    
    ◆选通任意位置的显示模
上一篇:手机相机的低压闪光灯设计
热门点击
- 8051单片机家族数据手册链接大全
- dsPIC30F6010单片机的原理及应用
- 一种通用的嵌入式系统ISP方法
- 浮点数保存代码
- 基于FPGA/CPLD和USB技术的无损图像
- 数字显示器仍需处理模拟信号
- 常用PIC系列8位单片机芯片引脚符号的功能
- PIC系列单片机的伪指令
- 利用单片机PWM信号进行舵机控制
- 产生低失真正弦波的CMOS六角反相器
推荐技术资料
- 硬盘式MP3播放器终级改
- 一次偶然的机会我结识了NE0 2511,那是一个远方的... [详细]