位置:51电子网 » 技术资料 » 嵌入式系统

内嵌ARM9E内核系统级芯片的原型验证方法

发布时间:2008/5/27 0:00:00 访问次数:523

  【摘要】随着大容量高速度的fpga的出现,在流片前建立一个高性价比的原型验证系统已经成为缩短系统级芯片(soc)验证时间,提高首次流片成功率的重要方法。本文着重讨论了用fpga建立原型进行验证的流程、优缺点以及常用方法,并结合对一款内嵌arm9e soc 所进行的原型验证,说明这一方法在soc验证中的应用。
  【关键词】:soc,验证,arm9,fpga,快速原型,软/硬件协同验证

1 引言
  目前系统级芯片(soc)规模飞速增长,嵌入式软件也日趋复杂,但是仿真软件的发展却相对滞后,设计团队已经意识到软件仿真的局限性,这种仿真不仅很难提供系统仿真所需要的仿真性能,而且非常耗时。随着大容量高速度的fpga的出现,建立一个高性价比的原型验证系统要比其他的方法更加便宜和快速。

2 soc原型验证的基本流程和优缺点分析
  对于soc设计的流程,每个公司都不尽相同,大的芯片公司都形成了自己特有的成熟的流程与方法。而对于加入原型验证之后的soc设计基本流程如图1所示。在本文提到的一款内嵌arm9e用于移动对讲通信的soc开发中,采用的就是如图1所示的流程。在定义完软、硬件接口,明确软、硬件之间的通信协议后,就可以开始进行soc的软、硬件设计了。如果采用全定制的fpga原型,此时原型可以同软、硬件一起并行开发,因为全定制的原型开发也需要相当长的时间,如果在软、硬件设计完成之后再设计原型,那么不但不会加速设计过程,反而会延长设计周期。

  fpga在密度、速度方面和asic的相似性使得基于fpga的原型运行速度接近于现实速度,不仅可以大幅度提高系统仿真速度,而且还可以使我们尽早地来测试soc的应用软件,从而达到节省整个soc开发时间的目的。此外,由于fpga可配置,所以原型还可以重复使用,是一个性价比很高的验证方法。但是,随着soc的快速发展,fpga原型验证soc的方法也存在着很多需要解决的问题。

  主要的问题可以分为两大类,第一类问题是asic和fpga的结构不同,我们必须把asic风格的代码移植到fpga上。asic设计者可以使用支持不同语言结构的综合工具,但是fpga的综合工具不一定支持不同的语言结构,比如说vhdl中的generic语句用来使设计保持可配置,而fpga综合工具有可能会把generic语句替换为常数。另外,asic中有些模块是全定制的而并非可综合的代码,比如说存储器模块,而fpga只能接受门级网表,这样的定制模块就只能用模型仿真,从而降低模拟速度。还有,asic设计中为了降低功耗经常使用门控时钟(gated clock),但是在fpga中却不允许,需要用synplicity certify工具将门控时钟转为相应的fpga设计。

  第二类问题在于fpga的资源有限,主要体现在容量、时钟资源和i/o资源的有限上。业界有条规律,fpga的等效门除以八才是fpga上能实现的asic的门数,比如说一个200万门的virtex ii xc2v2000只能装下大约25万门的asic设计。这条规律是设计师应该心中有数的,笔者在设计fpga原型的初期就由于在这个问题上面的忽视而导致了后期容量不够更改设计的问题。图2给出了业界估计的asic和fpga工艺所能实现的等效门数,我们可以看出,未来设计者将不得不面对asic和fpga之间的容量鸿沟。由于fpga的资源不够,而目前soc的规模又很大,要实现原型我们必须把系统划分到多片fpga中去,这就带来了布线困难以及fpga i/o紧张的问题,因为soc的系统总线一旦暴露出来,就会使用fpga数以千计的i/o,而目前最先进的fpga也仅仅能提供一千多个i/o,步线困难又会引出原型可靠性的问题。目前解决的方法是采用管脚复用和用synplify certify对系统进行最优分割。fpga厂商也通过集成专用的乘法器,片上ram来改善fpga资源紧张的问题。

3 soc原型验证的常用方法
  设计者有很多种方法可以建立起soc原型,但是每种方法都有其优缺点及适用范围,所以设计者会从相关芯片和公司资源的实际情况出发,决定出性价比最高的方案。流行的方法有以下三种:

3.1 全定制的soc原型。
  设计者依据soc的设计规范,在印刷电路板(pcb)上实现soc的原型系统。全定制的soc原型系统在很长一段时间内,是唯一的建立原型的方法,它容易使用,直观而且可以运行于一个比较高的频率,适用于小规模soc。

3.2 通过soc原型代工公司建立原型。
  从2000年开始,硅谷出现了这种soc原型代工的公司,这些公司以其专业性和快速的soc原型设计时间使得很多芯片大公司成为他们的客户,但是这种方法也意味着昂贵、不可重用和不可控。

3.3 使用专业的soc原型开发套件。
  这是目前开发大规模复杂soc原型的流行方法。由第三方公司提供功能强大、可重用的fpga硬件平台、设计流程和相应的pc端应用程序,设计者可以用开发套件尽可能相似地实现soc的原型。在这一市场有四种主要的产品,分别

  【摘要】随着大容量高速度的fpga的出现,在流片前建立一个高性价比的原型验证系统已经成为缩短系统级芯片(soc)验证时间,提高首次流片成功率的重要方法。本文着重讨论了用fpga建立原型进行验证的流程、优缺点以及常用方法,并结合对一款内嵌arm9e soc 所进行的原型验证,说明这一方法在soc验证中的应用。
  【关键词】:soc,验证,arm9,fpga,快速原型,软/硬件协同验证

1 引言
  目前系统级芯片(soc)规模飞速增长,嵌入式软件也日趋复杂,但是仿真软件的发展却相对滞后,设计团队已经意识到软件仿真的局限性,这种仿真不仅很难提供系统仿真所需要的仿真性能,而且非常耗时。随着大容量高速度的fpga的出现,建立一个高性价比的原型验证系统要比其他的方法更加便宜和快速。

2 soc原型验证的基本流程和优缺点分析
  对于soc设计的流程,每个公司都不尽相同,大的芯片公司都形成了自己特有的成熟的流程与方法。而对于加入原型验证之后的soc设计基本流程如图1所示。在本文提到的一款内嵌arm9e用于移动对讲通信的soc开发中,采用的就是如图1所示的流程。在定义完软、硬件接口,明确软、硬件之间的通信协议后,就可以开始进行soc的软、硬件设计了。如果采用全定制的fpga原型,此时原型可以同软、硬件一起并行开发,因为全定制的原型开发也需要相当长的时间,如果在软、硬件设计完成之后再设计原型,那么不但不会加速设计过程,反而会延长设计周期。

  fpga在密度、速度方面和asic的相似性使得基于fpga的原型运行速度接近于现实速度,不仅可以大幅度提高系统仿真速度,而且还可以使我们尽早地来测试soc的应用软件,从而达到节省整个soc开发时间的目的。此外,由于fpga可配置,所以原型还可以重复使用,是一个性价比很高的验证方法。但是,随着soc的快速发展,fpga原型验证soc的方法也存在着很多需要解决的问题。

  主要的问题可以分为两大类,第一类问题是asic和fpga的结构不同,我们必须把asic风格的代码移植到fpga上。asic设计者可以使用支持不同语言结构的综合工具,但是fpga的综合工具不一定支持不同的语言结构,比如说vhdl中的generic语句用来使设计保持可配置,而fpga综合工具有可能会把generic语句替换为常数。另外,asic中有些模块是全定制的而并非可综合的代码,比如说存储器模块,而fpga只能接受门级网表,这样的定制模块就只能用模型仿真,从而降低模拟速度。还有,asic设计中为了降低功耗经常使用门控时钟(gated clock),但是在fpga中却不允许,需要用synplicity certify工具将门控时钟转为相应的fpga设计。

  第二类问题在于fpga的资源有限,主要体现在容量、时钟资源和i/o资源的有限上。业界有条规律,fpga的等效门除以八才是fpga上能实现的asic的门数,比如说一个200万门的virtex ii xc2v2000只能装下大约25万门的asic设计。这条规律是设计师应该心中有数的,笔者在设计fpga原型的初期就由于在这个问题上面的忽视而导致了后期容量不够更改设计的问题。图2给出了业界估计的asic和fpga工艺所能实现的等效门数,我们可以看出,未来设计者将不得不面对asic和fpga之间的容量鸿沟。由于fpga的资源不够,而目前soc的规模又很大,要实现原型我们必须把系统划分到多片fpga中去,这就带来了布线困难以及fpga i/o紧张的问题,因为soc的系统总线一旦暴露出来,就会使用fpga数以千计的i/o,而目前最先进的fpga也仅仅能提供一千多个i/o,步线困难又会引出原型可靠性的问题。目前解决的方法是采用管脚复用和用synplify certify对系统进行最优分割。fpga厂商也通过集成专用的乘法器,片上ram来改善fpga资源紧张的问题。

3 soc原型验证的常用方法
  设计者有很多种方法可以建立起soc原型,但是每种方法都有其优缺点及适用范围,所以设计者会从相关芯片和公司资源的实际情况出发,决定出性价比最高的方案。流行的方法有以下三种:

3.1 全定制的soc原型。
  设计者依据soc的设计规范,在印刷电路板(pcb)上实现soc的原型系统。全定制的soc原型系统在很长一段时间内,是唯一的建立原型的方法,它容易使用,直观而且可以运行于一个比较高的频率,适用于小规模soc。

3.2 通过soc原型代工公司建立原型。
  从2000年开始,硅谷出现了这种soc原型代工的公司,这些公司以其专业性和快速的soc原型设计时间使得很多芯片大公司成为他们的客户,但是这种方法也意味着昂贵、不可重用和不可控。

3.3 使用专业的soc原型开发套件。
  这是目前开发大规模复杂soc原型的流行方法。由第三方公司提供功能强大、可重用的fpga硬件平台、设计流程和相应的pc端应用程序,设计者可以用开发套件尽可能相似地实现soc的原型。在这一市场有四种主要的产品,分别

相关IC型号

热门点击

 

推荐技术资料

DFRobot—玩的就是
    如果说新车间的特点是“灵动”,FQPF12N60C那么... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!