TI推出包含串行RapidIO总线的DSP
发布时间:2008/5/27 0:00:00 访问次数:532
德州仪器公司(ti)推出新型数字信号处理器(dsp)——tms320c6455,以提供改善的性能,降低代码大小和更多的片内存储器,以及包括用于处理器内部通信的串行rapidio总线在内的高带宽集成外设。
据介绍,由于ms320c6455 dsp的性能和i/o带宽提升了2至12倍,因此这款dsp可帮助通信、网络和视频基础终端设备,以及高端图像系统的开发者增加系统的性能,使开发者能集成更多的高带宽通路,从而得到更高的图像分辨率,生产更有效的软件,缩短产品上市时间。
与先前的1ghz c64x dsp相比,c6455 dsp芯片的新外设和功能包括千兆位以太网存储器读取控制器(memory access controller, mac),可提供10于先前c64x器件的以太网带宽;ddr2外接存储器接口,是目前器件吞吐量的两倍;66mhz pci总线接口,是以前处理器的两倍;以及l2存储器为2mb,也是以前c64x器件存储器的两倍。
增强的c64x+ dsp核增加了新的特别的指令,和目前的c64x dsp架构相比,它的代码长度缩短了20%-30%,周期效率提高20%。新指令包括复杂的32位乘法和同时加/减指令,增加了快速富立叶变换(fft)和分立余弦变换(dct)性能。此dsp核能在每个周期执行8条16x16乘法和累加指令,速度是目前的c64x dsp核的两倍。因为新的c64x+指令集是c64x指令的扩展集,新器件的软件完全兼容现有的c64x dsp目标代码。
基于ti的先进90nm cmos技术,tms320c6455 dsp的工作频率为1ghz、850mhz和720mhz几种版本。该器件采用697引脚24×24mm bga封装。10,000片订购时1ghz版本的单价为259美元,850mhz版本的为219美元,720mhz的为179美元,以上价格仅供参考。
德州仪器公司(ti)推出新型数字信号处理器(dsp)——tms320c6455,以提供改善的性能,降低代码大小和更多的片内存储器,以及包括用于处理器内部通信的串行rapidio总线在内的高带宽集成外设。
据介绍,由于ms320c6455 dsp的性能和i/o带宽提升了2至12倍,因此这款dsp可帮助通信、网络和视频基础终端设备,以及高端图像系统的开发者增加系统的性能,使开发者能集成更多的高带宽通路,从而得到更高的图像分辨率,生产更有效的软件,缩短产品上市时间。
与先前的1ghz c64x dsp相比,c6455 dsp芯片的新外设和功能包括千兆位以太网存储器读取控制器(memory access controller, mac),可提供10于先前c64x器件的以太网带宽;ddr2外接存储器接口,是目前器件吞吐量的两倍;66mhz pci总线接口,是以前处理器的两倍;以及l2存储器为2mb,也是以前c64x器件存储器的两倍。
增强的c64x+ dsp核增加了新的特别的指令,和目前的c64x dsp架构相比,它的代码长度缩短了20%-30%,周期效率提高20%。新指令包括复杂的32位乘法和同时加/减指令,增加了快速富立叶变换(fft)和分立余弦变换(dct)性能。此dsp核能在每个周期执行8条16x16乘法和累加指令,速度是目前的c64x dsp核的两倍。因为新的c64x+指令集是c64x指令的扩展集,新器件的软件完全兼容现有的c64x dsp目标代码。
基于ti的先进90nm cmos技术,tms320c6455 dsp的工作频率为1ghz、850mhz和720mhz几种版本。该器件采用697引脚24×24mm bga封装。10,000片订购时1ghz版本的单价为259美元,850mhz版本的为219美元,720mhz的为179美元,以上价格仅供参考。
热门点击
- 用于DDS系统相位累加器的加法器设计
- 电子报晓公鸡
- 基于AD9957的双通道高速数字调制信号源设
- 基于LabWindows/CVI的虚拟函数信
- MAX706S在DSP系统中的应用
- Atmel推出面向基于ARM9定制化MCU的
- 电子萤火虫
- 电子模拟金丝雀
- TMS320C6201/6701 DSP处理
- 趣味电子鸟
推荐技术资料
- 业余条件下PCM2702
- PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]