位置:51电子网 » 技术资料 » 新品发布

XILINX加速全球最快的FPGA–新推出的ISE 7.1i版软件逻辑性能领先优势达70%

发布时间:2007/9/5 0:00:00 访问次数:432

全球领先的可编程逻辑解决方案供应商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX)目前宣布推出针对Xilinx Virtex-4 和 新推出的Spartan-3E FPGA系列产品而优化的集成软件环境(ISE)7.1i版。ISE 7.1i独特的集成度、高速度以及易用性可以帮助设计人员解决所面临的最紧迫的一些挑战。目前使用ISE的设计人员已经有20多万,而且这一数字还在快速增长中。新版工具集成了主要功耗分析、分层设计、仿真和调试等功能,还支持目前应用越来越多的基于Linux的设计环境。工具中还包括了针对在所有性能领域全球都最快的FPGA - Virtex-4系列的新速度文件。 与竞争解决方案相比,ISE 7.1i的逻辑构造性能优势高达70%,同时在DSP、嵌入式处理和连接功能方面也遥遥领先。设计人员可在设计中充分享受这些优势。ISE 7.1i中还包括了对新推出的全球成本最低的FPGA产品--

  Spartan-3E系列完全支持的功能

  “紧密集成的设计工具使高性能系统设计人员可以充分利用融合在单个可编程平台上的逻辑、DSP、嵌入式处理和连接功能,”赛灵思可编程逻辑解决方案部执行副总裁Rich Sevcik说。“对于大批量产品设计人员来说,短设计周期和易用性同样重要。他们越来越欢迎只有可编程逻辑才能提供的这种上市时间和灵活性优点。赛灵思在提供同时针对高性能应用和大批量应用的同类最佳设计工具方面的投资远远大于PLD行业的其它任何厂商,用户将会在新版ISE中更真切地感受到这些好处。”

  集成度、速度和易用性新特点

  ISE 7.1i中新的关键的易用性特色可以加快工程师的设计过程。在设计流程中的每一步,ISE 7.1i都提供了显而易见的实施结果。新的设计摘要视图(Design Summary View)和消息过滤(Message Filtering)功能突出了重要的设计信息,从而减少了在详细的报告文件中搜索的需求。新的技术指示器(Technology Viewer)通过易于浏览的示意图表来显示合成后的实施结果。

  ISE 7.1i中还集成了两款新的仿真器,ISE Simulator 和 ModelSim Xilinx Edition-III,从而可实现更快的仿真和更大的设计容量。通过利用实时芯片上(in-silicon)调试功能来加强仿真能力,ChipScope Pro 和 ISE 7.1i可使实时验证所需要的时间仅为ASIC或竞争FPGA验证流程的一半。ChipScope Pro现在还允许设计人员从全球任何地方通过网络连接对系统进行验证和调试。

  ISE 7.1i与Xilinx PlanAhead选购工具集成可提供一个新层面的分层设计和早期分析功能,从而可提高系统性能和易用性。利用PlanAhead工具可以实现增量编译,减少时序设计反复,更有效地进行IP规划和重利用,因此可使性能提高多达一倍并缩短设计周期。
  
   通过支持64位Linux,ISE 7.1i为更高密度的设计和开发创造了优越条件。重要的是,ISE 7.1i 可直接插入到现有EDA设计流程中,与第三方EDA合作伙伴的合成、仿真、HDL分析和验证等设计工具紧密集成。
“多年来,赛灵思和Synplicity共同合作,为FPGA设计人员提供针对Xilinx FPGA的全面、强大且性能领先的解决方案,”Synplicity公司营销总监Jeff Garrison说。“紧密集成的ISE 7.1i软件设计套件和新推出的成本优化的Spartan-3E FPGA系列相结合,将最终使我们的客户可在将设计面积减到最小的同时迅速地实现性能目标,从而满足实现更小器件或更低速度的要求。对于当今变化迅速的最终市场来说,这一点非常宝贵。”

  ISE 7.1i:性能、功耗和成本

  ISE 7.1i充分利用了Virtex-4多平台FPGA系列针对逻辑密集、信号处理、高速串行连接和嵌入式处理应用的性能特性。得益于革命性的ASMBL(高级硅片组合模块)架构和先进的90nm三栅极氧化层技术,与目前任何FPGA系列产品相比,Virtex-4 FPGA可提供更多的选择、更高的性能和更低的功耗。利用ISE 7.1i中更先进的主动时序收敛(Proactive Timing Closure)技术和新的速度文件,Virtex-4 FPGA平台在所有性能领域的领先地位到进一步得加强。与最接近的竞争FPGA解决方案相比,Virtex-4 FPGA可提供1.6倍的LVDS I/O带宽,3倍的存储器接口带宽,1.2倍的片上RAM速度,1.4倍的DSP性能(以32抽头FIR滤波器为例),3倍的嵌入式处理性能,以及高达1.7倍的逻辑性能优势。

  赛灵思已通过大量投资开发出一种可以公平准确地测量实际客户设计中逻辑性能的方法。一个好的方法必须能正确地对合成和布局布线工具进行约束,对设计中最重要的时钟(而不仅是最慢的时钟)进行评估,对每一种工具使用同等的开关设置,并且能为每个器件进行类似速度等级比较。这种精确的评测方法展示了与竞争FPGA产品相比,Virtex-4在逻辑构造性能方面高达70%的领先优势以及其它FPGA产品平均14%的优势。
无论是设计最大型的无线基站还是最小型的便携式手持设备,工程师都同样关心如何降低功耗。利用ISE 7.1i

  XPower 工具和Xilinx Web Power Tools进行的分析表明,Virtex-4

全球领先的可编程逻辑解决方案供应商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX)目前宣布推出针对Xilinx Virtex-4 和 新推出的Spartan-3E FPGA系列产品而优化的集成软件环境(ISE)7.1i版。ISE 7.1i独特的集成度、高速度以及易用性可以帮助设计人员解决所面临的最紧迫的一些挑战。目前使用ISE的设计人员已经有20多万,而且这一数字还在快速增长中。新版工具集成了主要功耗分析、分层设计、仿真和调试等功能,还支持目前应用越来越多的基于Linux的设计环境。工具中还包括了针对在所有性能领域全球都最快的FPGA - Virtex-4系列的新速度文件。 与竞争解决方案相比,ISE 7.1i的逻辑构造性能优势高达70%,同时在DSP、嵌入式处理和连接功能方面也遥遥领先。设计人员可在设计中充分享受这些优势。ISE 7.1i中还包括了对新推出的全球成本最低的FPGA产品--

  Spartan-3E系列完全支持的功能

  “紧密集成的设计工具使高性能系统设计人员可以充分利用融合在单个可编程平台上的逻辑、DSP、嵌入式处理和连接功能,”赛灵思可编程逻辑解决方案部执行副总裁Rich Sevcik说。“对于大批量产品设计人员来说,短设计周期和易用性同样重要。他们越来越欢迎只有可编程逻辑才能提供的这种上市时间和灵活性优点。赛灵思在提供同时针对高性能应用和大批量应用的同类最佳设计工具方面的投资远远大于PLD行业的其它任何厂商,用户将会在新版ISE中更真切地感受到这些好处。”

  集成度、速度和易用性新特点

  ISE 7.1i中新的关键的易用性特色可以加快工程师的设计过程。在设计流程中的每一步,ISE 7.1i都提供了显而易见的实施结果。新的设计摘要视图(Design Summary View)和消息过滤(Message Filtering)功能突出了重要的设计信息,从而减少了在详细的报告文件中搜索的需求。新的技术指示器(Technology Viewer)通过易于浏览的示意图表来显示合成后的实施结果。

  ISE 7.1i中还集成了两款新的仿真器,ISE Simulator 和 ModelSim Xilinx Edition-III,从而可实现更快的仿真和更大的设计容量。通过利用实时芯片上(in-silicon)调试功能来加强仿真能力,ChipScope Pro 和 ISE 7.1i可使实时验证所需要的时间仅为ASIC或竞争FPGA验证流程的一半。ChipScope Pro现在还允许设计人员从全球任何地方通过网络连接对系统进行验证和调试。

  ISE 7.1i与Xilinx PlanAhead选购工具集成可提供一个新层面的分层设计和早期分析功能,从而可提高系统性能和易用性。利用PlanAhead工具可以实现增量编译,减少时序设计反复,更有效地进行IP规划和重利用,因此可使性能提高多达一倍并缩短设计周期。
  
   通过支持64位Linux,ISE 7.1i为更高密度的设计和开发创造了优越条件。重要的是,ISE 7.1i 可直接插入到现有EDA设计流程中,与第三方EDA合作伙伴的合成、仿真、HDL分析和验证等设计工具紧密集成。
“多年来,赛灵思和Synplicity共同合作,为FPGA设计人员提供针对Xilinx FPGA的全面、强大且性能领先的解决方案,”Synplicity公司营销总监Jeff Garrison说。“紧密集成的ISE 7.1i软件设计套件和新推出的成本优化的Spartan-3E FPGA系列相结合,将最终使我们的客户可在将设计面积减到最小的同时迅速地实现性能目标,从而满足实现更小器件或更低速度的要求。对于当今变化迅速的最终市场来说,这一点非常宝贵。”

  ISE 7.1i:性能、功耗和成本

  ISE 7.1i充分利用了Virtex-4多平台FPGA系列针对逻辑密集、信号处理、高速串行连接和嵌入式处理应用的性能特性。得益于革命性的ASMBL(高级硅片组合模块)架构和先进的90nm三栅极氧化层技术,与目前任何FPGA系列产品相比,Virtex-4 FPGA可提供更多的选择、更高的性能和更低的功耗。利用ISE 7.1i中更先进的主动时序收敛(Proactive Timing Closure)技术和新的速度文件,Virtex-4 FPGA平台在所有性能领域的领先地位到进一步得加强。与最接近的竞争FPGA解决方案相比,Virtex-4 FPGA可提供1.6倍的LVDS I/O带宽,3倍的存储器接口带宽,1.2倍的片上RAM速度,1.4倍的DSP性能(以32抽头FIR滤波器为例),3倍的嵌入式处理性能,以及高达1.7倍的逻辑性能优势。

  赛灵思已通过大量投资开发出一种可以公平准确地测量实际客户设计中逻辑性能的方法。一个好的方法必须能正确地对合成和布局布线工具进行约束,对设计中最重要的时钟(而不仅是最慢的时钟)进行评估,对每一种工具使用同等的开关设置,并且能为每个器件进行类似速度等级比较。这种精确的评测方法展示了与竞争FPGA产品相比,Virtex-4在逻辑构造性能方面高达70%的领先优势以及其它FPGA产品平均14%的优势。
无论是设计最大型的无线基站还是最小型的便携式手持设备,工程师都同样关心如何降低功耗。利用ISE 7.1i

  XPower 工具和Xilinx Web Power Tools进行的分析表明,Virtex-4

相关IC型号

热门点击

 

推荐技术资料

自制智能型ICL7135
    表头使ff11CL7135作为ADC,ICL7135是... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!