控制逻辑能力减少板载IC和板上走线使整体设计更加紧凑
发布时间:2023/7/23 10:43:59 访问次数:39
时钟设备设计使用I2C可编程小数锁相环(PLL),可满足高性能时序需求,这样可以产生零PPM(百万分之一)合成误差的频率。
可编程微控制器为高性能时钟IC提供控制逻辑能力,通过减少板载IC和板上走线使整体设计更加紧凑,并降低最终物料成本。
因此,可以通过板上MCU-IC组合进行系统时钟频率的动态更新。
高性能时钟设备的基本PLL架构。该设计使用比例因子为PLL输出端口提供时钟合成。
fREF 为输入参考晶体频率(在多数应用中通常为8MHz至48MHz)。

Cool-Power®ZVS稳压器组合新增两款全新的降升压稳压器。
这些新款Cool-Power稳压器整合Vicor高频率零电压开关(ZVS)专利技术,具有业界一流的转换效率、功率密度及性能,能够在超过97%的效率下提供高达200瓦特的电源。
Vicor的ZVS降升压稳压器技术不仅可将开关损耗降到最低,在指定输入电压范围内保持高效率,同时还可实现高频率工作,改善功率密度并对线路与负载瞬态做出快速的动态响应。这些PI3741-0x稳压器具有-40°C至125°C的大范围工作温度,只需极少的外部组件,便可形成完整的高性能稳压器。

输入源灵活性:USB功率输出兼容性提供3.5 V至24 V的输入电压范围,设计人员可以使用多个端口,包括USB 2.0、USB 3.0和USB Type-C。
宽USB On-Go-Go(OTG)输出兼容性 :支持5V至20V的输入就绪设备,并可为USB OTG提供可调输出。
不同模式之间的无缝转换:确保1S至4S输出及降压和升压操作之间的有效转换,无任何死区。
紧凑型配置:新的电池充电算法和智能检测功能,使bq25703A和bq25700A支持宽输入和输出电压范围和更紧凑的适配器设计。
时钟设备设计使用I2C可编程小数锁相环(PLL),可满足高性能时序需求,这样可以产生零PPM(百万分之一)合成误差的频率。
可编程微控制器为高性能时钟IC提供控制逻辑能力,通过减少板载IC和板上走线使整体设计更加紧凑,并降低最终物料成本。
因此,可以通过板上MCU-IC组合进行系统时钟频率的动态更新。
高性能时钟设备的基本PLL架构。该设计使用比例因子为PLL输出端口提供时钟合成。
fREF 为输入参考晶体频率(在多数应用中通常为8MHz至48MHz)。

Cool-Power®ZVS稳压器组合新增两款全新的降升压稳压器。
这些新款Cool-Power稳压器整合Vicor高频率零电压开关(ZVS)专利技术,具有业界一流的转换效率、功率密度及性能,能够在超过97%的效率下提供高达200瓦特的电源。
Vicor的ZVS降升压稳压器技术不仅可将开关损耗降到最低,在指定输入电压范围内保持高效率,同时还可实现高频率工作,改善功率密度并对线路与负载瞬态做出快速的动态响应。这些PI3741-0x稳压器具有-40°C至125°C的大范围工作温度,只需极少的外部组件,便可形成完整的高性能稳压器。

输入源灵活性:USB功率输出兼容性提供3.5 V至24 V的输入电压范围,设计人员可以使用多个端口,包括USB 2.0、USB 3.0和USB Type-C。
宽USB On-Go-Go(OTG)输出兼容性 :支持5V至20V的输入就绪设备,并可为USB OTG提供可调输出。
不同模式之间的无缝转换:确保1S至4S输出及降压和升压操作之间的有效转换,无任何死区。
紧凑型配置:新的电池充电算法和智能检测功能,使bq25703A和bq25700A支持宽输入和输出电压范围和更紧凑的适配器设计。