位置:51电子网 » 技术资料 » 消费类电子

V5 TAI Logic Module能够提供多达660万的ASIC gate得容量

发布时间:2022/1/23 17:50:28 访问次数:968

RTL级的探针功能让用户轻松地在任何设计层次中寻找到“wire”和“register”,并且也将这些信号拉到FPGA的边界或ILA中。TAI Player Pro还配有EDIF级的分割引擎,能让用户容易地将多个设计模块分组并放入多颗FPGA中。

新的子板映射功能可以通过使用现成的子板的管脚映射文件集来很大的简化FPGA的管脚配置任务。最后,SCE-MI模式让用户在“事务处理级”上使得FPGA中的设计能够和PC中的高层设计“协同建模”。

与分立式解决方案相比,TPS54362-Q1有助于设计人员缩减整体解决方案尺寸,降低成本与设计复杂性。

设计人员可以继续使用来自Cadence,Mentor Graphics、Synopsys和Synplicity的综合,验证,时序分析和逻辑等效检查工具.ASIC和FPGA设计人员采用他们已有的流程面向HardCopy结构化ASIC进行设计,对任何其他工具培训或增加开发成本需要降到了最小。

同FPGA原型一样,HardCopy II器件以及前一系列HardCopy采用了同样的工艺技术制造——TSMC的低k绝缘90-nm工艺,实现了无缝、无风险设计移植和对FPGA的置入式替换。Stratix II FPGA也采用了同样的工艺技术。

TAI Player Pro软件同样提供了很多额外的功能来加快用户在FPGA上建立SoC设计原型的速度。

TAI Player Pro 3.1版本可以直接运用于S2C第三代高速SoC原型硬件——Virtex-5 TAI Logic Module。一个V5 TAI Logic Module能够提供多达660万的ASIC gate得容量,并且多块TAI Logic Module还能够通过堆叠的方式进一步扩展容量。

用户可以通过TAI Player Pro软件,经过TAI Logic Module上的USB2.0接口来产生设计clock ,下载FPGA,运行自测试硬件,以及运行ILA。

(素材来源:转载自网络,如涉版权请联系删除,特别感谢)

RTL级的探针功能让用户轻松地在任何设计层次中寻找到“wire”和“register”,并且也将这些信号拉到FPGA的边界或ILA中。TAI Player Pro还配有EDIF级的分割引擎,能让用户容易地将多个设计模块分组并放入多颗FPGA中。

新的子板映射功能可以通过使用现成的子板的管脚映射文件集来很大的简化FPGA的管脚配置任务。最后,SCE-MI模式让用户在“事务处理级”上使得FPGA中的设计能够和PC中的高层设计“协同建模”。

与分立式解决方案相比,TPS54362-Q1有助于设计人员缩减整体解决方案尺寸,降低成本与设计复杂性。

设计人员可以继续使用来自Cadence,Mentor Graphics、Synopsys和Synplicity的综合,验证,时序分析和逻辑等效检查工具.ASIC和FPGA设计人员采用他们已有的流程面向HardCopy结构化ASIC进行设计,对任何其他工具培训或增加开发成本需要降到了最小。

同FPGA原型一样,HardCopy II器件以及前一系列HardCopy采用了同样的工艺技术制造——TSMC的低k绝缘90-nm工艺,实现了无缝、无风险设计移植和对FPGA的置入式替换。Stratix II FPGA也采用了同样的工艺技术。

TAI Player Pro软件同样提供了很多额外的功能来加快用户在FPGA上建立SoC设计原型的速度。

TAI Player Pro 3.1版本可以直接运用于S2C第三代高速SoC原型硬件——Virtex-5 TAI Logic Module。一个V5 TAI Logic Module能够提供多达660万的ASIC gate得容量,并且多块TAI Logic Module还能够通过堆叠的方式进一步扩展容量。

用户可以通过TAI Player Pro软件,经过TAI Logic Module上的USB2.0接口来产生设计clock ,下载FPGA,运行自测试硬件,以及运行ILA。

(素材来源:转载自网络,如涉版权请联系删除,特别感谢)

热门点击

 

推荐技术资料

中国传媒大学传媒博物馆开
    传媒博物馆开馆仪式隆童举行。教育都i国家广电总局等部门... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!