电源线、地线、信号走线对高频信号应保持低阻抗
发布时间:2019/2/4 19:29:38 访问次数:924
电源线、地线、信号走线对高频信号应保持低阻抗。在频率很高的情况下,电源线、地线或信号走线都会成为接收与发射干扰的小天线。A29L800TV70KDO降低这种干扰的方法除了加滤波电容之外,更值得重视的是减小电源线、地线及信号走线本身的高阻抗。
PCB与元器件的高频特性
一个PCB的构成是在垂直叠层上使用了一系列的层压、走线和预浸处理的多 层结构。在多层PCB中,设计者为了方便调试,会把信号线布在最外层。 PCB上的布线是有阻抗、电容和电感特性的。
(1)阻抗:布线的阻抗是由走线铜轨的横切面面积和长度决定的。
(2)电容:布线的电容是由绝缘体(EOEr)特性、电流到达的范围(A)及 走线间距(九)决定的。
对于1盎司铜走线来说,在0.笏mm(10血l)厚的FRzI碾压板上,位于地线
层上方的0.5mm(⒛mn)宽、⒛mm(SO0mil)长的线能产生9.8mΩ的阻抗、 zOnH的电感、与地之间1.狁pF的耦合电容。
在高频情况下,印制电路板上的走线、过孔、电阻、电容、接插的分布电感 与电容等不可忽略。
因此,各种PCB走线要短而粗,线条要均匀。电源线、地线及信号走线在印制板上的排列要恰当,尽量做到短而直,以减小信号线与回线之间所形成的环路面积。
时钟发生器尽量靠近使用该时钟的器件,石英晶体振荡器外壳要接地,石英晶体下面及对骚扰敏感的器件下面不要走线;用地线将时钟区圈起来;时钟线要尽量短。时钟线垂直于I/o线比平行于I/0线干扰小,时钟元器件引脚须远离I/0走线及其连接电缆。
电源线、地线、信号走线对高频信号应保持低阻抗。在频率很高的情况下,电源线、地线或信号走线都会成为接收与发射干扰的小天线。A29L800TV70KDO降低这种干扰的方法除了加滤波电容之外,更值得重视的是减小电源线、地线及信号走线本身的高阻抗。
PCB与元器件的高频特性
一个PCB的构成是在垂直叠层上使用了一系列的层压、走线和预浸处理的多 层结构。在多层PCB中,设计者为了方便调试,会把信号线布在最外层。 PCB上的布线是有阻抗、电容和电感特性的。
(1)阻抗:布线的阻抗是由走线铜轨的横切面面积和长度决定的。
(2)电容:布线的电容是由绝缘体(EOEr)特性、电流到达的范围(A)及 走线间距(九)决定的。
对于1盎司铜走线来说,在0.笏mm(10血l)厚的FRzI碾压板上,位于地线
层上方的0.5mm(⒛mn)宽、⒛mm(SO0mil)长的线能产生9.8mΩ的阻抗、 zOnH的电感、与地之间1.狁pF的耦合电容。
在高频情况下,印制电路板上的走线、过孔、电阻、电容、接插的分布电感 与电容等不可忽略。
因此,各种PCB走线要短而粗,线条要均匀。电源线、地线及信号走线在印制板上的排列要恰当,尽量做到短而直,以减小信号线与回线之间所形成的环路面积。
时钟发生器尽量靠近使用该时钟的器件,石英晶体振荡器外壳要接地,石英晶体下面及对骚扰敏感的器件下面不要走线;用地线将时钟区圈起来;时钟线要尽量短。时钟线垂直于I/o线比平行于I/0线干扰小,时钟元器件引脚须远离I/0走线及其连接电缆。