位置:51电子网 » 技术资料 » D S P

用Quartus Ⅱ层次法法作设计

发布时间:2018/3/4 18:59:18 访问次数:508

   用Quartus Ⅱ层次法法作设计:①用门电路构成半加器廴adder;②把半加器包装入库; MAX1488EESD

   顶层用半加器和门电路构成一位全加器;④再用4个一位全加器构成4位加法器。5.8 设计一把多位电子密码锁,以你的学号为开锁密码。当输入正确密码时,开门输出端为高电平,报警输出端为低电平;当输入错误密码时,情况相反。设计完成后,观察仿真波形,检验设计效果。

   采样VHDL语言,用至少4种描述方式描述3-8线译码器。

   实现“01H1IO01”序列发生器。

   设计一个实用公历万年历,要求:①年、月、日、星期分别可调。②其中2000年到2199年的日计数无须调节就能自动准确显示相应年份相应月份的天数。③有生日声光或汊字提示;可配语音集成电路;或配以自动奏乐电子乐⑿饵,8小节,共16拍)c④其他的实用功能(如:能测试

环境温度、能实时语音通报)。

      设计SoPC Nios Ⅱ CPU系统,实现Hc11o World实验。参考软件平台Nios Ⅱ Applicationalld BsP】om Telllp1ate中提供的P蝴ect tCnlplatc范例中的Hc11o Wor1d程序main,c。

    研究并设计基于soPC№os Ⅱ CPU系统控制的汽车行车记录仪,功能自拟。

    研究并设计基于sOPC№os Ⅱ CPU的个人音视频助理机,要求它是一种集MP3、数字录音笔、简易数码相机功能为一体的个人数字音视频工具。


   用Quartus Ⅱ层次法法作设计:①用门电路构成半加器廴adder;②把半加器包装入库; MAX1488EESD

   顶层用半加器和门电路构成一位全加器;④再用4个一位全加器构成4位加法器。5.8 设计一把多位电子密码锁,以你的学号为开锁密码。当输入正确密码时,开门输出端为高电平,报警输出端为低电平;当输入错误密码时,情况相反。设计完成后,观察仿真波形,检验设计效果。

   采样VHDL语言,用至少4种描述方式描述3-8线译码器。

   实现“01H1IO01”序列发生器。

   设计一个实用公历万年历,要求:①年、月、日、星期分别可调。②其中2000年到2199年的日计数无须调节就能自动准确显示相应年份相应月份的天数。③有生日声光或汊字提示;可配语音集成电路;或配以自动奏乐电子乐⑿饵,8小节,共16拍)c④其他的实用功能(如:能测试

环境温度、能实时语音通报)。

      设计SoPC Nios Ⅱ CPU系统,实现Hc11o World实验。参考软件平台Nios Ⅱ Applicationalld BsP】om Telllp1ate中提供的P蝴ect tCnlplatc范例中的Hc11o Wor1d程序main,c。

    研究并设计基于soPC№os Ⅱ CPU系统控制的汽车行车记录仪,功能自拟。

    研究并设计基于sOPC№os Ⅱ CPU的个人音视频助理机,要求它是一种集MP3、数字录音笔、简易数码相机功能为一体的个人数字音视频工具。


相关技术资料
3-4用Quartus Ⅱ层次法法作设计

热门点击

 

推荐技术资料

业余条件下PCM2702
    PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!