多核定点和浮点数字信号处理
发布时间:2021/6/25 8:18:55 访问次数:1824
tms320c6672
高性能双核 c66x 定点和浮点 dsp- 高达 1.25ghz
优势特征:
两个 tms320c66x dsp 内核子系统,
频率为 1.00 ghz 和 1.25ghz
80 gmac/40 gflop @ 1.2ghz
每个内核 32kb l1p、32kb l1d、512kb l2
2 mb 共享 l2
多核导航器和 teranet 交换矩阵 - 2 tb
网络协处理器 - 数据包加速器、安全加速器
四通道 srio 2.1 - 每通道 5 gbaud 全双工
两通道 pcie gen2 - 每通道 5 gbaud 全双工
hyperlink - 50gbaud 操作,全双工
以太网 mac 子系统
- 具有 10/100/1000 mbps 操作的两个 sgmii 端口
64 位 ddr3 接口 (ddr3-1600)
- 8 gb 可寻址存储空间
16 位 emif
- 异步 sram、nand 和 nor 闪存支持
两个电信串行端口 (tsip)
- 2/4/8 通道在 32.768/16.384/8.192
uart接口
i2c接口
16 个 gpio 引脚
spi接口
16 个 64 位定时器
三个片上 pll
产品概述:
tms320c6672
多核定点和浮点数字信号处理器
基于 ti 的 keystone 多核架构。
与两个 c66x corepac dsp 集成,
内核的运行频率为 1.0 至 1.25 ghz,
最高可达 2.5 ghz。
该器件支持高性能信号处理应用,
例如关键任务、医学成像、
测试和自动化。
与所有现有的 c6000 系列定点
和浮点 dsp 完全向后兼容。
来源:texasinstruments.如涉版权请联系删除。图片供参考
tms320c6672
高性能双核 c66x 定点和浮点 dsp- 高达 1.25ghz
优势特征:
两个 tms320c66x dsp 内核子系统,
频率为 1.00 ghz 和 1.25ghz
80 gmac/40 gflop @ 1.2ghz
每个内核 32kb l1p、32kb l1d、512kb l2
2 mb 共享 l2
多核导航器和 teranet 交换矩阵 - 2 tb
网络协处理器 - 数据包加速器、安全加速器
四通道 srio 2.1 - 每通道 5 gbaud 全双工
两通道 pcie gen2 - 每通道 5 gbaud 全双工
hyperlink - 50gbaud 操作,全双工
以太网 mac 子系统
- 具有 10/100/1000 mbps 操作的两个 sgmii 端口
64 位 ddr3 接口 (ddr3-1600)
- 8 gb 可寻址存储空间
16 位 emif
- 异步 sram、nand 和 nor 闪存支持
两个电信串行端口 (tsip)
- 2/4/8 通道在 32.768/16.384/8.192
uart接口
i2c接口
16 个 gpio 引脚
spi接口
16 个 64 位定时器
三个片上 pll
产品概述:
tms320c6672
多核定点和浮点数字信号处理器
基于 ti 的 keystone 多核架构。
与两个 c66x corepac dsp 集成,
内核的运行频率为 1.0 至 1.25 ghz,
最高可达 2.5 ghz。
该器件支持高性能信号处理应用,
例如关键任务、医学成像、
测试和自动化。
与所有现有的 c6000 系列定点
和浮点 dsp 完全向后兼容。
来源:texasinstruments.如涉版权请联系删除。图片供参考
上一篇:单/双输出线性稳压双路输出