添加收藏夹  设为首页  深圳服务热线:13751165337  0755-83030533
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第190页 > TSC80C51-25CD
TSC80C31/80C51
CMOS 0至44 MHz的单芯片8位微控制器
描述
该TSC80C31 / 80C51是高性能SCMOS
8051 NMOS单芯片8位的版本
C.
在TSC80C31 / 8051的全静态设计允许
降低系统的功耗通过使时钟
频率降低到任何值,即使直流,而不丧失
数据。
该TSC80C31 / 8051保留了8051的所有功能
: 4千字节的ROM ; 128字节的RAM ; 32个I / O口线;
两个16位定时器; 5源, 2级中断结构
;一个全双工串行口;和片上振荡器和时钟
电路。
此外, TSC80C31 / 80C51具有两个
活性降低的软件选择的模式进行进一步
降低功耗。在空闲模式下,
CPU被冻结,而上述RAM,定时器,串行端口,
和中断系统继续工作。在
掉电模式的RAM保存和所有其他
功能不起作用。
该TSC80C31 / 80C51采用SCMOS制造
过程,使它们能够执行从0到44兆赫
与VCC = 5 V的TSC80C31 / 80C51也可
在20 MHz的2.7 V的Vcc < < 5.5 V.
D
TSC80C31 / 8051 - L16 :低功率版
VCC: 2.7-5.5 V频率: 0-16兆赫
D
TSC80C31 / 8051 - L20 :低功率版
VCC: 2.7-5.5 V频率: 0-20兆赫
D
TSC80C31 / 80C51-12 : 0 12 MHz的
D
TSC80C31 / 80C51-20 : 020 MHz的
D
TSC80C31 / 80C51-25 : 0 25 MHz的
D
D
D
D
TSC80C31 / 80C51-30 :0至30兆赫
TSC80C31 / 80C51-36 :0至36兆赫
TSC80C31 / 80C51-40 :0至40兆赫
TSC80C31 / 80C51-44 : 0 44 MHz的*
*商用和工业温度范围内而已。对于其他的速度
和范围,请咨询您的销售办事处。
特点
D
D
D
D
D
D
D
功率控制模式
128字节的RAM
4千字节的ROM ( TSC80C31 / 80C51 )
32个可编程I / O线
2个16位定时器/计数器
的64K程序存储空间
64 K个数据存储空间
D
D
D
D
D
D
全静态设计
0.8
m
CMOS工艺
布尔处理器
5个中断源
可编程串行端口
温度范围:商业,工业,汽车和
军事
可选
D
揭秘ROM :加密
D
揭秘TAG :识别号码
MATRA MHS
版本E( 14 Jan.97 )
1
TSC80C31/80C51
接口
图1.框图
2
MATRA MHS
版本E( 14 Jan.97 )
TSC80C31/80C51
图2.引脚配置
P0.0/A0
P0.1/A1
P0.2/A2
P1.5
P1.6
P1.7
RST
P0.3/A3
VCC
P1.4
P1.3
P1.2
P1.1
P1.0
NC
P0.4/A4
P0.5/A5
P0.6/A6
P0.7/A7
EA
DIL40
RxD/P3.0
NC
TxD/P3.1
INT0/P3.2
INT1/P3.3
T0/P3.4
T1/P3.5
PLCC44
NC
ALE
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
P2.2/A10
P2.3/A11
P2.0/A8
WR/P3.6
P2.1/A9
P
01
/A1
P
02
/A2
P
11
P
14
P
13
P
12
P
10
NC
P
03
/A3
P
00
/A0
V
CC
P
15
P
16
P
17
RST
的RxD / P
30
NC
的TxD / P
31
INT0/P
32
INT1/P
33
T0/P
34
T1/P
35
P
04
/A4
P
05
/A5
P
06
/A6
P
07
/A7
EA
PQFP44
NC
ALE
PSEN
P
27
/A15
P
26
/A14
P
25
/A13
WR / P
36
RD / P
37
P
23
/A11
P
20
/A8
P
21
/A9
P
22
/A10
图表仅供参考。包的大小不是按比例的。
P
24
/A12
XTAL2
XTAL1
V
SS
NC
P2.4/A12
XTAL2
RD/P3.7
XTAL1
VSS
NC
MATRA MHS
版本E( 14 Jan.97 )
3
TSC80C31/80C51
引脚说明
VSS
电路地电位。
它也接收高位地址位和控制
期间,在程序校验信号
TSC80C31 / 80C51 。端口2可以吸收或源的三LS
TTL输入。它可以驱动CMOS输入,无需外部
上拉电阻。
VCC
在正常,空闲和掉电电源电压
操作。
端口3
端口3是一个8位双向I / O和内部端口
上拉电阻。 P3口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P3口是外部
被拉低时将输出电流( ILL ,对数据
板材由于上拉的) 。它还提供了功能
各种特殊功能的TEMIC C51系列,因为
下面列出。
端口引脚
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
端口0
P0口是一个8位漏极开路双向I / O口。端口0
有1的写信给他们自由浮动,并在该状态引脚
可作为高阻抗输入。
P0口还复低位地址和数据
公交车在访问外部程序和数据
内存。在这种应用中,它使用强大的内部上拉
发射时为1。 P0口还输出代码字节
期间在TSC80C31 / 80C51程序验证。
在程序需要外部上拉电阻
核查。 P0口可驱动8个LS TTL输入。
备用功能
RXD (串行输入端口)
TXD (串行输出端口)
INT0 (外部中断0 )
INT1 (外部中断1 )
TD (定时器0外部输入)
T1(定时器1外部输入)
WR (外部数据存储器写选通)
RD (外部数据存储器读选通)
端口1
端口1是一个8位双向I / O和内部端口
上拉电阻。 P1口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P1口是外部
被拉低时将输出电流( IIL ,对数据
表由于内部电阻的) 。
端口1期间也接收低位地址字节
程序验证。在TSC80C31 / 80C51 ,端口1
可以吸收或源的三LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
端口3可以吸收或源的三LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
RST
高水平的这个两个机器周期,而
振荡器运行复位设备。内部
下拉电阻允许只使用一个上电复位
电容器连接到V
CC
。一旦复位
施加(输入电压) ,端口1 , 2和3被连接到一个。这
操作是异步实现即使
振荡器不启动。
端口2
端口2是一个8位双向I / O和内部端口
上拉电阻。 P2口具有1的写信给他们的
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P2口是外部
被拉低时将输出电流( ILL ,对数据
表由于内部电阻的) 。端口2发出的
在从外部取高位地址字节
程序存储器,并在外部的数据访问
内存使用16位地址( MOVX @ DPTR ) 。在
这个应用程序,它使用强大的内部上拉时,
发光1的。在外部数据存储器访问
使用8位地址( MOVX @Ri ) ,端口2发出的
的P2特殊功能寄存器的内容。
ALE
地址锁存使能输出锁存的低字节
地址期间访问外部存储器。 ALE是
以恒定的速率为这个目的,就好像被激活
1/6振荡器的频率,除了外部时
数据存储器访问,此时1 ALE脉冲是
跳过。 ALE可以吸入/源8 LS TTL输入。它可以
驱动CMOS输入,无需外部上拉电阻。
如果需要的话, ALE操作可以通过设置位来禁止
0 SFR位置AFH ( MSCON ) 。同位设置, ALE
只有在MOVX指令和外部有效
读取。否则,该引脚被拉低。 MSCON SFR是
通过复位设置为XXXXXXX0 。
4
MATRA MHS
版本E( 14 Jan.97 )
TSC80C31/80C51
PSEN
程序存储允许输出是读选通到外部
程序存储器。 PSEN被激活每一台机器的两倍
在从外部程序存储器取指周期。
(但是,在执行外部程序时出
内存方面, PSEN两个激活过程中被跳过
每次访问外部数据存储器) 。 PSEN不
在从内部程序存储器取激活。
PSEN可以吸收或源8 LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
XTAL1
输入到反相放大器构成的振荡器。
接收外部振荡器信号,当外部
振荡器。
XTAL2
输出反相放大器器构成的振荡器。
当外部振荡器是该引脚应浮动
使用。
EA
当EA保持高电平时,CPU执行了内部
程序存储器(除非程序计数器超过
3 FFFH ) 。当EA保持低电平时,CPU只执行了
外部程序存储器。 EA不能浮起。
空闲和掉电操作
图3显示了内部空闲和掉电时钟
配置。如图所示,关机操作
振荡器停振。空闲模式操作允许
中断,串行端口,和定时器块继续
功能,而CPU时钟被切断。
这些特殊模式是由软件通过激活
特殊功能寄存器PCON 。它的硬件地址是
87H 。 PCON是不是位寻址。
图3.空闲和掉电硬件。
GF1
GF0
PD
IDL
PCON.6
PCON.5
PCON.4
PCON.3
PCON.2
PCON.1
PCON.0
PCON :电源控制寄存器
(MSB)
SMOD
GF1
GF0
PD
( LSB )
IDL
符号
SMOD
位置
PCON.7
名称和功能
双倍波特率位。当设置为
1 ,波特率时翻了一倍
串行端口在使用
无论模式1,2或3 。
(保留)
(保留)
(保留)
通用标志位。
通用标志位。
掉电位。设置此位
激活断电操作。
空闲模式位。设置此位
激活空闲模式操作。
如果1的被写入到PD和IDL的同时。 PD
需要,优先级。 PCON的复位值是
(000X0000).
空闲模式
它设置PCON.0的指令是最后的指令
执行前的空闲模式下被激活。一旦进入
空闲模式下, CPU状态的全部被保留:在
堆栈指针,程序计数器,程序状态字,
蓄能器, RAM和所有其它寄存器保持其
空闲时的数据。表1描述的状态
在空闲模式下外部引脚。
有三种方法来终止空闲模式。
任何使能的中断的激活会导致PCON.0到
由硬件清零,终止空闲模式。该
中断服务程序,并按照RETI ,下
要执行的指令将在1以下的
指令写1到PCON.0 。
MATRA MHS
版本E( 14 Jan.97 )
5
TSC80C31/80C51
CMOS 0至44 MHz的单芯片8位微控制器
描述
该TSC80C31 / 80C51是高性能SCMOS
8051 NMOS单芯片8位的版本
C.
在TSC80C31 / 8051的全静态设计允许
降低系统的功耗通过使时钟
频率降低到任何值,即使直流,而不丧失
数据。
该TSC80C31 / 8051保留了8051的所有功能
: 4千字节的ROM ; 128字节的RAM ; 32个I / O口线;
两个16位定时器; 5源, 2级中断结构
;一个全双工串行口;和片上振荡器和时钟
电路。
此外, TSC80C31 / 80C51具有两个
活性降低的软件选择的模式进行进一步
降低功耗。在空闲模式下,
CPU被冻结,而上述RAM,定时器,串行端口,
和中断系统继续工作。在
掉电模式的RAM保存和所有其他
功能不起作用。
该TSC80C31 / 80C51采用SCMOS制造
过程,使它们能够执行从0到44兆赫
与VCC = 5 V的TSC80C31 / 80C51也可
在20 MHz的2.7 V的Vcc < < 5.5 V.
D
TSC80C31 / 8051 - L16 :低功率版
VCC: 2.7-5.5 V频率: 0-16兆赫
D
TSC80C31 / 8051 - L20 :低功率版
VCC: 2.7-5.5 V频率: 0-20兆赫
D
TSC80C31 / 80C51-12 : 0 12 MHz的
D
TSC80C31 / 80C51-20 : 020 MHz的
D
TSC80C31 / 80C51-25 : 0 25 MHz的
D
D
D
D
TSC80C31 / 80C51-30 :0至30兆赫
TSC80C31 / 80C51-36 :0至36兆赫
TSC80C31 / 80C51-40 :0至40兆赫
TSC80C31 / 80C51-44 : 0 44 MHz的*
*商用和工业温度范围内而已。对于其他的速度
和范围,请咨询您的销售办事处。
特点
D
D
D
D
D
D
D
功率控制模式
128字节的RAM
4千字节的ROM ( TSC80C31 / 80C51 )
32个可编程I / O线
2个16位定时器/计数器
的64K程序存储空间
64 K个数据存储空间
D
D
D
D
D
D
全静态设计
0.8
m
CMOS工艺
布尔处理器
5个中断源
可编程串行端口
温度范围:商业,工业,汽车和
军事
可选
D
揭秘ROM :加密
D
揭秘TAG :识别号码
MATRA MHS
版本E( 14 Jan.97 )
1
TSC80C31/80C51
接口
图1.框图
2
MATRA MHS
版本E( 14 Jan.97 )
TSC80C31/80C51
图2.引脚配置
P0.0/A0
P0.1/A1
P0.2/A2
P1.5
P1.6
P1.7
RST
P0.3/A3
VCC
P1.4
P1.3
P1.2
P1.1
P1.0
NC
P0.4/A4
P0.5/A5
P0.6/A6
P0.7/A7
EA
DIL40
RxD/P3.0
NC
TxD/P3.1
INT0/P3.2
INT1/P3.3
T0/P3.4
T1/P3.5
PLCC44
NC
ALE
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
P2.2/A10
P2.3/A11
P2.0/A8
WR/P3.6
P2.1/A9
P
01
/A1
P
02
/A2
P
11
P
14
P
13
P
12
P
10
NC
P
03
/A3
P
00
/A0
V
CC
P
15
P
16
P
17
RST
的RxD / P
30
NC
的TxD / P
31
INT0/P
32
INT1/P
33
T0/P
34
T1/P
35
P
04
/A4
P
05
/A5
P
06
/A6
P
07
/A7
EA
PQFP44
NC
ALE
PSEN
P
27
/A15
P
26
/A14
P
25
/A13
WR / P
36
RD / P
37
P
23
/A11
P
20
/A8
P
21
/A9
P
22
/A10
图表仅供参考。包的大小不是按比例的。
P
24
/A12
XTAL2
XTAL1
V
SS
NC
P2.4/A12
XTAL2
RD/P3.7
XTAL1
VSS
NC
MATRA MHS
版本E( 14 Jan.97 )
3
TSC80C31/80C51
引脚说明
VSS
电路地电位。
它也接收高位地址位和控制
期间,在程序校验信号
TSC80C31 / 80C51 。端口2可以吸收或源的三LS
TTL输入。它可以驱动CMOS输入,无需外部
上拉电阻。
VCC
在正常,空闲和掉电电源电压
操作。
端口3
端口3是一个8位双向I / O和内部端口
上拉电阻。 P3口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P3口是外部
被拉低时将输出电流( ILL ,对数据
板材由于上拉的) 。它还提供了功能
各种特殊功能的TEMIC C51系列,因为
下面列出。
端口引脚
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
端口0
P0口是一个8位漏极开路双向I / O口。端口0
有1的写信给他们自由浮动,并在该状态引脚
可作为高阻抗输入。
P0口还复低位地址和数据
公交车在访问外部程序和数据
内存。在这种应用中,它使用强大的内部上拉
发射时为1。 P0口还输出代码字节
期间在TSC80C31 / 80C51程序验证。
在程序需要外部上拉电阻
核查。 P0口可驱动8个LS TTL输入。
备用功能
RXD (串行输入端口)
TXD (串行输出端口)
INT0 (外部中断0 )
INT1 (外部中断1 )
TD (定时器0外部输入)
T1(定时器1外部输入)
WR (外部数据存储器写选通)
RD (外部数据存储器读选通)
端口1
端口1是一个8位双向I / O和内部端口
上拉电阻。 P1口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P1口是外部
被拉低时将输出电流( IIL ,对数据
表由于内部电阻的) 。
端口1期间也接收低位地址字节
程序验证。在TSC80C31 / 80C51 ,端口1
可以吸收或源的三LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
端口3可以吸收或源的三LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
RST
高水平的这个两个机器周期,而
振荡器运行复位设备。内部
下拉电阻允许只使用一个上电复位
电容器连接到V
CC
。一旦复位
施加(输入电压) ,端口1 , 2和3被连接到一个。这
操作是异步实现即使
振荡器不启动。
端口2
端口2是一个8位双向I / O和内部端口
上拉电阻。 P2口具有1的写信给他们的
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P2口是外部
被拉低时将输出电流( ILL ,对数据
表由于内部电阻的) 。端口2发出的
在从外部取高位地址字节
程序存储器,并在外部的数据访问
内存使用16位地址( MOVX @ DPTR ) 。在
这个应用程序,它使用强大的内部上拉时,
发光1的。在外部数据存储器访问
使用8位地址( MOVX @Ri ) ,端口2发出的
的P2特殊功能寄存器的内容。
ALE
地址锁存使能输出锁存的低字节
地址期间访问外部存储器。 ALE是
以恒定的速率为这个目的,就好像被激活
1/6振荡器的频率,除了外部时
数据存储器访问,此时1 ALE脉冲是
跳过。 ALE可以吸入/源8 LS TTL输入。它可以
驱动CMOS输入,无需外部上拉电阻。
如果需要的话, ALE操作可以通过设置位来禁止
0 SFR位置AFH ( MSCON ) 。同位设置, ALE
只有在MOVX指令和外部有效
读取。否则,该引脚被拉低。 MSCON SFR是
通过复位设置为XXXXXXX0 。
4
MATRA MHS
版本E( 14 Jan.97 )
TSC80C31/80C51
PSEN
程序存储允许输出是读选通到外部
程序存储器。 PSEN被激活每一台机器的两倍
在从外部程序存储器取指周期。
(但是,在执行外部程序时出
内存方面, PSEN两个激活过程中被跳过
每次访问外部数据存储器) 。 PSEN不
在从内部程序存储器取激活。
PSEN可以吸收或源8 LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
XTAL1
输入到反相放大器构成的振荡器。
接收外部振荡器信号,当外部
振荡器。
XTAL2
输出反相放大器器构成的振荡器。
当外部振荡器是该引脚应浮动
使用。
EA
当EA保持高电平时,CPU执行了内部
程序存储器(除非程序计数器超过
3 FFFH ) 。当EA保持低电平时,CPU只执行了
外部程序存储器。 EA不能浮起。
空闲和掉电操作
图3显示了内部空闲和掉电时钟
配置。如图所示,关机操作
振荡器停振。空闲模式操作允许
中断,串行端口,和定时器块继续
功能,而CPU时钟被切断。
这些特殊模式是由软件通过激活
特殊功能寄存器PCON 。它的硬件地址是
87H 。 PCON是不是位寻址。
图3.空闲和掉电硬件。
GF1
GF0
PD
IDL
PCON.6
PCON.5
PCON.4
PCON.3
PCON.2
PCON.1
PCON.0
PCON :电源控制寄存器
(MSB)
SMOD
GF1
GF0
PD
( LSB )
IDL
符号
SMOD
位置
PCON.7
名称和功能
双倍波特率位。当设置为
1 ,波特率时翻了一倍
串行端口在使用
无论模式1,2或3 。
(保留)
(保留)
(保留)
通用标志位。
通用标志位。
掉电位。设置此位
激活断电操作。
空闲模式位。设置此位
激活空闲模式操作。
如果1的被写入到PD和IDL的同时。 PD
需要,优先级。 PCON的复位值是
(000X0000).
空闲模式
它设置PCON.0的指令是最后的指令
执行前的空闲模式下被激活。一旦进入
空闲模式下, CPU状态的全部被保留:在
堆栈指针,程序计数器,程序状态字,
蓄能器, RAM和所有其它寄存器保持其
空闲时的数据。表1描述的状态
在空闲模式下外部引脚。
有三种方法来终止空闲模式。
任何使能的中断的激活会导致PCON.0到
由硬件清零,终止空闲模式。该
中断服务程序,并按照RETI ,下
要执行的指令将在1以下的
指令写1到PCON.0 。
MATRA MHS
版本E( 14 Jan.97 )
5
查看更多TSC80C51-25CDPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-23063133/23042311
    联系人:谭小姐
    地址:广东省深圳市福田区华强北赛格广场58层5808室

    TSC80C51-25CD
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋316室

    TSC80C51-25CD
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    TSC80C51-25CD
    -
    -
    -
    -
    终端采购配单精选

查询更多TSC80C51-25CD供应信息

深圳市碧威特网络技术有限公司