添加收藏夹  设为首页  深圳服务热线:0755-83030533  13751165337
51电子网联系电话:+86-0755-83030533
位置:首页 > IC型号导航 > 首字符Q型号页 > 首字符Q的型号第90页 > QL4016-1PF144I
QL4016 QuickRAM数据表
16000可使用的PLD门QuickRAM ESP的性能相结合,
密度和嵌入式RAM
设备亮点
高性能&高密度
16000可用PLD盖茨与118个I / O
300 MHz的16位计数器, 400 MHz的
先进的I / O能力
接口与两个3.3 V和5.0 V器件
PCI兼容3.3 V和5.0 V总线
数据通路, 160 + MHz的FIFO中
0.35
m
四层金属的非挥发性
CMOS工艺的最小模具尺寸
为-1 / -2 / -3 / -4速度等级
完整的JTAG边界扫描
I / O单元有独立控制
注册的输入路径和输出使能
高速嵌入式SRAM
10双端口RAM模块,组织
用户可配置的1152位块
5 ns的存取时间,每个端口独立
可访问
快速,高效的FIFO , RAM和ROM
功能
10
内存
320
高速
逻辑单元
易于使用/快速发展
周期
100%的可路由与100 %的利用率和
接口
完整的引脚输出的稳定性
可变粮食逻辑单元提供高
性能和100 %的利用率
全面的设计工具包括高
优质的Verilog / VHDL综合
图1 : QuickRAM框图
2002 QuickLogic公司
www.quicklogic.com
1
QL4016 QuickRAM数据手册Rev我
体系结构概述
该QuickRAM家庭的ESP (嵌入式标准产品)的提供FPGA逻辑
结合双端口SRAM模块。该QL4016是16000可用PLD门
在QuickRAM家庭静电除尘器的成员。 QuickRAM静电除尘器被制造在一0.35
m
使用QuickLogic公司的专利ViaLink四层金属工艺
TM
技术,以提供一个
的高性能,高密度,低成本,和极端的易于使用的独特组合。
该QL4016包含320个逻辑单元和10个双端口RAM模块(见
图1
) 。每
RAM模块具有1152的RAM位,共计11,520位。内存模块是双端口
(一个读出端口,一个写入端口),并且可以被配置成四种模式之一:
64 (深)
×
18 (宽) , 128
×
9, 256
×
如图4所示,或512
×
2(见
图4
) 。最大为82
的I / O时, QL4016可在84引脚PLCC , 100引脚TQFP , 100引脚CQFP和144引脚
TQFP封装。
设计人员可以级联多个内存模块,以增加深度或宽度在允许
单模块通过连接相应的地址线一起,分词
模块之间(见
图2
) 。这种方法允许多达512深的配置作为
大到16位宽的最小QuickRAM设备和44位宽的最大装置。
为彻底QuickRAM系列软件支持,包括QL4016 ,可
通过两个基本包。狱卒QuickWorks
TM
封装提供了最
从设计输入到逻辑综合完整的ESP软件解决方案,布局和布线,以
模拟。该的QuickTools包提供谁使用Cadence的设计解决方案,
为典范,导师,新思科技, Synplicity公司, Viewlogic系, Aldec公司或其他第三方工具
设计输入,综合,或模拟。
QuickLogic的
TM
变粒逻辑单元具有多达16个同步输入和5
可分割成五个独立的细胞的细胞内输出。每个单元都有一个扇
在29中,包括寄存器和控制线(见
科幻gure 3
).
WDATA
内存
模块
( 1152位)
RDATA
WADDR
RADDR
内存
模块
( 1152位)
WDATA
RDATA
图2 : QuickRAM模块位
2
www.quicklogic.com
2002 QuickLogic公司
QL4016 QuickRAM数据手册Rev我
产品概述
共有118个I / O引脚
110双向输入/输出引脚,符合PCI标准的5.0 V和3.3 V的公交车
-1 / -2 / -3 / -4速度等级
8个高驱动输入/分布式网络销
八低偏移的分布式网络
可用的逻辑单元触发器的时钟两个阵列时钟/控制网络,设置和重置
输入 - 每个驱动由一个只输入引脚
可用的逻辑单元F1六个全局时钟/控制网络,时钟,置位和复位输入
及输入和I / O寄存器时钟,复位和使能输入端以及输出使能
CONTRO ,每个驱动仅输入或I / O引脚,或任何逻辑单元的输出或I / O单元
反馈
高性能硅
输入+逻辑单元+输出总延迟下6纳秒=
数据路径速度超过400 MHz的
计数器速度超过300 MHz的
FIFO速度超过160+ MHz的
2002 QuickLogic公司
www.quicklogic.com
3
QL4016 QuickRAM数据手册Rev我
电气规格
AC特性在V
CC
= 3.3 V , TA = 25 ° C( K = 1.00 )
为了计算延迟,从乘以相应的K系数
表10 :工作范围
以下提供的表中的数字。
QS
A1
A2
A3
A4
A5
A6
QS
OP
B1
B2
C1
C2
MP
MS
D1
D2
E1
E2
NP
NS
F1
F2
F3
F4
F5
F6
QC
QR
AZ
OZ
QZ
NZ
FZ
图3: QuickRAM逻辑单元
表1:逻辑单元
符号
参数
1
t
PD
t
SU
t
H
t
CLK
t
CWHI
t
CWLO
t
SET
t
RESET
t
SW
t
RW
组合延迟
a
建立时间
a
保持时间
时钟到Q延迟
时钟高电平时间
时钟低电平时间
设置延时
复位延时
设置宽度
复位宽
1.4
1.7
0.0
0.7
1.2
1.2
1.0
0.8
1.9
1.8
传播延迟( NS )
扇出(5)
2
1.7
1.7
0.0
1.0
1.2
1.2
1.3
1.1
1.9
1.8
3
1.9
1.7
0.0
1.2
1.2
1.2
1.5
1.3
1.9
1.8
4
2.2
1.7
0.0
1.5
1.2
1.2
1.8
1.6
1.9
1.8
5
3.2
1.7
0.0
2.5
1.2
1.2
2.8
2.6
1.9
1.8
一。这些限制是由通过的Quick选择有代表性的最慢的路径衍生
RAM的逻辑单元,包括典型的网络延迟。具体路径最坏情况下的延迟值应为
从时间的特定设计的分析确定。
4
www.quicklogic.com
2002 QuickLogic公司
QL4016 QuickRAM数据手册Rev我
[8:0]
[17:0]
WA
WD
WE
WCLK
RE
RCLK
RA
RD
ASYNCRD
[8:0]
[17:0]
[1:0]
模式
图4: QuickRAM模块
表2 : RAM单元同步写时序
符号
参数
1
t
SWA
t
HWA
t
社署
t
HWD
t
SWE
t
HWE
t
WCRD
WA建立时间WCLK
WA保持时间WCLK
WD建立时间WCLK
WD保持时间WCLK
我们建立时间WCLK
我们认为时间WCLK
WCLK为RD ( WA = RA)
a
1.0
0.0
1.0
0.0
1.0
0.0
5.0
传播延迟( NS )
扇出
2
1.0
0.0
1.0
0.0
1.0
0.0
5.3
3
1.0
0.0
1.0
0.0
1.0
0.0
5.6
4
1.0
0.0
1.0
0.0
1.0
0.0
5.9
5
1.0
0.0
1.0
0.0
1.0
0.0
7.1
一。通过在V的变化过程为最坏的情况下传播延迟时间表示
CC
= 3.3 V和
TA = 25
°
C.乘以相应的延迟因子,K ,速度等级,电压和温度
如在工作范围指定的设置。
表3 : RAM节同步读时序
符号
逻辑单元
t
SRA
t
HRA
t
SRE
t
HRE
t
RCRD
RA建立时间RCLK
RA保持时间RCLK
RE建立时间RCLK
RE保持时间RCLK
RCLK到RD
a
参数
1
1.0
0.0
1.0
0.0
4.0
传播延迟( NS )
扇出
2
1.0
0.0
1.0
0.0
4.3
3
1.0
0.0
1.0
0.0
4.6
4
1.0
0.0
1.0
0.0
4.9
5
1.0
0.0
1.0
0.0
6.1
一。通过在V的变化过程为最坏的情况下传播延迟时间表示
CC
= 3.3 V和
TA = 25
×
C.乘以相应的延迟因子,K ,速度等级,电压和温度
如在工作范围指定的设置。
www.quicklogic.com
2002 QuickLogic公司
5
QL4016 QuickRAM数据表
16000可使用的PLD门QuickRAM ESP的性能相结合,
密度和嵌入式RAM
设备亮点
高性能&高密度
16000可用PLD盖茨与118个I / O
300 MHz的16位计数器, 400 MHz的
先进的I / O能力
接口与两个3.3 V和5.0 V器件
PCI兼容3.3 V和5.0 V总线
数据通路, 160 + MHz的FIFO中
0.35
m
四层金属的非挥发性
CMOS工艺的最小模具尺寸
为-1 / -2 / -3 / -4速度等级
完整的JTAG边界扫描
I / O单元有独立控制
注册的输入路径和输出使能
高速嵌入式SRAM
10双端口RAM模块,组织
用户可配置的1152位块
5 ns的存取时间,每个端口独立
可访问
快速,高效的FIFO , RAM和ROM
功能
10
内存
320
高速
逻辑单元
易于使用/快速发展
周期
100%的可路由与100 %的利用率和
接口
完整的引脚输出的稳定性
可变粮食逻辑单元提供高
性能和100 %的利用率
全面的设计工具包括高
优质的Verilog / VHDL综合
图1 : QuickRAM框图
2002 QuickLogic公司
www.quicklogic.com
1
QL4016 QuickRAM数据手册Rev我
体系结构概述
该QuickRAM家庭的ESP (嵌入式标准产品)的提供FPGA逻辑
结合双端口SRAM模块。该QL4016是16000可用PLD门
在QuickRAM家庭静电除尘器的成员。 QuickRAM静电除尘器被制造在一0.35
m
使用QuickLogic公司的专利ViaLink四层金属工艺
TM
技术,以提供一个
的高性能,高密度,低成本,和极端的易于使用的独特组合。
该QL4016包含320个逻辑单元和10个双端口RAM模块(见
图1
) 。每
RAM模块具有1152的RAM位,共计11,520位。内存模块是双端口
(一个读出端口,一个写入端口),并且可以被配置成四种模式之一:
64 (深)
×
18 (宽) , 128
×
9, 256
×
如图4所示,或512
×
2(见
图4
) 。最大为82
的I / O时, QL4016可在84引脚PLCC , 100引脚TQFP , 100引脚CQFP和144引脚
TQFP封装。
设计人员可以级联多个内存模块,以增加深度或宽度在允许
单模块通过连接相应的地址线一起,分词
模块之间(见
图2
) 。这种方法允许多达512深的配置作为
大到16位宽的最小QuickRAM设备和44位宽的最大装置。
为彻底QuickRAM系列软件支持,包括QL4016 ,可
通过两个基本包。狱卒QuickWorks
TM
封装提供了最
从设计输入到逻辑综合完整的ESP软件解决方案,布局和布线,以
模拟。该的QuickTools包提供谁使用Cadence的设计解决方案,
为典范,导师,新思科技, Synplicity公司, Viewlogic系, Aldec公司或其他第三方工具
设计输入,综合,或模拟。
QuickLogic的
TM
变粒逻辑单元具有多达16个同步输入和5
可分割成五个独立的细胞的细胞内输出。每个单元都有一个扇
在29中,包括寄存器和控制线(见
科幻gure 3
).
WDATA
内存
模块
( 1152位)
RDATA
WADDR
RADDR
内存
模块
( 1152位)
WDATA
RDATA
图2 : QuickRAM模块位
2
www.quicklogic.com
2002 QuickLogic公司
QL4016 QuickRAM数据手册Rev我
产品概述
共有118个I / O引脚
110双向输入/输出引脚,符合PCI标准的5.0 V和3.3 V的公交车
-1 / -2 / -3 / -4速度等级
8个高驱动输入/分布式网络销
八低偏移的分布式网络
可用的逻辑单元触发器的时钟两个阵列时钟/控制网络,设置和重置
输入 - 每个驱动由一个只输入引脚
可用的逻辑单元F1六个全局时钟/控制网络,时钟,置位和复位输入
及输入和I / O寄存器时钟,复位和使能输入端以及输出使能
CONTRO ,每个驱动仅输入或I / O引脚,或任何逻辑单元的输出或I / O单元
反馈
高性能硅
输入+逻辑单元+输出总延迟下6纳秒=
数据路径速度超过400 MHz的
计数器速度超过300 MHz的
FIFO速度超过160+ MHz的
2002 QuickLogic公司
www.quicklogic.com
3
QL4016 QuickRAM数据手册Rev我
电气规格
AC特性在V
CC
= 3.3 V , TA = 25 ° C( K = 1.00 )
为了计算延迟,从乘以相应的K系数
表10 :工作范围
以下提供的表中的数字。
QS
A1
A2
A3
A4
A5
A6
QS
OP
B1
B2
C1
C2
MP
MS
D1
D2
E1
E2
NP
NS
F1
F2
F3
F4
F5
F6
QC
QR
AZ
OZ
QZ
NZ
FZ
图3: QuickRAM逻辑单元
表1:逻辑单元
符号
参数
1
t
PD
t
SU
t
H
t
CLK
t
CWHI
t
CWLO
t
SET
t
RESET
t
SW
t
RW
组合延迟
a
建立时间
a
保持时间
时钟到Q延迟
时钟高电平时间
时钟低电平时间
设置延时
复位延时
设置宽度
复位宽
1.4
1.7
0.0
0.7
1.2
1.2
1.0
0.8
1.9
1.8
传播延迟( NS )
扇出(5)
2
1.7
1.7
0.0
1.0
1.2
1.2
1.3
1.1
1.9
1.8
3
1.9
1.7
0.0
1.2
1.2
1.2
1.5
1.3
1.9
1.8
4
2.2
1.7
0.0
1.5
1.2
1.2
1.8
1.6
1.9
1.8
5
3.2
1.7
0.0
2.5
1.2
1.2
2.8
2.6
1.9
1.8
一。这些限制是由通过的Quick选择有代表性的最慢的路径衍生
RAM的逻辑单元,包括典型的网络延迟。具体路径最坏情况下的延迟值应为
从时间的特定设计的分析确定。
4
www.quicklogic.com
2002 QuickLogic公司
QL4016 QuickRAM数据手册Rev我
[8:0]
[17:0]
WA
WD
WE
WCLK
RE
RCLK
RA
RD
ASYNCRD
[8:0]
[17:0]
[1:0]
模式
图4: QuickRAM模块
表2 : RAM单元同步写时序
符号
参数
1
t
SWA
t
HWA
t
社署
t
HWD
t
SWE
t
HWE
t
WCRD
WA建立时间WCLK
WA保持时间WCLK
WD建立时间WCLK
WD保持时间WCLK
我们建立时间WCLK
我们认为时间WCLK
WCLK为RD ( WA = RA)
a
1.0
0.0
1.0
0.0
1.0
0.0
5.0
传播延迟( NS )
扇出
2
1.0
0.0
1.0
0.0
1.0
0.0
5.3
3
1.0
0.0
1.0
0.0
1.0
0.0
5.6
4
1.0
0.0
1.0
0.0
1.0
0.0
5.9
5
1.0
0.0
1.0
0.0
1.0
0.0
7.1
一。通过在V的变化过程为最坏的情况下传播延迟时间表示
CC
= 3.3 V和
TA = 25
°
C.乘以相应的延迟因子,K ,速度等级,电压和温度
如在工作范围指定的设置。
表3 : RAM节同步读时序
符号
逻辑单元
t
SRA
t
HRA
t
SRE
t
HRE
t
RCRD
RA建立时间RCLK
RA保持时间RCLK
RE建立时间RCLK
RE保持时间RCLK
RCLK到RD
a
参数
1
1.0
0.0
1.0
0.0
4.0
传播延迟( NS )
扇出
2
1.0
0.0
1.0
0.0
4.3
3
1.0
0.0
1.0
0.0
4.6
4
1.0
0.0
1.0
0.0
4.9
5
1.0
0.0
1.0
0.0
6.1
一。通过在V的变化过程为最坏的情况下传播延迟时间表示
CC
= 3.3 V和
TA = 25
×
C.乘以相应的延迟因子,K ,速度等级,电压和温度
如在工作范围指定的设置。
www.quicklogic.com
2002 QuickLogic公司
5
查看更多QL4016-1PF144IPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋316室

    QL4016-1PF144I
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-23063133/23042311
    联系人:谭小姐
    地址:广东省深圳市福田区华强北赛格广场58层5808室

    QL4016-1PF144I
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    QL4016-1PF144I
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
QL4016-1PF144I
√ 欧美㊣品
▲10/11+
9146
贴◆插
【dz37.com】实时报价有图&PDF
查询更多QL4016-1PF144I供应信息

深圳市碧威特网络技术有限公司