添加收藏夹  设为首页  深圳服务热线:13751165337  0755-83030533
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符Q型号页 > 首字符Q的型号第2页 > QL16X24B-0PF100M
QL16x24B
pASIC
1家庭
非常高速的CMOS FPGA
REV C
pASIC
亮点
非常高速
- ViaLink
金属对金属可编程经由
反熔丝技术,允许在150 MHz和逻辑计数器速度
在2纳秒的细胞延迟。
高密度可用
- 一个16× 24阵列的384个逻辑单元
提供4000可用ASIC逻辑门( 7000 PLD门)的84引脚
PLCC , 100引脚和144引脚TQFP , 144引脚CPGA和160针
CQFP封装。
低功耗,高输出驱动
- 待机电流典型值2 mA的电流。
一个16位计数器,在100 MHz工作功耗小于50 mA的电流。
12毫安最小IOL和IOH 8毫安
低成本,易于使用的设计工具
- 设计输入,
采用QuickLogic的新QuickWorks模拟
发展
环境,或与第三方CAE工具,包括Viewlogic系,
Synopsys公司, Mentor公司Cadence和Veribest 。快速,全自动的地方
而在PC和工作站平台的路线使用QuickLogic公司
软件。
…4,000
可用ASIC逻辑门,
122 I / O引脚
4
pASIC 1
QL16x24B
框图
384逻辑单元
=最多114 PROG。 I / O单元,6个输入高驱动单元, 2输入/了CLK(高驱动器)细胞
4-21
QL16x24B
产品
摘要
该QL16x24B非常高速的pASIC 1家族的一员
的CMOS用户可编程ASIC器件。 384逻辑单元现场
可编程门阵列( FPGA )提供4000可用ASIC逻辑门
(相当于7000 PLD门)的高性能通用
逻辑84引脚PLCC , 100引脚和144引脚TQFP , 144引脚CPGA ,以及
160引脚CQFP 。
低阻抗,金属 - 金属, ViaLink互连技术
提供了一种能够工作在高于150兆赫的非易失定制逻辑。
在2纳秒的逻辑单元的延迟,再加上在1.5纳秒的输入延迟
并在3 ns输出延迟,使高密度可编程器件
可使用目前最快的微处理器和DSP 。
设计可以使用QuickLogic的QuickWorks工具包或进入最
populart第三方CAE工具。 QuickWorks结合的Verilog / VHDL
设计输入和仿真工具与设备特定的地方&路线和
编程软件。充足的片上布线通道进行快速,全面
自动地点和使用最多的逻辑100%的设计途径,并
I / O单元,同时保持固定的引出脚。
特点
共有122个I / O引脚
- 114双向输入/输出引脚
- 6专用输入/高驱动引脚
- 2时钟/专用输入引脚扇出无关的,低偏移
时钟网络
在6 ns输入+逻辑单元+输出延迟
芯片到芯片的工作频率高达110兆赫
内部状态机的频率高达150 MHz
时钟歪斜< 0.5纳秒
输入迟滞提供高噪声抗扰度
内置的扫描路径允许逻辑I / O单元出厂前100%测试和
测试和功能测试与自动测试向量生成
编程后( ATVG )软件
套餐84引脚PLCC , 100引脚和144引脚TQFP , 144引脚
CPGA和160针CQFP
84引脚PLCC与QL12x16B兼容
100引脚TQFP与QL8x12B和QL12x16B兼容
144引脚TQFP与QL24x32B兼容
0.65μ CMOS工艺ViaLink编程技术
4-22
QL16x24B
引脚
84引脚PLCC
4
pASIC 1
引脚
100引脚TQFP
4-23
QL16x24B
引脚布局图
144引脚TQFP
4-24
QL16x24B
引脚布局图
144针CPGA
M
4
pASIC 1
4-25
QL16x24B
pASIC
1家庭
非常高速的CMOS FPGA
REV C
pASIC
亮点
非常高速
- ViaLink
金属对金属可编程经由
反熔丝技术,允许在150 MHz和逻辑计数器速度
在2纳秒的细胞延迟。
高密度可用
- 一个16× 24阵列的384个逻辑单元
提供4000可用ASIC逻辑门( 7000 PLD门)的84引脚
PLCC , 100引脚和144引脚TQFP , 144引脚CPGA和160针
CQFP封装。
低功耗,高输出驱动
- 待机电流典型值2 mA的电流。
一个16位计数器,在100 MHz工作功耗小于50 mA的电流。
12毫安最小IOL和IOH 8毫安
低成本,易于使用的设计工具
- 设计输入,
采用QuickLogic的新QuickWorks模拟
发展
环境,或与第三方CAE工具,包括Viewlogic系,
Synopsys公司, Mentor公司Cadence和Veribest 。快速,全自动的地方
而在PC和工作站平台的路线使用QuickLogic公司
软件。
…4,000
可用ASIC逻辑门,
122 I / O引脚
4
pASIC 1
QL16x24B
框图
384逻辑单元
=最多114 PROG。 I / O单元,6个输入高驱动单元, 2输入/了CLK(高驱动器)细胞
4-21
QL16x24B
产品
摘要
该QL16x24B非常高速的pASIC 1家族的一员
的CMOS用户可编程ASIC器件。 384逻辑单元现场
可编程门阵列( FPGA )提供4000可用ASIC逻辑门
(相当于7000 PLD门)的高性能通用
逻辑84引脚PLCC , 100引脚和144引脚TQFP , 144引脚CPGA ,以及
160引脚CQFP 。
低阻抗,金属 - 金属, ViaLink互连技术
提供了一种能够工作在高于150兆赫的非易失定制逻辑。
在2纳秒的逻辑单元的延迟,再加上在1.5纳秒的输入延迟
并在3 ns输出延迟,使高密度可编程器件
可使用目前最快的微处理器和DSP 。
设计可以使用QuickLogic的QuickWorks工具包或进入最
populart第三方CAE工具。 QuickWorks结合的Verilog / VHDL
设计输入和仿真工具与设备特定的地方&路线和
编程软件。充足的片上布线通道进行快速,全面
自动地点和使用最多的逻辑100%的设计途径,并
I / O单元,同时保持固定的引出脚。
特点
共有122个I / O引脚
- 114双向输入/输出引脚
- 6专用输入/高驱动引脚
- 2时钟/专用输入引脚扇出无关的,低偏移
时钟网络
在6 ns输入+逻辑单元+输出延迟
芯片到芯片的工作频率高达110兆赫
内部状态机的频率高达150 MHz
时钟歪斜< 0.5纳秒
输入迟滞提供高噪声抗扰度
内置的扫描路径允许逻辑I / O单元出厂前100%测试和
测试和功能测试与自动测试向量生成
编程后( ATVG )软件
套餐84引脚PLCC , 100引脚和144引脚TQFP , 144引脚
CPGA和160针CQFP
84引脚PLCC与QL12x16B兼容
100引脚TQFP与QL8x12B和QL12x16B兼容
144引脚TQFP与QL24x32B兼容
0.65μ CMOS工艺ViaLink编程技术
4-22
QL16x24B
引脚
84引脚PLCC
4
pASIC 1
引脚
100引脚TQFP
4-23
QL16x24B
引脚布局图
144引脚TQFP
4-24
QL16x24B
引脚布局图
144针CPGA
M
4
pASIC 1
4-25
QL16x24B
pASIC
1家庭
非常高速的CMOS FPGA
REV C
pASIC
亮点
非常高速
- ViaLink
金属对金属可编程经由
反熔丝技术,允许在150 MHz和逻辑计数器速度
在2纳秒的细胞延迟。
高密度可用
- 一个16× 24阵列的384个逻辑单元
提供4000可用ASIC逻辑门( 7000 PLD门)的84引脚
PLCC , 100引脚和144引脚TQFP , 144引脚CPGA和160针
CQFP封装。
低功耗,高输出驱动
- 待机电流典型值2 mA的电流。
一个16位计数器,在100 MHz工作功耗小于50 mA的电流。
12毫安最小IOL和IOH 8毫安
低成本,易于使用的设计工具
- 设计输入,
采用QuickLogic的新QuickWorks模拟
发展
环境,或与第三方CAE工具,包括Viewlogic系,
Synopsys公司, Mentor公司Cadence和Veribest 。快速,全自动的地方
而在PC和工作站平台的路线使用QuickLogic公司
软件。
…4,000
可用ASIC逻辑门,
122 I / O引脚
4
pASIC 1
QL16x24B
框图
384逻辑单元
=最多114 PROG。 I / O单元,6个输入高驱动单元, 2输入/了CLK(高驱动器)细胞
4-21
QL16x24B
产品
摘要
该QL16x24B非常高速的pASIC 1家族的一员
的CMOS用户可编程ASIC器件。 384逻辑单元现场
可编程门阵列( FPGA )提供4000可用ASIC逻辑门
(相当于7000 PLD门)的高性能通用
逻辑84引脚PLCC , 100引脚和144引脚TQFP , 144引脚CPGA ,以及
160引脚CQFP 。
低阻抗,金属 - 金属, ViaLink互连技术
提供了一种能够工作在高于150兆赫的非易失定制逻辑。
在2纳秒的逻辑单元的延迟,再加上在1.5纳秒的输入延迟
并在3 ns输出延迟,使高密度可编程器件
可使用目前最快的微处理器和DSP 。
设计可以使用QuickLogic的QuickWorks工具包或进入最
populart第三方CAE工具。 QuickWorks结合的Verilog / VHDL
设计输入和仿真工具与设备特定的地方&路线和
编程软件。充足的片上布线通道进行快速,全面
自动地点和使用最多的逻辑100%的设计途径,并
I / O单元,同时保持固定的引出脚。
特点
共有122个I / O引脚
- 114双向输入/输出引脚
- 6专用输入/高驱动引脚
- 2时钟/专用输入引脚扇出无关的,低偏移
时钟网络
在6 ns输入+逻辑单元+输出延迟
芯片到芯片的工作频率高达110兆赫
内部状态机的频率高达150 MHz
时钟歪斜< 0.5纳秒
输入迟滞提供高噪声抗扰度
内置的扫描路径允许逻辑I / O单元出厂前100%测试和
测试和功能测试与自动测试向量生成
编程后( ATVG )软件
套餐84引脚PLCC , 100引脚和144引脚TQFP , 144引脚
CPGA和160针CQFP
84引脚PLCC与QL12x16B兼容
100引脚TQFP与QL8x12B和QL12x16B兼容
144引脚TQFP与QL24x32B兼容
0.65μ CMOS工艺ViaLink编程技术
4-22
QL16x24B
引脚
84引脚PLCC
4
pASIC 1
引脚
100引脚TQFP
4-23
QL16x24B
引脚布局图
144引脚TQFP
4-24
QL16x24B
引脚布局图
144针CPGA
M
4
pASIC 1
4-25
查看更多QL16X24B-0PF100MPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-23063133/23042311
    联系人:谭小姐
    地址:广东省深圳市福田区华强北赛格广场58层5808室

    QL16X24B-0PF100M
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    QL16X24B-0PF100M
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋316室

    QL16X24B-0PF100M
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
QL16X24B-0PF100M
√ 欧美㊣品
▲10/11+
8443
贴◆插
【dz37.com】实时报价有图&PDF
查询更多QL16X24B-0PF100M供应信息

深圳市碧威特网络技术有限公司