IPD320N20N3G 资料
数据列表
IPD320N20N3G;
标准包装IPD320N20N3GATMA1TR-ND;part_id=5823324;ref_supplier_id=448;ref_page_event=Standard Packaging" />
2,500
包装
标准卷带
类别
分立半导体产品
产品族
晶体管 - FET,MOSFET - 单
系列
OptiMOS™
其它名称
IPD320N20N3GATMA1TR
SP001127832
FET 类型
N 沟道
技术
MOSFET(金属氧化物)
电流 - 连续漏极(Id)(25°C 时)
34A(Tc)
驱动电压(最大 Rds On,最小 Rds On)
10V
不同 Id 时的 Vgs(th)(最大值)
4V @ 90μA
不同 Vgs 时的栅极电荷(Qg)(最大值)
29nC @ 10V
不同 Vds 时的输入电容(Ciss)(最大值)
2350pF @ 100V
Vgs(最大值)
±20V
FET 功能
-
功率耗散(最大值)
136W(Tc)
不同Id,Vgs 时的Rds On(最大值)
32 毫欧 @ 34A,10V
工作温度
-55°C ~ 175°C(TJ)
安装类型
表面贴装
供应商器件封装
PG-TO252-3
封装/外壳
TO-252-3,DPak(2 引线 + 接片),SC-63
美高森美公司(Microsemi) 发布其全球第一个面向采用RV32I等RISC-V
开放指令集体系结构(ISA) 的设计的基于Windows版本Eclipse的集成开
发环境(IDE)SoftConsole 5.1版。美高森美的免费软件开发环境SoftConsole
能够快速实现针对其可编程逻辑器件(FPGA)的C和C++程序设计;美高森美在
刚结束的设计自动化会议(DAC)的演讲中重点展示了其开放体系结构、低功
IPD320N20N3G假一赔十只做原装长期供货
IPD320N20N3G假一赔十只做原装长期供货
IPD320N20N3G假一赔十只做原装长期供货
耗和利用RISC-V软中央处理单元(CPU)内核的的开发能力。
美高森美市场营销总监Tim Morin表示:“大多数美高森美FPGA设计人
员在开发工作中都使用Windows平台,SoftConsole v5.1不仅支持我们
的RISC-V软CPU内核,用我们高度安全和可靠的FPGA来实现设计,而且
它也可以应用于任何RV32I标准ISA的扩展。这一产品发布扩展了在
Windows机器上开发RISC-V的生态系统,并充分利用了我们的领先优势;
我们将继续投资于这种体系结构,为客户提供可靠、长期的发展蓝图支持。”
美高森美的SoftConsole v5.1是一个GNU编译器集合(GCC),现在支持
Windows和Linux上的RISC-V设计,可用于RV32I实现,以及基于RV32I
体系结构的扩展,比如M、A、F、D、G和C。它提供了低功耗和一个开
IPD320N20N3G假一赔十只做原装长期供货
IPD320N20N3G假一赔十只做原装长期供货
IPD320N20N3G假一赔十只做原装长期供货
放的体系结构,支持基于美高森美PolarFire™、RTG4™、SmartFusion™
和IGLOO™2 FPGA的RISC-V软CPU,以及来自生产基于RISC-V ISA计算
机芯片的无晶圆厂半导体公司SiFive 的HiFive1 Arduino套件。
SoftConsole v5.1是开发航空航天、国防、通信、数据中心和工业市场中
各种应用的理想选择。
RISC-V现在是RISC-V基金会管理下的一个开放的标准体系架构,具有许
多优势,包括实现使得开源社区比封闭式ISA更快的内核测试和改进。由
于RISC-V知识产权(IP)内核是不加密的,因而可以用来确保封闭式体系结构
不可能有的信任和认证。可移植性是该技术的另一个好处,例如,设计师
可以用美高森美FPGA中的RISC-V内核着手开发,然后免版税移植到一个特
定的应用集成电路(ASIC)。
美高森美的客户,为原始设备制造商(OEM)提供定制逻辑解决方案的Rumble Development总裁Michael Aronson表示:“Rumble Development很高兴美高
森美继续投资于RISC-V,推出IP内核和新版本的SoftConsole IDE。我们相信
这个ISA的可移植性、稳定性和开放性结合美高森美的生态系统,将使我们能
够更快创新和提供同级最好的解决方案。”
IPD320N20N3G假一赔十只做原装长期供货
IPD320N20N3G假一赔十只做原装长期供货
IPD320N20N3G假一赔十只做原装长期供货
作为一个免费的软件开发环境,可以在使用RISC-V软CPU内核的美高森美
FPGA 上,快速开发C和C++可执行程序。SoftConsole v5.1提供了一个灵
活而易于使用的图形界面以管理嵌入式软件开发项目,客户可以用一个集成
的调试器方便地访问内存和寄存器的内容,并单步执行,从而可以在FPGA
中快速开发和调试软件程序。SoftConsole还允许用户配置项目设置和组织
文件,同时访问多个工具窗口,并提供快速切换编辑和调试视图的能力。此
外,美高森美的FPGA设计工具套件Libero SoC中包括针对软CPU内核设计
的固件目录,可以导出固件,也可以导入到SoftConsole。
2017年1月,RISC-V ISA被The Linley Group在其2016年度分析师评选
奖中评为的最佳技术奖,其首席分析师Linley Gwennap在此场合表达了
对这个关键技术的支持。
Gwennap说:“RISC-V是经典RISC指令集在现代的重生,它提供了一种适
用于各种类型微处理器实现的简单和可扩展的方法。更重要的是,这个开
源、免费的RISC-V指令集为CPU设计师创造了一种新的商业模式。这样的
组合产生了规模可观的RISC-V产业利益,引导今年及以后众多的商业布局。”
IPD320N20N3G假一赔十只做原装长期供货
IPD320N20N3G假一赔十只做原装长期供货
IPD320N20N3G假一赔十只做原装长期供货