TMS320C32
数字信号处理器
SPRS027C - 1995年1月 - 修订1996年12月
引脚功能
本节提供信号说明了TMS320C32设备。下面的表列出了每个信号,所述
号管脚,操作模式,并简要描述信号。下面的表组的信号
根据它们的功能。
TMS320C32引脚功能
针
名字
号
外部总线接口( 70引脚)
A23 – A0
D31 – D0
读/写
IOSTRB
STRB0_B3 / A -1
STRB0_B2 / A -2
STRB0_B1
STRB0_B0
STRB1_B3 / A -1
STRB1_B2 / A -2
STRB1_B1
STRB1_B0
RDY
24
32
1
1
1
1
1
1
1
1
1
1
1
O / Z
I / O / Z
O / Z
O / Z
O / Z
O / Z
O / Z
O / Z
O / Z
O / Z
O / Z
O / Z
I
外部总线接口的24位的地址端口
外部总线接口的32位数据端口
读/写外部存储器接口。 R / W为高时执行一个读
和低时执行写在并行接口。
外部的外设I / O选通信号的外部存储器接口
外部存储器访问选通0 ,字节允许3为32位的外部存储器
接口和地址引脚为8位和16位的外部存储器接口
外部存储器访问频闪0 ,字节使能2为32位外部存储器
接口和地址引脚为8位的外部存储器接口
外部存储器访问选通0 ,字节允许1的外部存储器
接口
外部存储器访问选通0 ,字节允许0为所述外部存储器
接口
外部存储器访问选通脉冲1 ,字节允许3为32位的外部存储器
接口和地址引脚为8位和16位的外部存储器接口
外部存储器存取选1 ,字节使能2为32位外部存储器
接口和地址引脚为8位的外部存储器接口
外部存储器访问选通脉冲1 ,字节允许1的外部存储器
接口
外部存储器访问选通脉冲1 ,字节允许0为所述外部存储器
接口
准备好了。 RDY表示该外部设备准备用于一个外部
存储器接口的交易来完成。
保持信号为外部存储器的接口。当HOLD为逻辑低电平时,任何
正在进行的交易完成。 A23 - A0 , D31 - D0 , IOSTRB , STRB0_Bx ,
STRB1_Bx ,和R / W被放置在高阻抗状态,并且所有
通过外部存储器接口的交易被搁置,直至HOLD成为
逻辑高或STRB0总线控制寄存器的NOHOLD位被置位。
持有认可的外部存储器接口。 HOLDA在产生
针对保留的逻辑低电平。 HOLDA表明A23 - A0 , D31 - D0 ,
IOSTRB , STRB0_Bx , STRB1_Bx ,和R / W是在高阻抗状态和
即在内存中的所有交易都举行。 HOLDA是高响应于
HOLD的逻辑高电平或当外部总线控制寄存器的NOHOLD位
被设置。
程序存储器的宽度选择。当PRGW是逻辑低,程序是取出作为
一个32位字。当PRGW为逻辑高电平, 2个16位程序都取
执行获取一个32位指令字。 PRGW在设备状态
复位影响STRB0和STRB1总线控制寄存器的复位值。
S
H
R
S
S
S
S
S
S
S
S
S
S
S
S
H
H
H
H
H
H
H
H
H
H
H
H
R
R
TYPE
描述
条件
当
信号
在高阻态
HOLD
1
I
HOLDA
1
O / Z
S
PRGW
1
I
A23 – A0
24
O / Z
外部总线接口的24位的地址端口
I =输入, O =输出, Z =高阻抗状态
S = SHZ活跃,H =保持活跃,R =复位
4
邮政信箱1443
休斯敦,得克萨斯州77251-1443