
LTC2152-14/
LTC2151-14/LTC2150-14
引脚功能
LVDS输出( DDR LVDS )
下面的引脚是差分LVDS输出。该
输出电流电平是可编程的。有一个可选的
之间的引脚内部100Ω终端电阻
每个LVDS输出对。
D
0_1–
/D
0_1+
到D
12_13–
/D
12_13+
(引脚16/17 , 18/19 ,
22/23, 24/25, 28/29, 31/32, 33/34):
双倍数据速率
数字输出。两个数据位被复用到各
差分输出端对。偶数个数据位( D0 ,D2,D4 ,
D6 ,D8, D10, D12)出现时, CLKOUT信号
+
是低的。奇
数据位( D1,D3 ,D5, D7 ,D9, D11 , D13)出现时
CLKOUT
+
为高。
CLKOUT
–
/ CLKOUT
+
( 26/27引脚) :
数据输出时钟。
数字输出通常在同一时间转换
作为CLKOUT的上升沿和下降沿
+
。的相
CLKOUT
+
也可延迟相对于数字输出
通过编程方式控制寄存器。
OF
–
/作者:
+
( 14/15引脚) :
在/下溢数字输出。
OF
+
高的溢流或下溢流发生时。
这下溢才有效CLKOUT
+
为LOW 。在
第二半个时钟周期,溢出被设置为0 。
功能框图
V
DD
OV
DD
D12_13
D0_1
类似物
输入
S / H
14-BIT
流水线
ADC
更正
逻辑
产量
DRIVERS
LVDS
V
CM
0.1F
V
CM
卜FF器
卜FF器
时钟/ DUTY
周期控制
OGND
GND
时钟
V
REF
2.2F
1.25V
参考
GND
SENSE
范围
SELECT
SPI
CS
SCK
SDI
SDO
/串
GND
21521014
F01
图1.功能框图
21521014p
16