
LTM9012
应用信息
编码输入
的编码的输入信号的质量强烈影响
A / D转换噪声性能。编码输入要
作为模拟信号,没有他们的路线旁边的数字
迹线在所述电路板上。有操作的两种模式
重刑编码输入:差分编码模式
(图3) ,以及单端的编码模式(图4) 。
差分编码模式建议用于sinusoi-
木豆,PECL或LVDS编码输入(图5和图6)。
编码输入通过内部偏置到1.2V
10k的等效电阻。编码输入可以采取
LTM9012
上述V
DD
(高达3.6V) ,而共模范围是
从1.1V到1.6V 。在差分编码模式, ENC
–
应该留在地面上至少有200mV的,以避免错误
触发的单端编码模式。为了获得良好的抖动
性能ENC
+
应该有快速的上升和下降时间。
单端编码模式应该具有CMOS使用
编码输入。要选择此模式, ENC
–
连接
到地面和ENC
+
驱动用方波编码
输入。 ENC
+
可以高于V采取
DD
(高达3.6V ),所以1.8V
至3.3V CMOS逻辑电平可以被使用。在ENC
+
门槛
为0.9V 。为了获得良好的抖动性能ENC
+
应该有快
上升和下降时间。
V
DD
迪FF erential
比较
V
DD
15k
ENC
+
ENC
–
30k
LTM9012
1.8V至3.3V
0V
ENC
+
ENC
–
30k
CMOS逻辑
卜FF器
9012 F04
9012 F03
图3.等效编码输入电路
差分编码模式
图4.等效编码输入电路
用于单端编码模式
0.1F
T1
50
ENC
+
LTM9012
100
0.1F
0.1F
50
0.1F
ENC-
9012 F05
ENC
+
PECL或
LVDS
时钟
LTM9012
0.1F
ENC
–
9012 F06
T1 = MA / COM ETC1-1-13
电阻器和电容器
现在的0402封装尺寸
图5.正弦编码驱动器
图6. PECL或LVDS编码驱动器
9012f
15