
LTC5567
应用信息
I
CC
R3
L1
8
11
V
CC
L2
10
6
V
CC
LTC5567
钳
500
CMOS
3mA
BIAS
5567 F16
6
V
CC
34mA
IF
–
IADJ
IF
+
V
CC
EN
4
EN
300k
55mA
BIAS
LTC5567
图16.使能输入电路
5567 F12
EN引脚具有一个内部300K下拉电阻。
因此,该混频器将与使能引脚禁用
悬空。
电源电压斜坡
电源电压的快速倾斜会引起电流
毛刺在连接到所述的内置ESD钳位电路
V
CC
引脚。取决于电源的电感,这可能
导致电源电压的瞬态超过了4.0V
最大额定值。比A电源电压上升时间更大
1ms的建议。
杂散输出电平
图15. IADJ接口
在图15中,参考电流的一部分可以是
分流到地,从而减少混频器核心电流
租。例如,R 3 =每千将分流远1毫安从针
8 ,降低混频器内核电流的33 % 。的名义,
在IADJ引脚开路直流电压为2.2V 。表7
列出了直流电源电流和RF性能在1950MHz
用于R 3中的各种值。
减小电流的表7混频器性能
( RF = 1950MHz ,低端LO , IF = 153MHz )
R3 (Ω)
开放
10k
1k
330
100
I
CC
(MA )
89.0
84.6
70.4
62.9
58.3
G
C
( dB)的
1.9
1.9
1.6
1.3
1.0
IIP3
( dBm的)
26.9
25.7
21.4
19.3
17.9
P1dB
( dBm的)
10.2
10.2
10.1
9.5
8.5
NF( dB)的
11.8
11.5
10.5
10.3
10.1
混频器寄生输出电平相对的谐波
RF和LO列于表8中。杂散水平
在使用测试标准评估板测
在图1所示电路中的杂散频率可以是
使用下列公式计算:
f
带动
= (M F
RF
) - (N F
LO
)
表8.如果输出杂散水平( DBM)
( RF = 1950MHz ,P
RF
= -2dBm ,P
IF
=为0dBm ,在153MHz ,低端
LO ,P
LO
=为0dBm ,V
CC
= 3.3V ,T
C
= 25°C)
0
0
1
–30
2
–60
*
M 3
4
*
5
*
6
7
*比小于-90dBc
1
–43
0
–56
–81
*
*
*
2
–24
–56
–67
–89
–73
*
*
3
–47
–57
–68
*
*
*
*
*
N
4
–30
–59
–72
*
*
*
*
*
5
–57
–37
–78
*
*
*
*
6
–46
–69
–78
*
*
*
*
7
–64
–47
–85
*
*
*
*
8
–50
–78
–87
*
–90
*
*
*
9
–81
–58
*
*
*
*
*
启用接口
图16示出了使一个简化示意
界面。为了使混频器, EN电压必须是
高于2.5V 。如果不需要使能功能,
该引脚应直接连接到V
CC
。该电压
年龄在EN引脚不得超过电源
电压(V
CC
)超过0.3V。如果这种情况发生,则
电源电流可通过ESD二极管来源,
可能损坏IC 。
5567f
17