
LT3746
手术
该LT3746集成了一个单一的恒定频率电流 -
与32模式非同步降压控制器
线性电流吸收器。降压型控制器产生的
自适应LED输出的总线电压,以提供并联LED
字符串和32的线性吸电流调节
并调节单个LED串。其操作是最好的
理解,参照程序框图。
启动
该LT3746进入关断模式和排水沟几乎为零
目前,当EN / UVLO引脚低于0.35V低。一旦
在EN / UVLO引脚超过0.35V ,部分开始苏醒
建立内部偏置电流,产生各种参考文献,
和充电电容C
帽
对6.8V调节
电压。这款V
IN
参考电压调节器(V
IN
- V
帽
)
将提供内部栅极驱动电路驱动
外部P沟道MOSFET在正常的操作。该
LT3746保持在欠压锁定( UVLO )模式
只要在EN / UVLO ,V中的任一项
CC
和(Ⅴ
IN
- V
帽
)
UVLO标志是很高的。其UVLO门限一般
1.31V , 2.89V , 4.9V和分别。在所有UVLO
标志被清除,降压控制器开始切换,并且
软启动SS引脚被释放,并被控以12μA
的电流源,从而平滑地斜坡上升电感
电流和输出LED总线电压。
上电复位( POR )
在启动期间,内部上电复位( POR )高
信号块的输入信号的串行数据接口
和复位,除了386位的移位所有的内部寄存器
注册。 1位帧选择( FS )寄存器, 1位启用
LED通道( EN )寄存器,个人12位灰度( GS)
寄存器和单独的6位点校正(DC)的寄存器
都被复位到零。因此,所有的LED通道被接通
离最初与默认灰度(量0x000 )和点
校正( 0×00)设置。一旦零件完成其软
开始(即SS引脚电压高于1V )和
LED输出母线电压的电源良好(即在5 %
它的FB编程调节级), POR信号变为
低,以使输入信号的串行数据接口。
任何故障引发的软起动会产生另一个
POR高信号,再复位内部寄存器。
串行数据接口
该LT3746具有一个30MHz的,全缓冲,歪斜平衡,
可级联的串行数据接口。该接口采用了一种新的
6线( LDI , SCKI , SDI , LDO , SCKO和SDO )的拓扑结构
和可连接到微控制器,数字信号
处理器(DSP) ,或现场可编程门阵列
( FPGA)器件。
在图1中,所述的LDI中所示的常规四线拓扑
和SCKI信号需要而SDI信号的全球路由
只需要芯片之间的本地路由。根据不同的
在级联码片数目和系统电路板的尺寸
董事会,外部时钟树式缓冲器,相应的
驱动能力,需要对两者的LDI和SCKI
信号,最大限度地减少信号的时滞。的传播延迟
引起的信号SCKI产量缓冲插入
在SCKI和SDI信号之间的时钟偏差而
通常需要在客户端来平衡它。由于这两种
SDI和SDO信号所需要的相同SCKI信号到
发送和接收,在SDI之间的传播延迟
和SDO信号限制在级联码片数
与该系列的数据接口的时钟频率。
新颖的6线拓扑结构省去了全球
路由和缓冲插入的LDI和SCKI信号。
相反,它提供了LDO和SCKO信号一起
在SDO信号,以驱动下一个芯片。内斜
在LDI , SCKI和SDI信号之间的芯片是平衡的
在内部。该LDO之间的芯片外斜, SCKO ,
和SDO信号,可通过并行路由可以很容易地平衡
芯片之间的这三个信号。 SDI信号被发送
与SCKI信号,并且将SDO信号被接收与
SCKO信号。在SCKI之间有微小的占空比变化
和SCKO信号可由于工艺偏差发生,
电源电压和工作温度。此占空比
中的传播延迟改变从差分结果
该SCKI / SCKO信号的上升沿和下降沿
并会影响级联芯片的最大数目,
根据SCKI速度。总之, 6线
拓扑延伸级联的最大数目
芯片,提高了该系列的数据接口的时钟频率,
消除了对缓冲插入全局信号
并提供一个简单的PCB布局。在低速的应用
用少量的级联芯片, 6-导线白杨
术可以通过忽略被简化为4线拓扑
该LDO和SCKO输出。
3746f
13