位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第664页 > LPC4320FBD144 > LPC4320FBD144 PDF资料 > LPC4320FBD144 PDF资料1第32页

恩智浦半导体
LPC4350/30/20/10
32位ARM Cortex - M4 / M0微控制器
表3中。
引脚说明
- 续
LCD,以太网, USB0和USB1功能并非适用于所有地区。看
表2中。
TFBGA180
[1]
复位状态
LQFP208
[1]
LQFP100
[1]
符号
LBGA256
描述
TFBGA100
LQFP144
P6_12
G15
x
-
145 103 -
[3]
我; PU I / O
O
-
O
-
-
-
-
TYPE
GPIO2 [8] -
通用数字输入/输出引脚。
CTOUT_7 -
SCT输出7.定时器1的匹配输出3 。
R —
功能保留。
EMC_DQMOUT0 -
数据屏蔽0使用SDRAM
和静态器件。
R —
功能保留。
R —
功能保留。
R —
功能保留。
R —
功能保留。
GPIO3 [8] -
通用数字输入/输出引脚。
CTOUT_14 -
对SCT输出14匹配输出2
定时器3 。
R —
功能保留。
LCD_LE -
行结束信号。
R —
功能保留。
R —
功能保留。
R —
功能保留。
SGPIO4 -
通用数字输入/输出引脚。
GPIO3 [9] -
通用数字输入/输出引脚。
CTOUT_15 -
对SCT输出15匹配输出3
定时器3 。
I2S0_TX_WS -
发送字选择。它是由驱动
接收到从站的主站和。对应于
在该信号WS
I
2
S-总线特定网络阳离子。
LCD_VD19 -
LCD数据。
LCD_VD7 -
LCD数据。
R —
功能保留。
U2_TXD -
发射机输出USART2 。
SGPIO5 -
通用数字输入/输出引脚。
O
-
O
-
-
-
I / O
O
I / O
O
O
-
O
I / O
P7_0
B16
x
-
158 110
-
[3]
我; PU I / O
P7_1
C14
x
-
162 113
-
[3]
我; PU I / O
LPC4350_30_20_10
本文档中提供的所有信息受法律免责声明。
[2]
NXP B.V. 2011保留所有权利。
目标数据表
修订版2.1 - 2011年9月23日
32 145